91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

4層以上的PCB設(shè)計(jì)如何疊層

PCB線路板打樣 ? 來源:面包板 ? 作者:面包板 ? 2020-01-08 16:59 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

現(xiàn)在高速?gòu)?fù)雜的電路設(shè)計(jì)中常用到4層以上的PCB設(shè)計(jì),如何選取合適的疊層呢?本文就常用的PCB疊層進(jìn)行分析。

1. 層疊方案一:TOP、GND2、PWR3、BOTTOM

此方案為業(yè)界現(xiàn)在主流4層選用方案。在主器件面(TOP)下有一個(gè)完善的地平面,為最優(yōu)布線層。在層厚設(shè)置時(shí),地平面層和電源平面層之間的芯板厚度不宜過厚,以降低電源、地平面的分布阻抗,保證平面電容濾波效果。

2. 層疊方案二:TOP、PWR2、GND3、BOTTOM

如果主元件面設(shè)計(jì)在BOTTOM層或關(guān)鍵信號(hào)線在BOTTOM層的話,則第三層需排在一個(gè)完整地平面。在層厚設(shè)置時(shí),地平面層和電源平面層之間的芯板厚度同樣不宜過厚。

3. 層疊方案三:GND1、S2、S3、GND4/PWR4

這種方案通常應(yīng)用在接口濾波板、背板設(shè)計(jì)上。由于整板無電源平面,因此GND和PGND各安排在第一層和第四層。表層(TOP層)只允許走少量短線,同樣我們?cè)赟02、S03布線層進(jìn)行鋪銅,以保證表層走線的參考平面及控制層疊對(duì)稱。

六層板疊層設(shè)計(jì)方案

1. 層疊方案一:TOP、GND2、S3、PWR4、GND5、BOTTOM此方案為業(yè)界現(xiàn)在主流6層選用方案,有3個(gè)布線層和3個(gè)參考平面。第4層和第5層之間的芯板厚度不宜過厚,以便獲得較低的傳輸線阻抗。低阻抗特性可以改善電源的退耦效果。

第3層是最優(yōu)的布線層,時(shí)鐘線等高風(fēng)險(xiǎn)線必須布在這一層,可以保證信號(hào)完整性和對(duì)EMI能量進(jìn)行抵制。底層是次好的布線層。頂層是可布線層。

2. 層疊方案二:TOP、GND2、S3、S4、PWR5、BOTTOM當(dāng)電路板上的走線過多,3個(gè)布線層安排不下的情況下,可以采用這種疊層方案。這種方案有4個(gè)布線層和兩個(gè)參考平面,但電源平面和地平面之間夾有兩個(gè)信號(hào)層,電源平面與接地層之間不存在任何電源退耦作用。

由于第3層靠近地平面,因此它是最好的布線層,應(yīng)安排時(shí)鐘等高風(fēng)險(xiǎn)線。第1層、第4層、第6層是可布線層。

3. 層疊方案三:TOP、S2、GND3、PWR4、S5、BOTTOM此方案也有4個(gè)布線層和兩個(gè)參考平面。這種結(jié)構(gòu)的電源平面/地平面采用小間距的結(jié)構(gòu),可以提供較低的電源阻抗和較好的電源退耦作用。

頂層和底層是較差的布線層??拷拥仄矫娴牡?層是最好的布線層,可以用來布時(shí)鐘等高風(fēng)險(xiǎn)的信號(hào)線。在確保RF同流路徑的條件下,也可以用第5層作為其他的高風(fēng)險(xiǎn)信號(hào)線的布線層。第1層和第2層、第5層和第6層應(yīng)采用交叉布線。

八層板疊層設(shè)計(jì)方案

1. 層疊方案一:TOP、GND2、S3、GND4、PWR5、S6、GND7、BOTTOM此方案為業(yè)界現(xiàn)行八層PCB的主選層設(shè)置方案,有4個(gè)布線層和4個(gè)參考平面。這種層疊結(jié)構(gòu)的信號(hào)完整性和EMC特性都是最好的,可以獲得最佳的電源退耦效果。

其頂層和底層是EMI可布線層。第3層和第6層相鄰層都是參考平面,是最好的布線層。第3層兩個(gè)相鄰層都是地平面,因此是最優(yōu)走線層。第4和第5層之間的芯板厚度不宜過厚,以便獲得較低的傳輸線阻抗,這樣可以改善電源的退耦效果。

2. 層疊方案二:TOP、GND2、S3、PWR4、GND5、S6、PWR7、BOTTOM與方案一相比,此方案適用于電源種類較多,一個(gè)電源平面處理不了的情況。第3層為最優(yōu)布線層。主電源應(yīng)安排在第4層,可以與主地相鄰。

第7層的電源平面為分割電源,為了改善電源的退耦效果,在底層應(yīng)采用鋪地銅的方式。為了PCB的平衡和減小翹曲度,頂層也需要鋪地銅。

3. 層疊方案三:TOP、S2、GND3、S4、S5、PWR6、S7、BOTTOM本方案有6個(gè)布線層和兩個(gè)參考平面。這種疊層結(jié)構(gòu)的電源退耦特性很差,EMI的抑制效果也很差。其頂層和底層是EMI特性很差的布線層。緊靠接地平面的第2層和第4層是時(shí)鐘線的最好布線層,應(yīng)采用交叉布線。

緊靠電源平面的第5層和第7層是可接受的布線層。此方案通常用于貼片器件較少的8層背板設(shè)計(jì),由于表層只有插座,因此表層可以大面積鋪地銅。

責(zé)任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    從8到30:AI服務(wù)器PCB層數(shù)進(jìn)階,PCle 5.0高速傳輸需求成關(guān)鍵

    層數(shù)多集中在 8-16 ,而如今 AI 服務(wù)器 PCB 層數(shù)躍升至 20 以上,并非單純的 “層數(shù)堆砌”,而是精準(zhǔn)適配 PCle5.0 平臺(tái)硬性需求的必然選擇。
    的頭像 發(fā)表于 02-26 17:02 ?569次閱讀

    西門子PCB設(shè)計(jì)工具Z-planner Enterprise 2510版本的新增功能

    Z-planner Enterprise 是一款設(shè)計(jì)工具,專注于管理和優(yōu)化您的 PCB 。它能夠盡可能精確的輸出仿真
    的頭像 發(fā)表于 01-04 16:17 ?256次閱讀
    西門子<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計(jì)工具Z-planner Enterprise 2510版本的新增功能

    固態(tài)電容:小型化封裝,釋放PCB更多空間

    固態(tài)電容通過小型化封裝設(shè)計(jì),顯著釋放PCB空間,同時(shí)保持高性能與可靠性,成為高密度電子系統(tǒng)的理想選擇。
    的頭像 發(fā)表于 12-05 16:15 ?689次閱讀

    電容是如何實(shí)現(xiàn)高頻噪聲抑制的?

    主題:求解電容的高頻秘訣:其工藝是如何實(shí)現(xiàn)極低ESL和高自諧振頻率的? 我們了解到超低ESR
    發(fā)表于 12-04 09:19

    固態(tài)電容的性能優(yōu)勢(shì)

    固態(tài)電容通過多層堆疊結(jié)構(gòu),在有限體積內(nèi)實(shí)現(xiàn)高容量存儲(chǔ),成為高密度電路設(shè)計(jì)的理想選擇: 體積縮小60%以上 :例如,傳統(tǒng)液態(tài)電容厚度通常在5mm以上,而
    的頭像 發(fā)表于 11-26 09:30 ?847次閱讀

    不止于4!華秋PCB 6板爆款重磅上線

    4之后,再看6上月,華秋PCB推出了4板爆款,以“真香”價(jià)格引爆市場(chǎng)。今天,華秋
    的頭像 發(fā)表于 11-12 07:33 ?495次閱讀
    不止于<b class='flag-5'>4</b><b class='flag-5'>層</b>!華秋<b class='flag-5'>PCB</b> 6<b class='flag-5'>層</b>板爆款重磅上線

    到底DDR走線能不能參考電源啊?

    的設(shè)計(jì)原則,不敢下手去畫了。 一般這種PCB設(shè)計(jì)工程師定不了的時(shí)候,高速先生就必須出來說話了。我們截取一段DDR的地址信號(hào)進(jìn)行研究,和走線情況如下所示: 這根地址信號(hào)走線在L3
    發(fā)表于 11-11 17:46

    貼片電感代理-電感的實(shí)際應(yīng)用

    電感,作為一種基于多層陶瓷或磁性材料制成的電感元件,以其小型化、高頻特性好、品質(zhì)因數(shù)高、散熱性能好及抗干擾能力強(qiáng)等優(yōu)勢(shì),在消費(fèi)電子、工業(yè)自動(dòng)化及汽車電子等領(lǐng)域得到了廣泛應(yīng)用。以下將詳細(xì)闡述
    的頭像 發(fā)表于 08-22 17:38 ?888次閱讀
    貼片電感代理-<b class='flag-5'>疊</b><b class='flag-5'>層</b>電感的實(shí)際應(yīng)用

    如何為EMC設(shè)計(jì)選擇PCB結(jié)構(gòu)

    在設(shè)計(jì)電磁兼容性(EMC)表現(xiàn)優(yōu)異的 PCB 時(shí),結(jié)構(gòu)的選擇是需要掌握的核心概念之一。
    的頭像 發(fā)表于 07-15 10:25 ?6554次閱讀
    如何為EMC設(shè)計(jì)選擇<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>結(jié)構(gòu)

    Allegro Skill工藝輔助之導(dǎo)入模板

    PCB設(shè)計(jì)中,導(dǎo)入模板能夠確保設(shè)計(jì)的標(biāo)準(zhǔn)化和規(guī)范化,避免因手動(dòng)設(shè)置參數(shù)而可能出現(xiàn)的錯(cuò)誤或不一致情況。
    的頭像 發(fā)表于 07-10 17:10 ?3195次閱讀
    Allegro Skill工藝輔助之導(dǎo)入<b class='flag-5'>疊</b><b class='flag-5'>層</b>模板

    PCB設(shè)計(jì)避坑指南

    每次PCB設(shè)計(jì)最讓你頭疼的是什么?是密密麻麻的走線?還是讓人抓狂的EMI問題?問題的根源可能藏在你看不見的地方——PCB結(jié)構(gòu)。當(dāng)你的設(shè)計(jì)從實(shí)驗(yàn)室小批量轉(zhuǎn)到批量生產(chǎn)時(shí),是否遇到過信號(hào)
    的頭像 發(fā)表于 06-25 07:36 ?2891次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計(jì)避坑指南

    PCB設(shè)計(jì)避坑指南

    每次PCB設(shè)計(jì)最讓你頭疼的是什么?是密密麻麻的走線?還是讓人抓狂的EMI問題?問題的根源可能藏在你看不見的地方—— PCB結(jié)構(gòu) 。 當(dāng)你的設(shè)計(jì)從實(shí)驗(yàn)室小批量轉(zhuǎn)到批量生產(chǎn)時(shí),是否遇到
    發(fā)表于 06-24 20:09

    天合光能再度刷新組件功率世界紀(jì)錄

    繼6月9日宣布鈣鈦礦/晶體硅30.6%組件效率及829W組件功率雙世界紀(jì)錄后,天合光能今日再傳喜訊——
    的頭像 發(fā)表于 06-13 15:58 ?976次閱讀

    捷多邦專家解讀:如何選擇最優(yōu)PCB方案?

    PCB設(shè)計(jì)中,多層板的設(shè)計(jì)直接影響信號(hào)完整性、電源分配和EMC性能。合理的結(jié)構(gòu)不僅能提升電路板的可靠性,還能優(yōu)化生產(chǎn)成本。作為行業(yè)
    的頭像 發(fā)表于 05-11 10:58 ?803次閱讀

    PCB】四電路板的PCB設(shè)計(jì)

    為了減小電路之間的干擾所采取的相關(guān)措施。結(jié)合親身設(shè)計(jì)經(jīng)驗(yàn),以基于ARM、自主移動(dòng)的嵌入式系統(tǒng)核心板的 PCB設(shè)計(jì)為例,簡(jiǎn)單介紹有關(guān)四電路板的PCB設(shè)計(jì)過程以及應(yīng)注意的相關(guān)問題。 關(guān)鍵詞 四
    發(fā)表于 03-12 13:31