91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

英國政府資助Bizen晶體管技術(shù)發(fā)展,有望取代占主導(dǎo)地位的雙極工藝

牽手一起夢 ? 來源:雷鋒網(wǎng) ? 作者:佚名 ? 2020-06-09 14:23 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

去年10月,英國初創(chuàng)公司Search For The Next (SFN) 開發(fā)的一種名為Bizen晶體管設(shè)計被媒體曝光。根據(jù)SFN的說法,同傳統(tǒng)的CMOS晶體管比較起來,Bizen采用雙極-齊納二極管的方式能大大減少工藝層,從而將交付時間從15周縮短到3周,有望撼動CMOS的地位。最近,該設(shè)計已獲得英國政府的170萬英鎊(約1522萬人民幣)的資助,這筆來自URKI工業(yè)戰(zhàn)略挑戰(zhàn)基金的捐贈,將助力Bizen晶體管技術(shù)進一步發(fā)展。這項有潛力將CMOS載入歷史的晶體管技術(shù)究竟有什么不同?

CMOS在芯片制造中的地位

CMOS又稱為互補金屬氧化物半導(dǎo)體,是一種集成電路的設(shè)計工藝。在硅質(zhì)晶體板上制成NMOS和PMOS 基本元件共同組成的電路具有互補性,故被稱之為CMOS電路。

1962年,美國RCA公司研制出MOS場效應(yīng)晶體管。次年,F(xiàn).M.Wanlass和C.T.Sah首次提出CMOS技術(shù),如今,95%以上的集成電路芯片都是基于CMOS工藝。

基于CMOS工藝的芯片制造,需要在晶圓上完成硼元素和磷元素的擴散,進而摻雜制成PMOS元件和NMOS元件,最后得到滿足要求的電路。但是在摻雜的過程,需要不斷地進行光刻,確保腐蝕和擴散無法對光刻選定的地方起作用。一般而言,基于傳統(tǒng)CMOS設(shè)計工藝的芯片制造需要10-17個掩膜層。除此之外,傳統(tǒng)的雙極技術(shù)需要使用高阻電阻器,這種電阻器會在基板上占據(jù)很大的面積。

在MOS和CMOS技術(shù)取代以前占主導(dǎo)地位的雙極工藝的同時,因為結(jié)構(gòu)寬度的進一步縮小與物理定律的沖突越來越多,MOS達到了極限。

Bizen晶體管模型的提出

技術(shù)可能有極限,但是人類的智慧卻沒有極限。英國初創(chuàng)公司Search For The Next(SFN) 和蘇格蘭芯片制造商Semefab合作開發(fā)了Bizen晶體管架構(gòu),可能從另一方向打破CMOS的極限。

提出Bizen晶體管架構(gòu)最初的目的就是為了創(chuàng)建具有較少掩膜步驟的芯片,使得同一塊芯片上同時具有邏輯和功率晶體管,在這一初衷下創(chuàng)建一個LED驅(qū)動器的集成電路。SFN的首席執(zhí)行官薩默蘭(Summerland)提出了使用齊納二極管反向偏置特性的想法,該特性是由二極管N區(qū)域和P區(qū)域之間摻雜水平的突然變化產(chǎn)生的,最終致使量子電流的產(chǎn)生。Summerland希望利用該電流來驅(qū)動雙極晶體管。

具體而言,SFN的Bizen晶體管設(shè)計,將雙極結(jié)與齊納二極管的概念結(jié)合在一起,利用量子隧穿效應(yīng)從傳統(tǒng)的雙極晶體管中消除了電阻以及所有金屬層。晶體管使用量子隧道連接?xùn)艠O并能夠建立多個柵極連接,這意味著可以在一個晶體管內(nèi)創(chuàng)建多個非門和或門,從而縮小了邏輯電路的裸片。

根據(jù)薩默蘭德(Summerland)的解釋,盡管Bizen存在一些靜態(tài)功耗要求,但可以達到或超過CMOS工藝技術(shù)的開關(guān)速度和動態(tài)功耗。目前為止,Bizen晶體管還沒有CMOS靜電放電(ESD)敏感性和閂鎖問題的困擾,Bizen晶體管適用于數(shù)字晶體管和功率器件。

該技術(shù)還具有可擴展性的潛力,Semefab董事總經(jīng)理Allan James表示,各個處理步驟的性質(zhì)使該技術(shù)天生具有擴展到較小節(jié)點的能力。

“這實際上是一種非常精巧的工藝架構(gòu),具有相對較少的擴散和只有八個掩模?!盝ames說, “八個掩??梢詣?chuàng)建能夠執(zhí)行邏輯功能的Bizen器件,能夠執(zhí)行模擬功能的橫向器件以及垂直NPN功率晶體管功能?!?/p>

Bizen晶體管何時能投入使用?

由于僅需要4-8個掩模層(CMOS為10-17個掩模層),Bizen晶體管可以在適合英國低資本支出的晶圓廠中相對較大的工藝節(jié)點上快速經(jīng)濟地生產(chǎn)。據(jù)SFN稱,交貨時間可以從15周減少到3周。

Semefab在蘇格蘭Glenrothes建立了33年,經(jīng)營著三個晶圓廠,包括兩個MOS /雙極工廠(一個是1μm到0.7μm節(jié)點的100mm晶圓廠,一個是1μm到0.7μm節(jié)點的150mm晶圓廠)。主要從事MEMS晶圓代工業(yè)務(wù)。

接下來,晶圓代工廠將進一步對Bizen進行測試,提高集成度并進行進一步的特性描述,包括加速壽命測試。James表示,目前還沒有獲得成品率統(tǒng)計信息,但到目前為止,Bizen晶體管在其150mm晶圓上看起來是均勻的,并且隨機采樣大量器件表明確實是均勻的。

自2018年年中以來,SFN已與蘇格蘭Glenrothes本地的私有半導(dǎo)體和MEMS晶圓廠Semefab合作,進行工藝開發(fā)和認證以生產(chǎn)設(shè)備,并計劃在今年夏天推出第一批測試芯片。

在英國政府的扶持下,這批芯片或?qū)⒏鐔柺馈?/p>

責(zé)任編輯:fr

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5453

    文章

    12576

    瀏覽量

    374705
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    6217

    瀏覽量

    242919
  • 晶體管
    +關(guān)注

    關(guān)注

    78

    文章

    10396

    瀏覽量

    147868
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    安世事件再現(xiàn)?中資半導(dǎo)體被英國政府強迫出售超80%股權(quán)

    電子發(fā)燒友網(wǎng)報道(文/黃山明)近期,據(jù)媒體報道,有中國半導(dǎo)體領(lǐng)域知名投資機構(gòu)建廣資產(chǎn)相關(guān)人士透露,如果不按照協(xié)議在年底走完出售審批流程,英國政府將會強迫建廣資產(chǎn)出售其持有的全球USB橋接芯片龍頭企業(yè)
    的頭像 發(fā)表于 01-02 06:45 ?1.3w次閱讀

    Diodes公司推出DXTN/P 78Q與80Q系列晶體管

    Diodes 公司(Diodes)(Nasdaq: DIOD)宣布推出 DXTN/P 78Q 與 80Q 系列,擴充符合汽車規(guī)范的型(Bipolar)晶體管產(chǎn)品組合。這兩個系列是超低 VCE
    的頭像 發(fā)表于 01-07 18:08 ?1256次閱讀

    探索BFU520Y:NPN寬帶硅射頻晶體管的卓越性能

    探索BFU520Y:NPN寬帶硅射頻晶體管的卓越性能 在射頻晶體管的領(lǐng)域中,NXP的BFU520Y脫穎而出,成為高速、低噪聲應(yīng)用的理想之選。今天,我們就來深入剖析這款NPN寬帶硅射
    的頭像 發(fā)表于 12-30 17:35 ?1235次閱讀

    ?MJD31C/MJD32C系列功率晶體管技術(shù)解析與應(yīng)用指南

    ,適用于表面貼裝應(yīng)用,采用塑料編帶包裝。MJD31C晶體管的工作溫度范圍為-65°C至150°C,發(fā)射-基極電壓為5V ~EB~ ,持續(xù)電流為3A ~DC~ 。這些雙極晶體管通常采用DPAK
    的頭像 發(fā)表于 11-25 11:38 ?853次閱讀

    MUN5136數(shù)字晶體管技術(shù)解析與應(yīng)用指南

    onsemi MUN5136數(shù)字晶體管旨在取代單個器件及其外部電阻偏置網(wǎng)絡(luò)。這些數(shù)字晶體管包含一個晶體管和一個單片偏置網(wǎng)絡(luò),單片偏置網(wǎng)絡(luò)由兩個電阻器組成,一個是串聯(lián)基極電阻器,另一個是
    的頭像 發(fā)表于 11-24 16:27 ?777次閱讀
    MUN5136數(shù)字<b class='flag-5'>晶體管</b><b class='flag-5'>技術(shù)</b>解析與應(yīng)用指南

    電壓選擇晶體管應(yīng)用電路第二期

    電壓選擇晶體管應(yīng)用電路第二期 以前發(fā)表過關(guān)于電壓選擇晶體管的結(jié)構(gòu)和原理的文章,這一期我將介紹一下電壓選擇晶體管的用法。如圖所示: 當輸入電壓Vin等于電壓選擇晶體管QS的柵極控制電壓時
    發(fā)表于 11-17 07:42

    晶體管的定義,晶體管測量參數(shù)和參數(shù)測量儀器

    晶體管是一種以半導(dǎo)體材料為基礎(chǔ)的電子元件,具有檢波、整流、放大、開關(guān)、穩(wěn)壓和信號調(diào)制等多種功能?。其核心是通過控制輸入電流或電壓來調(diào)節(jié)輸出電流,實現(xiàn)信號放大或電路開關(guān)功能?。 基本定義 晶體管泛指
    的頭像 發(fā)表于 10-24 12:20 ?532次閱讀
    <b class='flag-5'>晶體管</b>的定義,<b class='flag-5'>晶體管</b>測量參數(shù)和參數(shù)測量儀器

    晶體管的基本結(jié)構(gòu)和發(fā)展歷程

    隨著集成電路科學(xué)與工程的持續(xù)發(fā)展,當前集成電路已涵蓋二極管、晶體管、非易失性存儲器件、功率器件、光子器件、電阻與電容器件、傳感器件共 7 個大族,衍生出 100 多種不同類型的器件,推動集成電路
    的頭像 發(fā)表于 09-22 10:53 ?1660次閱讀
    <b class='flag-5'>晶體管</b>的基本結(jié)構(gòu)和<b class='flag-5'>發(fā)展</b>歷程

    ?晶體管參數(shù)測試分類、測試方法、關(guān)鍵技術(shù)發(fā)展和測試設(shè)備

    晶體管參數(shù)測試技術(shù) ? ? 一、測試參數(shù)體系 ? 晶體管參數(shù)測試主要涵蓋三大類指標: ? 靜態(tài)參數(shù) ? 直流放大系數(shù)(hFE):反映晶體管電流放大能力,可通過專用測試儀或萬用表hFE檔
    的頭像 發(fā)表于 07-29 13:54 ?788次閱讀
    ?<b class='flag-5'>晶體管</b>參數(shù)測試分類、測試方法、關(guān)鍵<b class='flag-5'>技術(shù)發(fā)展</b>和測試設(shè)備

    無刷饋電機專利技術(shù)發(fā)展

    ~~~ *附件:無刷饋電機專利技術(shù)發(fā)展.pdf 【免責(zé)聲明】本文系網(wǎng)絡(luò)轉(zhuǎn)載,版權(quán)歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權(quán)問題,請第一時間告知,刪除內(nèi)容,謝謝!
    發(fā)表于 06-25 13:10

    下一代高速芯片晶體管解制造問題解決了!

    的過渡步驟。 不過2017 年提出的叉片設(shè)計初始版本似乎過于復(fù)雜,無法以可接受的成本和良率進行制造。現(xiàn)在,Imec 推出了其叉片晶體管設(shè)計的改進版本,該設(shè)計有望更易于制造,同時仍能為下一代工藝技術(shù)提供功率
    發(fā)表于 06-20 10:40

    薄膜晶體管技術(shù)架構(gòu)與主流工藝路線

    導(dǎo)語薄膜晶體管(TFT)作為平板顯示技術(shù)的核心驅(qū)動元件,通過材料創(chuàng)新與工藝優(yōu)化,實現(xiàn)了從傳統(tǒng)非晶硅向氧化物半導(dǎo)體、柔性電子的技術(shù)跨越。本文將聚焦于薄膜
    的頭像 發(fā)表于 05-27 09:51 ?2940次閱讀
    薄膜<b class='flag-5'>晶體管</b><b class='flag-5'>技術(shù)</b>架構(gòu)與主流<b class='flag-5'>工藝</b>路線

    無結(jié)場效應(yīng)晶體管詳解

    當代所有的集成電路芯片都是由PN結(jié)或肖特基勢壘結(jié)所構(gòu)成:結(jié)型晶體管(BJT)包含兩個背靠背的PN 結(jié),MOSFET也是如此。結(jié)型場效應(yīng)晶體管(JFET) 垂直于溝道方向有一個 PN
    的頭像 發(fā)表于 05-16 17:32 ?1431次閱讀
    無結(jié)場效應(yīng)<b class='flag-5'>晶體管</b>詳解

    BiCMOS工藝技術(shù)解析

    一、技術(shù)定義與核心特性 BiCMOS(Bipolar-CMOS)?是一種將?晶體管(BJT)?與?CMOS晶體管?集成在同一芯片上的混
    的頭像 發(fā)表于 04-17 14:13 ?1858次閱讀

    晶體管電路設(shè)計(下)

    晶體管,F(xiàn)ET和IC,F(xiàn)ET放大電路的工作原理,源接地放大電路的設(shè)計,源跟隨器電路設(shè)計,F(xiàn)ET低頻功率放大器的設(shè)計與制作,柵極接地放大電路的設(shè)計,電流反饋型OP放大器的設(shè)計與制作,進晶體管
    發(fā)表于 04-14 17:24