91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

臺積電將繼續(xù)采用FinFET晶體管技術,有信心保持良好水平

姚小熊27 ? 來源:與非網(wǎng) ? 作者:與非網(wǎng) ? 2020-06-12 17:31 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

據(jù)悉,臺積電3納米將繼續(xù)采取目前的FinFET晶體管技術。

這意味著臺積電確認了3納米工藝并非FinFET技術的瓶頸,甚至還非常有自信能夠在相同的FinFET技術下,在3納米制程里取得水準以上的良率。這也代表著臺積電的微縮技術遠超過其他的芯片制造商。

當制程下探,電路無可避免的會遭遇到控制的困難,產(chǎn)生如漏電、電壓不穩(wěn)定等的短通道效應(Short-channel Effects)。而為了有效抑制短通道效應,盡可能的增加電路的面積,提高電子流動的穩(wěn)定性,就是半導體制造業(yè)者重要的考量,而鰭式晶體管(FinFET)架構就因此而生。

FinFET運用立體的結構,增加了電路閘極的接觸面積,進而讓電路更加穩(wěn)定,同時也達成了半導體制程持續(xù)微縮的目標。但這個立體結構的微縮也非無極限,一但走到了更低的制程之后,必定要轉采其他的技術,否則摩爾定律就會就此打住。

也因此,三星電子(Samsung)在2019年就宣布,將在3納米制程世代,改采閘極全環(huán)(Gate-All-Around,GAA)的技術,作為他們FinFET之后的接班制程;無獨有偶,目前的半導體龍頭英特爾Intel),也在不久前宣布,將投入GAA技術的開發(fā),并預計在2023年推出采用GAA制程技術的5納米芯片。

由于世界前兩大的半導體廠都相繼宣布投入GAA的懷抱,因此更讓人篤定,也許3納米將會是GAA的時代了,因為至3納米制程,F(xiàn)inFET晶體管就可能面臨瓶頸,必須被迫進入下個世代。

唯獨臺積電,仍將在3納米世代延續(xù)FinFET晶體管的技術。進入3納米世代,也因此他們不用變動太多的生產(chǎn)工具,也能有較具優(yōu)勢的成本結構。而對客戶來說,也將不用有太多的設計變更,也有助于客戶降低生產(chǎn)的成本。若最終的產(chǎn)品性能還能與競爭對手平起平坐,那臺積電可能又將在3納米產(chǎn)品世代再勝一籌。

尤其是對客戶來說,在先進制程的開發(fā)里變更設計,無論是改變設計工具或者是驗證和測試的流程,都會是龐大的成本,時間和金錢都是。因此若能維持當前的設計體系,對臺積電和客戶來說,都會是個雙贏局面。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 臺積電
    +關注

    關注

    44

    文章

    5803

    瀏覽量

    176257
  • FinFET
    +關注

    關注

    12

    文章

    260

    瀏覽量

    92256
  • LED微縮技術
    +關注

    關注

    0

    文章

    2

    瀏覽量

    5143
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    技術報告 | Gate 和 Fin Space Variation 對應力調制及 FinFET 性能的影響

    (FinPitch);機械應力;晶體管性能概述先進CMOS工藝節(jié)點的器件縮微正面臨愈發(fā)嚴峻的挑戰(zhàn),究其原因在于光刻工藝的固有局限,以及三維晶體管集成方案的復雜度攀升。這一
    的頭像 發(fā)表于 01-22 15:03 ?455次閱讀
    <b class='flag-5'>技術</b>報告 |  Gate 和 Fin Space Variation 對應力調制及 <b class='flag-5'>FinFET</b> 性能的影響

    :云、、端技術創(chuàng)新,端側AI將是絕佳機會

    媒體采訪時表示,人工智能的崛起正引領半導體行業(yè)迎來新一輪爆發(fā)式增長,為滿足 AI 應用的多元化需求,在云、、端三大領域同步開啟技術
    的頭像 發(fā)表于 12-22 09:29 ?4281次閱讀
    <b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>:云、<b class='flag-5'>管</b>、端<b class='flag-5'>技術</b>創(chuàng)新,端側AI將是絕佳機會

    MUN5136數(shù)字晶體管技術解析與應用指南

    onsemi MUN5136數(shù)字晶體管旨在取代單個器件及其外部電阻偏置網(wǎng)絡。這些數(shù)字晶體管包含一個晶體管和一個單片偏置網(wǎng)絡,單片偏置網(wǎng)絡由兩個電阻器組成,一個是串聯(lián)基極電阻器,另一個是基極-發(fā)射極
    的頭像 發(fā)表于 11-24 16:27 ?758次閱讀
    MUN5136數(shù)字<b class='flag-5'>晶體管</b><b class='flag-5'>技術</b>解析與應用指南

    電壓選擇晶體管應用電路第二期

    電壓選擇晶體管應用電路第二期 以前發(fā)表過關于電壓選擇晶體管的結構和原理的文章,這一期我介紹一下電壓選擇晶體管的用法。如圖所示: 當輸入電壓Vin等于電壓選擇
    發(fā)表于 11-17 07:42

    CoWoS平臺微通道芯片封裝液冷技術的演進路線

    在先進封裝技術,特別是CoWoS(Chip on Wafer on Substrate)平臺上的微通道芯片液冷技術路線,是其應對高性能
    的頭像 發(fā)表于 11-10 16:21 ?3134次閱讀
    <b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>CoWoS平臺微通道芯片封裝液冷<b class='flag-5'>技術</b>的演進路線

    多值電場型電壓選擇晶體管結構

    ,有沒有一種簡單且有效的器件實現(xiàn)對電壓的選擇呢?本文介紹一種電場型多值電壓選擇晶體管,之所以叫電壓型,是因為通過調控晶體管內建電場大小來實現(xiàn)對電壓的選擇,原理是PN結內建電場,通過
    發(fā)表于 09-15 15:31

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+半導體芯片產(chǎn)業(yè)的前沿技術

    ,即在每個芯粒的兩側構建物理連接層,從而拋棄中介層。 使用中介層的好處: 拋開中介層的好處: 2)采用芯粒技術的代表性產(chǎn)品 ①蘋果與
    發(fā)表于 09-15 14:50

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+工藝創(chuàng)新繼續(xù)維持著摩爾神話

    還放置一層不到10nm的絕緣膜,以防止缺陷的出現(xiàn)。比利時微電子研究中心曾預計叉形片將在2028年得到采用,當然也可能會直接跳躍到CFET技術。 CFET是先在叉形片上將NFET和PFET的兩個晶體管
    發(fā)表于 09-06 10:37

    體硅FinFET和SOI FinFET的差異

    在半導體制造領域,晶體管結構的選擇如同建筑中的地基設計,直接決定了芯片的性能上限與能效邊界。當制程節(jié)點推進到22nm以下時,傳統(tǒng)平面晶體管已無法滿足需求,鰭式場效應晶體管(FinFET
    的頭像 發(fā)表于 06-25 16:49 ?2210次閱讀
    體硅<b class='flag-5'>FinFET</b>和SOI <b class='flag-5'>FinFET</b>的差異

    下一代高速芯片晶體管解制造問題解決了!

    ,10埃)開始一直使用到A7代。 從這些外壁叉片晶體管的量產(chǎn)中獲得的知識可能有助于下一代互補場效應晶體管(CFET)的生產(chǎn)。 目前,領先的芯片制造商——英特爾、
    發(fā)表于 06-20 10:40

    薄膜晶體管技術架構與主流工藝路線

    導語薄膜晶體管(TFT)作為平板顯示技術的核心驅動元件,通過材料創(chuàng)新與工藝優(yōu)化,實現(xiàn)了從傳統(tǒng)非晶硅向氧化物半導體、柔性電子的技術跨越。本文聚焦于薄膜
    的頭像 發(fā)表于 05-27 09:51 ?2871次閱讀
    薄膜<b class='flag-5'>晶體管</b><b class='flag-5'>技術</b>架構與主流工藝路線

    無結場效應晶體管詳解

    當代所有的集成電路芯片都是由PN結或肖特基勢壘結所構成:雙極結型晶體管(BJT)包含兩個背靠背的PN 結,MOSFET也是如此。結型場效應晶體管(JFET) 垂直于溝道方向一個 PN結,隧道穿透
    的頭像 發(fā)表于 05-16 17:32 ?1408次閱讀
    無結場效應<b class='flag-5'>晶體管</b>詳解

    多值電場型電壓選擇晶體管結構

    ,有沒有一種簡單且有效的器件實現(xiàn)對電壓的選擇呢?本文介紹一種電場型多值電壓選擇晶體管,之所以叫電壓型,是因為通過調控晶體管內建電場大小來實現(xiàn)對電壓的選擇,原理是PN結內建電場,通過
    發(fā)表于 04-15 10:24

    晶體管電路設計(下)

    晶體管,F(xiàn)ET和IC,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設計,源極跟隨器電路設計,F(xiàn)ET低頻功率放大器的設計與制作,柵極接地放大電路的設計,電流反饋型OP放大器的設計與制作,進晶體管
    發(fā)表于 04-14 17:24

    FinFET技術在晶圓制造中的優(yōu)勢

    本文通過介紹傳統(tǒng)平面晶體管的局限性,從而引入FinFET技術的原理、工藝和優(yōu)勢。
    的頭像 發(fā)表于 04-14 17:23 ?1629次閱讀
    <b class='flag-5'>FinFET</b><b class='flag-5'>技術</b>在晶圓制造中的優(yōu)勢