91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

一文解析ZYNQ芯片架構

FPGA之家 ? 來源:CSDN技術社區(qū) ? 作者:CSDN技術社區(qū) ? 2020-09-05 11:44 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

基于ZYNQ實現復雜嵌入式系統(tǒng)非常便利,其應用領域也越來越廣泛,本文來從對ZYNQ芯片架構的理解來談談個人體會。

ZYNQ主要由兩大部分組成:

處理系統(tǒng)PS(Processing System):上圖左上部分即是PS部分,包括:

同構雙核ARM Cortex A9的對稱多處理器 (Symmetric Multi-Processing,SMP)

豐富的外設,2×SPI,2×I2C,2×CAN,2×UART,2×SDIO,2×USB,2×GigE,GPIO

靜態(tài)存儲控制器:Quad-SPI,NAND,NOR

動態(tài)存儲控制器:DDR3,DDR2,LPDDR2

編程邏輯PL(Programmable logic):兼容賽靈思7系列FPGA

基于Artix的芯片:Z-7010以及Z-7020

基于Kintex的芯片:Z-7030以及Z-7045

ZYNQ處理系統(tǒng)端PS所有的外設都連接在AMBA(Advanced Microcontroller Bus Architecture)總線,而基于FPGA設計的IP則可以通過AXI接口掛載在AMBA總線上,從而實現內部各組件的互聯(lián)互通。這里涉及到兩個概念:

AMBA總線,熟悉ARM架構的朋友應該都大致了解, AMBA是ARM公司的注冊商標。是一種用于片上系統(tǒng)(SoC)設計中功能塊的連接和管理的開放標準片上互連規(guī)范。它促進了具有總線結構及多控制器或組件的多核處理器設計開發(fā)。自成立以來,AMBA已廣為應用,遠遠超出了微控制器設備領域。如今,AMBA已廣泛用于各種ASIC和SoC部件,包括在現代便攜式移動設備中使用的應用處理器。

高級可擴展接口AXI(Advanced eXtensible Interface):是ARM公司AMBA 3.0 和AMBA 4.0規(guī)范的一部分,是并行高性能,同步,高頻,多主機,多從機通訊接口,主要設計用于片上通訊。為啥說AXI是AMBA的一部分,看看下面兩個圖就可以比較清晰的了解。

ZYNQ的高度靈活性

靈活的PS端IO復用

Multiplexed I/O (MIO):PS端外設IO復用,這是什么概念呢?前面介紹了ZYNQ主要分PS/PL兩大組成模塊,PS端前面介紹的外設如USB/CAN/GPIO/UART等都必要需要引腳與外界打交道,這里所謂的復用與常見的單片機、處理器里引腳復用的概念一樣。但是(這里劃重點),ZYNQ具有高達54個PS引腳支持MIO,MIO具有非常高的靈活度以達到靈活配置,這給硬件設計、PCB布板帶來了極大的便利!,MIO的配置利用vivado軟件可以實現靈活配置,如下圖所示。

硬件工程師往往發(fā)現對一個復雜的系統(tǒng)的布局布線,常常會很困難,也常因為不合理的布局布線而陷入EMC深坑。ZYNQ的IO引腳高度靈活性,無疑在電路設計方面提供極大的方便,可實現非常靈活的PCB布局布線。從而在EMC性能改善方面帶來了很大便利。

靈活的PS-PL互連接口

Extended Multiplexed I/O (EMIO):擴展MIO,如果想通過PS來訪問PL又不想浪費AXI總線時,就可以通過EMIO接口來訪問PL。54個I/O中,其中一部分只能用于MIO,大部分可以用于MIO或EMIO,少量引腳只能通過EMIO訪問。

如上圖,比如I2C0則可以通過EMIO映射到PL端的引腳輸出,這無疑又增加了更多的靈活性!

PS-PL接口HP0-HP3:如上架構圖中AXI high-performance slave ports (HP0-HP3) 實現了PS-PL的接口

可配置的32位或64位數據寬度

只能訪問片上存儲器OCM(On chip memory)和DDR

AXI FIFO接口(AFI)利用1KB FIFOs來緩沖大數據傳輸

PS-PL接口GP0-GP1:如上架構圖中AXI general-purpose ports

兩個PS主接口連接到PL的兩個從設備

32位數據寬度

一個連接到CPU內存的64位加速器一致端口ACP)AXI從接口,ACP 是 SCU (一致性控制單元)上的一個 64 位從機接口,實現從 PL 到 PS 的異步 cache 一致性接入點。ACP 是可以被很多 PL 主機所訪問的,用以實現和 APU 處理器相同的方式訪問存儲子系統(tǒng)。這能達到提升整體性能、改善功耗和簡化軟件的效果。ACP 接口的表現和標準的 AXI 從機接口是一樣的,支持大多數標準讀和寫的操作而不需要在 PL 部件中加入額外的一致性操作。

DMA, 中斷, 事件信號

處理器事件總線信號事件信息到CPU

PL外設IP中斷到PS通用中斷控制器(GIC)

四個DMA通道RDY/ACK信號

擴展多路復用I/O (EMIO)允許PS外設端口訪問PL邏輯和設備I/O引腳。

時鐘以及復位信號:

四個PS時鐘帶使能控制連接到PL

四個PS復位信號連接到PL

靈活的時鐘系統(tǒng)

PS時鐘源:

PS端具有4個外部時鐘源引腳

PS端具有3個PLL時鐘模塊

PS端具有4個時鐘源可輸出到PL

PL端具有7個時鐘源

PL端時鐘源域相對PS端不同

PL端時鐘可靈活來自PL端外部引腳,因為FPGA的硬可編程性,完全靈活配置

也可使用PS端的4個時鐘源

注意

PL和PS之間的時鐘同步是由PS端處理

PL不能提供時鐘給PS使用

豐富的IP庫

Zynq 是一種SoC,具有大量的標準 IP,這些部件不再需要重新設計而直接可用。以這樣的方式提升了設計抽象層級,加上重用預先測試和驗證過的部件,開發(fā)將被加速,而成本則可以降低。就像常說的:“ 為什么要重新發(fā)明輪子呢?”。

Vivado內置了大量的IP可供使用,比如數學計算IP,信號處理IP、圖像視頻處理IP,通信互連(以太網、DDS、調制、軟件無線電、錯誤校驗)、處理器IP(MicroBlaze等)、甚至人工智能算法IP。

比如信號處理IP,由于采用FPGA硬邏輯實現信號處理無需CPU計算,對于實現復雜的信號運算(比如實現一個非常高階的FIR濾波、多點FFT計算)具有非常大優(yōu)勢。

雙ARM硬核處理器

如架構圖,ZYNQ內置了雙ARM Cortex-A9硬核,對軟件設計提供了極大的靈活性,在該處理器上可運行Linux,Android等復雜的操作系統(tǒng),相比常規(guī)FPGA嵌軟核IP的做法具有更強大的運算處理能力,你可能會說其處理器的運算能力相比時下的其他ARM芯片或稍有不足,但基本能滿足常規(guī)的醫(yī)療、工業(yè)領域等嵌入式系統(tǒng)應用需求。

PL/PS的有機結合

通過前面的簡要分析介紹,不難發(fā)現PL可編程硬件邏輯及處理器單元的結合做的非常好。

PL端:可設計出高靈活的外設系統(tǒng),同時可編程硬件邏輯電路,可實現真正的硬并行處理、硬實時系統(tǒng)

PS端:PL端與PS的有機結合,有可實現對這種高靈活、硬并行、硬實時處理系統(tǒng)實現集中軟件管理

試想,如果一個系統(tǒng)需要實現硬實時、硬并行,復雜外設互連系統(tǒng):

或許會采用多微控制器(比如單片機)+處理器方案,微處理器實現實時需求,處理器運行Linux實現上層業(yè)務邏輯的方式。

或者采用FPGA+處理器來實現。

這兩種方案技術復雜度都非常高,硬件電路PCB設計比較復雜,軟件開發(fā)以及維護也會增加復雜度。而ZYNQ則可以很好的解決此類系統(tǒng)設計需求,真正做到system on chip,這也是SOC的一個很好的體現。

總結一下

ZYNQ這種高度靈活性,豐富的外設,豐富的IP庫,以及vivado強大易用的開發(fā)環(huán)境,對使用ZYNQ進行嵌入式系統(tǒng)設計帶來了非常多優(yōu)勢。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片架構
    +關注

    關注

    1

    文章

    32

    瀏覽量

    14878
  • Zynq
    +關注

    關注

    10

    文章

    630

    瀏覽量

    49448

原文標題:使用ZYNQ實現復雜嵌入式系統(tǒng),真的好用!

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Windows平臺EtherCAT實時控制:從抖動抑制到虛擬化架構解析

    Windows平臺EtherCAT實時控制:從抖動抑制到虛擬化架構解析
    的頭像 發(fā)表于 01-29 15:26 ?240次閱讀
    Windows平臺EtherCAT實時控制:從抖動抑制到虛擬化<b class='flag-5'>架構</b><b class='flag-5'>解析</b>

    無人機高效能動力推進系統(tǒng):功能特點與平臺架構解析

    無人機高效能動力推進系統(tǒng):功能特點與平臺架構解析
    的頭像 發(fā)表于 01-14 15:27 ?217次閱讀
    無人機高效能動力推進系統(tǒng):功能特點與平臺<b class='flag-5'>架構</b><b class='flag-5'>解析</b>

    如何在ZYNQ本地部署DeepSeek模型

    個將最小號 DeepSeek 模型部署到 AMD Zynq UltraScale+ MPSoC 處理系統(tǒng)的項目。
    的頭像 發(fā)表于 12-19 15:43 ?7576次閱讀
    如何在<b class='flag-5'>ZYNQ</b>本地部署DeepSeek模型

    大模型支撐后勤保障方案生成系統(tǒng):功能特點與平臺架構解析

    支撐,實現資源高效配置與響應速度提升。以下從支撐作用、系統(tǒng)架構、核心功能及應用場景展開精簡解析: ? ?系統(tǒng)軟件供應可以來這里,這個首肌開始是幺伍扒,中間是幺幺叁叁,最后個是泗柒泗泗,按照數字順序組合就可以找到。 ?
    的頭像 發(fā)表于 12-17 15:49 ?310次閱讀

    五大電磁頻譜管理系統(tǒng):原理、架構與應用全景解析

    五大電磁頻譜管理系統(tǒng):原理、架構與應用全景解析
    的頭像 發(fā)表于 09-26 10:21 ?516次閱讀
    五大電磁頻譜管理系統(tǒng):原理、<b class='flag-5'>架構</b>與應用全景<b class='flag-5'>解析</b>

    RTthread怎么加載zynq的支持包?

    RTthread有xilinx zynq芯片支持包了么,SDK管理器里面怎么下載ZYNQ的支持包呢?求助
    發(fā)表于 09-23 06:05

    【PZ-ZU15EG-KFB】——ZYNQ UltraScale + 異構架構下的智能邊緣計算標桿

    璞致電子推出PZ-ZU15EG-KFB異構計算開發(fā)板,搭載Xilinx ZYNQ UltraScale+ XCZU15EG芯片,整合四核ARM Cortex-A53、雙核Cortex-R5F
    的頭像 發(fā)表于 07-22 09:47 ?1083次閱讀
    【PZ-ZU15EG-KFB】——<b class='flag-5'>ZYNQ</b> UltraScale + 異構<b class='flag-5'>架構</b>下的智能邊緣計算標桿

    看懂芯片的設計流程

    引言:前段時間給大家做了芯片設計的知識鋪墊(關于芯片設計的些基本知識),今天這篇,我們正式介紹芯片設計的具體流程。芯片分為數字
    的頭像 發(fā)表于 07-03 11:37 ?2572次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b>看懂<b class='flag-5'>芯片</b>的設計流程

    GPU架構深度解析

    GPU架構深度解析從圖形處理到通用計算的進化之路圖形處理單元(GPU),作為現代計算機中不可或缺的部分,已經從最初的圖形渲染專用處理器,發(fā)展成為強大的并行計算引擎,廣泛應用于人工智能、科學計算
    的頭像 發(fā)表于 05-30 10:36 ?1853次閱讀
    GPU<b class='flag-5'>架構</b>深度<b class='flag-5'>解析</b>

    ip6806芯片的詳細參數解析

    本文深入解析了英集芯IP6806無線充電發(fā)射端控制芯片的技術細節(jié),包括其基礎架構、核心參數、功能特性、應用場景以及智能控制和安全防護功能。其輸入電壓范圍寬,輸出功率高,效率高,過壓、過流、過溫保護機制完善,兼容性強。
    的頭像 發(fā)表于 05-10 09:03 ?2340次閱讀
    ip6806<b class='flag-5'>芯片</b>的詳細參數<b class='flag-5'>解析</b>

    解鎖未來汽車電子技術:軟件定義車輛與區(qū)域架構深度解析

    解鎖未來汽車電子技術:軟件定義車輛與區(qū)域架構深度解析 ——立即下載白皮書,搶占智能汽車發(fā)展先機 *附件:解鎖未來汽車電子技術:軟件定義車輛與區(qū)域架構深度解析.pdf 為什么這份白皮書值
    的頭像 發(fā)表于 04-27 11:58 ?1400次閱讀

    Nordic新代旗艦芯片nRF54H20深度解析

    芯片概覽:第四代多協(xié)議SoC的革新 Nordic Semiconductor最新發(fā)布的??nRF54H20??作為nRF54H系列首款SoC,標志著低功耗無線技術的又次飛躍。這款采用??多核
    發(fā)表于 04-26 23:25

    Qualcomm QCS8250芯片的全面解析

    關于Qualcomm QCS8250芯片的全面解析 、QCS8250芯片基本信息 *附件:Qualcomm? QCS8250 SoC for IoT 產品手冊.pdf 制造商與發(fā)布時
    的頭像 發(fā)表于 04-08 16:44 ?4356次閱讀
    Qualcomm QCS8250<b class='flag-5'>芯片</b>的全面<b class='flag-5'>解析</b>

    NVIDIA Blackwell數據手冊與NVIDIA Blackwell架構技術解析

    NVIDIA Blackwell數據手冊與NVIDIA Blackwell 架構技術解析
    的頭像 發(fā)表于 03-20 17:19 ?2457次閱讀

    從零開始馴服Linux():ZYNQ-Linux啟動文件構建全解析

    本帖最后由 jf_85110202 于 2025-3-20 17:42 編輯 從零開始馴服Linux():ZYNQ-Linux啟動文件構建全解析 ZYNQ系列
    發(fā)表于 03-20 16:48