91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

簡(jiǎn)要介紹各種接口協(xié)議和標(biāo)準(zhǔn)

GReq_mcu168 ? 來(lái)源:玩轉(zhuǎn)單片機(jī) ? 2020-09-21 16:42 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

場(chǎng)可編程門(mén)陣列(FPGA)與模數(shù)轉(zhuǎn)換器(ADC)輸出的接口是一項(xiàng)常見(jiàn)的工程設(shè)計(jì)挑戰(zhàn)。本文簡(jiǎn)要介紹各種接口協(xié)議和標(biāo)準(zhǔn),并提供有關(guān)在高速數(shù)據(jù)轉(zhuǎn)換器實(shí)現(xiàn)方案中使用LVDS的應(yīng)用訣竅和技巧。

接口方式和標(biāo)準(zhǔn)

現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)與模數(shù)轉(zhuǎn)換器(ADC)數(shù)字?jǐn)?shù)據(jù)輸出的接口是一項(xiàng)常見(jiàn)的工程設(shè)計(jì)挑戰(zhàn)。此外,ADC使用多種多樣的數(shù)字?jǐn)?shù)據(jù)樣式和標(biāo)準(zhǔn),使這項(xiàng)挑戰(zhàn)更加復(fù)雜。對(duì)于通常在200 MHz以下的低速數(shù)據(jù)接口,單倍數(shù)據(jù)速率(SDR) CMOS非常普遍:發(fā)送器在一個(gè)時(shí)鐘沿傳送數(shù)據(jù),接收器在另一個(gè)時(shí)鐘沿接收數(shù)據(jù)。這種方式可確保數(shù)據(jù)有充足的時(shí)間完成建立,然后由接收器采樣。在雙倍數(shù)據(jù)速率(DDR) CMOS中,發(fā)送器在每一個(gè)時(shí)鐘沿都會(huì)傳送數(shù)據(jù)。因此,在相同的時(shí)間內(nèi),它傳輸?shù)臄?shù)據(jù)量是SDR的兩倍。然而,接收器正確采樣的時(shí)序更加復(fù)雜。

并行低壓差分信號(hào)(LVDS)是高速數(shù)據(jù)轉(zhuǎn)換器的常見(jiàn)標(biāo)準(zhǔn)。它采用差分信號(hào),每一位均有P線(xiàn)和N線(xiàn);在最新的FPGA中,其速度可達(dá)DDR 1.6 Gbps或800 MHz。并行LVDS的功耗低于CMOS,但所需的線(xiàn)數(shù)則是CMOS的兩倍,因而布線(xiàn)可能比較困難。

LVDS常常用在具有“源同步”時(shí)鐘系統(tǒng)的數(shù)據(jù)轉(zhuǎn)換器中,不過(guò)這并不是LVDS標(biāo)準(zhǔn)的一部分。在這種設(shè)置中,時(shí)鐘與數(shù)據(jù)同相,并且與數(shù)據(jù)一同發(fā)送。這樣,接收器就能使用該時(shí)鐘更輕松地捕捉數(shù)據(jù),因?yàn)樗F(xiàn)在知道數(shù)據(jù)傳輸何時(shí)發(fā)生。

FPGA邏輯的速度一般跟不上高速轉(zhuǎn)換器的總線(xiàn)速度,因此大多數(shù)FPGA具有串行器/解串器(SERDES)模塊,用以將轉(zhuǎn)換器端的快速、窄帶串行接口轉(zhuǎn)換為FPGA端的慢速、寬帶并行接口。針對(duì)總線(xiàn)中的每個(gè)數(shù)據(jù)位,此模塊輸出2、4或8位,但以?、?或1/8的時(shí)鐘速率輸出,從而有效地將數(shù)據(jù)解串。數(shù)據(jù)由FPGA內(nèi)部的寬總線(xiàn)處理,其速度遠(yuǎn)低于連接到轉(zhuǎn)換器的窄總線(xiàn)。

LVDS信號(hào)標(biāo)準(zhǔn)也用于串行鏈路,大部分是用在高速ADC上。當(dāng)引腳數(shù)量比接口速度更重要時(shí),通常使用串行LVDS。常常使用兩個(gè)時(shí)鐘:數(shù)據(jù)速率時(shí)鐘和幀時(shí)鐘。并行LVDS部分提到的所有考慮同樣適用于串行LVDS。并行LVDS不過(guò)是由多條串行LVDS線(xiàn)組成。

I2C使用兩條線(xiàn):時(shí)鐘和數(shù)據(jù)。它支持總線(xiàn)上的大量器件,而無(wú)需額外的引腳。I2C相對(duì)較慢,考慮協(xié)議開(kāi)銷(xiāo),速度為400 kHz至1 MHz。它通常用在慢速、小尺寸器件上。I2C也常常用作控制接口或數(shù)據(jù)接口。

SPI使用3到4條線(xiàn):

時(shí)鐘

數(shù)據(jù)輸入和數(shù)據(jù)輸出(4線(xiàn)),或者雙向數(shù)據(jù)輸入/數(shù)據(jù)輸出(3線(xiàn))

片選(每個(gè)非主機(jī)器件使用一條線(xiàn))

可用片選線(xiàn)有多少,SPI就能支持多少器件。它的速度可達(dá)約100 MHz,通常用作控制接口和數(shù)據(jù)接口。

串行PORT (SPORT)是一種基于CMOS的雙向接口,每個(gè)方向使用一個(gè)或兩個(gè)數(shù)據(jù)引腳。對(duì)于非%8分辨率,其可調(diào)字長(zhǎng)能夠提高效率。SPORT支持時(shí)域復(fù)用(TDM),通常用在音頻/媒體轉(zhuǎn)換器和高通道數(shù)轉(zhuǎn)換器上。它提供每引腳約100 MHz的性能。

Blackn處理器支持SPORT,F(xiàn)PGA上可直接實(shí)現(xiàn)SPORT。SPORT一般僅用于數(shù)據(jù)傳輸,但也可以插入控制字符。

JESD204是一種JEDEC標(biāo)準(zhǔn),用于單一主機(jī)(如FPGA或ASIC等)與一個(gè)或多個(gè)數(shù)據(jù)轉(zhuǎn)換器之間的高速串行鏈路。最新規(guī)格提供每通道或每差分對(duì)最高3.125 Gbps的速度。未來(lái)的版本可能提供6.25 Gbps及更高的速度。通道采用8B/10B編碼,因而通道的有效帶寬降為理論值的80%。時(shí)鐘嵌入在數(shù)據(jù)流中,因此沒(méi)有額外的時(shí)鐘信號(hào)。多個(gè)通道可以結(jié)合在一起以提高吞吐量,數(shù)據(jù)鏈路層協(xié)議確保數(shù)據(jù)完整性。在FPGA/ASIC中,為實(shí)現(xiàn)數(shù)據(jù)幀傳輸,JESD204需要的資源遠(yuǎn)遠(yuǎn)多于簡(jiǎn)單的LVDS或CMOS。它顯著降低了接線(xiàn)要求,不過(guò)要求使用更昂貴的FPGA,PCB布線(xiàn)也更加復(fù)雜。

一般建議
進(jìn)行ADC與FPGA的接口設(shè)計(jì)時(shí),下列一般建議會(huì)有所幫助。

使用接收器、FPGA或ASIC的外部電阻終端,而不要使用FPGA內(nèi)部終端,以免不匹配引起反射,致使超出時(shí)序預(yù)算。

如果系統(tǒng)使用多個(gè)ADC,請(qǐng)勿使用某個(gè)ADC的某個(gè)DCO。

布設(shè)連接到接收器的數(shù)字走線(xiàn)時(shí),請(qǐng)勿采用大量“轉(zhuǎn)接”(tromboning)來(lái)使所有走線(xiàn)

保持等長(zhǎng)。

利用CMOS輸出端的串聯(lián)終端降低邊沿速率并限制開(kāi)關(guān)噪聲。確認(rèn)所用的數(shù)據(jù)格式(二進(jìn)制補(bǔ)碼或偏移二進(jìn)制)正確。

采用單端CMOS數(shù)字信號(hào)時(shí),邏輯電平以大約1 V/nS的速度移動(dòng),典型輸出負(fù)載為10 pF(最大值),典型充電電流為10 mA/位。應(yīng)采用盡可能小的容性負(fù)載,使充電電流最小。這可以利用盡可能短的走線(xiàn)僅驅(qū)動(dòng)一個(gè)門(mén)來(lái)實(shí)現(xiàn),最好沒(méi)有任何過(guò)孔。在數(shù)字輸出端和輸入端使用阻尼電阻,也可以使充電電流最小。

阻尼電阻和容性負(fù)載的時(shí)間常數(shù)應(yīng)為采樣速率周期的大約10%。如果時(shí)鐘速率為100 MHz,負(fù)載為10 pF,則該時(shí)間常數(shù)應(yīng)為10 nS的10%,即1 nS。這種情況下,R應(yīng)為100 Ω。為獲得最佳信噪比(SNR)性能,1.8 V DRVDD優(yōu)于3.3 VDRVDD。然而,當(dāng)驅(qū)動(dòng)大容性負(fù)載時(shí),SNR性能會(huì)下降。CMOS輸出支持最高約200 MHz的采樣時(shí)鐘速率。如果驅(qū)動(dòng)兩個(gè)輸出負(fù)載,或者走線(xiàn)長(zhǎng)度大于1或2英寸,建議使用緩沖器。

ADC數(shù)字輸出應(yīng)小心對(duì)待,因?yàn)樗矐B(tài)電流可能會(huì)耦合模擬輸入端,導(dǎo)致ADC的噪聲和失真提高。

圖2所示的典型CMOS驅(qū)動(dòng)器能夠產(chǎn)生很大的瞬態(tài)電流,尤其是驅(qū)動(dòng)容性負(fù)載時(shí)。對(duì)于CMOS數(shù)據(jù)輸出ADC,必須采取特別措施以使這些電流最小,不致于在ADC中產(chǎn)生額外的噪聲和失真。

典型示例

圖3顯示了一個(gè)16位并行CMOS輸出ADC的情況。每路輸出有一個(gè)10pF負(fù)載,用以模擬一個(gè)門(mén)負(fù)載加上PCB寄生電容;當(dāng)驅(qū)動(dòng)10 pF負(fù)載時(shí),各驅(qū)動(dòng)器產(chǎn)生10 mA的充電電流。因此,該16位ADC的總瞬態(tài)電流可能高達(dá)16 × 10 mA = 160 mA。在各數(shù)據(jù)輸出端增加一個(gè)小串聯(lián)電阻R,可以抑制這些瞬態(tài)電流。應(yīng)適當(dāng)選擇該電阻的值,使RC時(shí)間常數(shù)小于總采樣周期的10%。如果fs = 100 MSPS,則RC應(yīng)小于1 ns。C = 10 pF,因此最佳的R值約為100 Ω。選擇更大的R值可能會(huì)降低輸出數(shù)據(jù)建立時(shí)間性能,并干擾正常的數(shù)據(jù)捕捉。CMOS ADC輸出端的容性負(fù)載應(yīng)以單個(gè)門(mén)負(fù)載為限,通常是一個(gè)外部數(shù)據(jù)捕捉寄存器。任何情況下都不得將數(shù)據(jù)輸出端直接連到高噪聲數(shù)據(jù)總線(xiàn),必須使用一個(gè)中間緩沖寄存器,使ADC輸出端的直接負(fù)載最小。


圖4顯示了CMOS中的一個(gè)標(biāo)準(zhǔn)LVDS驅(qū)動(dòng)器。標(biāo)稱(chēng)電流為3.5 mA,共模電壓為1.2 V。因此,當(dāng)驅(qū)動(dòng)一個(gè)100 Ω差分終端電阻時(shí),接收器各輸入的擺幅為350 mV p-p,這相當(dāng)于700 mV p-p的差分?jǐn)[幅。這些數(shù)值來(lái)源于LVDS規(guī)范。


LVDS標(biāo)準(zhǔn)有兩個(gè):一個(gè)由ANSI制定,另一個(gè)由IEEE制定。雖然這兩個(gè)標(biāo)準(zhǔn)類(lèi)似且大致兼容,但并不完全相同。圖5比較了這兩個(gè)標(biāo)準(zhǔn)的眼圖和抖動(dòng)直方圖。IEEE標(biāo)準(zhǔn)LVDS的擺幅為200 mV p-p,低于ANSI標(biāo)準(zhǔn)的320 mV p-p,這有助于節(jié)省數(shù)字輸出的功耗。因此,如果IEEE標(biāo)準(zhǔn)支持目標(biāo)應(yīng)用及與接收器的連接,建議使用IEEE標(biāo)準(zhǔn)。


圖6比較了走線(xiàn)長(zhǎng)度超過(guò)12英寸或30厘米情況下的ANSI和IEEE LVDS標(biāo)準(zhǔn)。兩幅圖中,驅(qū)動(dòng)電流均采用ANSI版標(biāo)準(zhǔn)。右圖中,輸出電流加倍,這可以?xún)艋蹐D并改善抖動(dòng)直方圖。


圖7顯示了長(zhǎng)走線(xiàn)對(duì)FR4材料的影響。左圖顯示了發(fā)送器端的理想眼圖。在距離40英寸的接收器端,眼圖幾乎閉合,接收器難以恢復(fù)數(shù)據(jù)。

故障排除技巧
ADC丟失第14位


圖8中,數(shù)據(jù)位的VisualAnalog數(shù)字顯示表明,第14位從未跳變。這可能說(shuō)明器件、PCB或接收器有問(wèn)題,或者無(wú)符號(hào)數(shù)據(jù)不夠大,無(wú)法使最高有效位跳變。

ADC丟失第14位時(shí)的頻域曲線(xiàn)


圖9顯示了上述數(shù)字?jǐn)?shù)據(jù)(其中第14位未跳變)的頻域視圖。該圖說(shuō)明,第14位有意義,系統(tǒng)中的某個(gè)地方發(fā)生錯(cuò)誤。

ADC丟失第14位時(shí)的時(shí)域曲線(xiàn)


圖10為相同數(shù)據(jù)的時(shí)域曲線(xiàn)。它不是一個(gè)平滑的正弦波,數(shù)據(jù)發(fā)生偏移,波形中多個(gè)點(diǎn)處有明顯的尖峰。

ADC的第9位和第10位短接在一起


圖11所示不再是丟失一位的情況,而是兩位短接在一起,因此對(duì)于這兩個(gè)引腳,接收器始終接收到相同的數(shù)據(jù)。

ADC第9位和第10位短接在一起時(shí)的頻域曲線(xiàn)


圖12顯示了兩位短接在一起時(shí)的頻域視圖。雖然基頻音非常清楚,但噪底顯著低于預(yù)期。噪底失真的程度取決于短接哪兩位。

ADC第9位和第10位短接在一起時(shí)的時(shí)域曲線(xiàn)


在圖13所示的時(shí)域圖中,問(wèn)題相對(duì)不明顯。雖然在波峰和波谷處損失了一些平滑度,但當(dāng)采樣速率接近波形頻率時(shí),這是常見(jiàn)現(xiàn)象。

數(shù)據(jù)和時(shí)鐘時(shí)序無(wú)效時(shí)的時(shí)域曲線(xiàn)


圖14顯示了一個(gè)因建立/保持問(wèn)題而導(dǎo)致時(shí)序無(wú)效的轉(zhuǎn)換器的情況。上述錯(cuò)誤一般會(huì)在數(shù)據(jù)的每個(gè)周期中出現(xiàn),而時(shí)序錯(cuò)誤則不然,通常并不是持續(xù)存在。不太嚴(yán)重的時(shí)序錯(cuò)誤可能是間歇性的。這些圖顯示了不符合時(shí)序要求的數(shù)據(jù)捕捉的時(shí)域和頻域曲線(xiàn)。注意,各周期的時(shí)域錯(cuò)誤并不一致。還應(yīng)注意FFT/頻域的噪底有所提高,這通常表示有一位丟失,原因可能是時(shí)序?qū)R錯(cuò)誤。

數(shù)據(jù)和時(shí)鐘時(shí)序無(wú)效時(shí)的放大時(shí)域曲線(xiàn)


圖15是圖14所示時(shí)域時(shí)序誤差的放大圖。同樣應(yīng)注意,各周期的錯(cuò)誤并不一致,但某些錯(cuò)誤會(huì)重復(fù)。例如,該圖中有多個(gè)周期的谷底上出現(xiàn)負(fù)尖峰。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22415

    瀏覽量

    636492
  • adc
    adc
    +關(guān)注

    關(guān)注

    100

    文章

    7512

    瀏覽量

    556050
  • 數(shù)據(jù)轉(zhuǎn)換器

    關(guān)注

    1

    文章

    399

    瀏覽量

    30676

原文標(biāo)題:FPGA與ADC數(shù)字?jǐn)?shù)據(jù)輸出的接口

文章出處:【微信號(hào):mcu168,微信公眾號(hào):硬件攻城獅】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    BNC接口標(biāo)準(zhǔn)尺寸如何測(cè)量

    本文詳細(xì)介紹BNC接口標(biāo)準(zhǔn)尺寸如何測(cè)量,涵蓋內(nèi)導(dǎo)體、外導(dǎo)體及卡口結(jié)構(gòu)的測(cè)量方法與注意事項(xiàng),適用于射頻通信、視頻系統(tǒng)及測(cè)試測(cè)量領(lǐng)域,幫助工程師確保接口兼容性與信號(hào)穩(wěn)定性。
    的頭像 發(fā)表于 01-29 13:41 ?264次閱讀
    BNC<b class='flag-5'>接口標(biāo)準(zhǔn)</b>尺寸如何測(cè)量

    各智能化子系統(tǒng)為信息管理平臺(tái)預(yù)留接口要求

    各智能化子系統(tǒng)為信息管理平臺(tái)預(yù)留接口要求?? 1、開(kāi)放的通用接口 ?? 1、通信接口接口開(kāi)發(fā)兼容性強(qiáng),界面標(biāo)準(zhǔn)化、規(guī)范化,對(duì)于
    的頭像 發(fā)表于 12-10 10:30 ?300次閱讀
    各智能化子系統(tǒng)為信息管理平臺(tái)預(yù)留<b class='flag-5'>接口</b>要求

    無(wú)線(xiàn)充電標(biāo)準(zhǔn)有哪些協(xié)議

    Qi標(biāo)準(zhǔn)推動(dòng)無(wú)線(xiàn)充電普及,克服協(xié)議碎片化,促進(jìn)行業(yè)統(tǒng)一與兼容。
    的頭像 發(fā)表于 12-06 08:14 ?2949次閱讀
    無(wú)線(xiàn)充電<b class='flag-5'>標(biāo)準(zhǔn)</b>有哪些<b class='flag-5'>協(xié)議</b>

    Xilinx FPGA串行通信協(xié)議介紹

    Xilinx FPGA因其高性能和低延遲,常用于串行通信接口設(shè)計(jì)。本文深入分析了Aurora、PCI Express和Serial RapidIO這三種在Xilinx系統(tǒng)設(shè)計(jì)中關(guān)鍵的串行通信協(xié)議。介紹了它們的特性、優(yōu)勢(shì)和應(yīng)用場(chǎng)景
    的頭像 發(fā)表于 11-14 15:02 ?2548次閱讀
    Xilinx FPGA串行通信<b class='flag-5'>協(xié)議</b><b class='flag-5'>介紹</b>

    SIP協(xié)議和私有協(xié)議廣播區(qū)別

    電子發(fā)燒友網(wǎng)站提供《SIP協(xié)議和私有協(xié)議廣播區(qū)別.docx》資料免費(fèi)下載
    發(fā)表于 11-06 16:31 ?1次下載

    京東API接口的應(yīng)用場(chǎng)景介紹

    )。這些接口基于RESTful架構(gòu),使用HTTP協(xié)議進(jìn)行通信,數(shù)據(jù)格式通常為JSON,支持OAuth 2.0認(rèn)證以確保安全性。下面從技術(shù)角度,詳細(xì)介紹幾個(gè)關(guān)鍵應(yīng)用場(chǎng)景,包括其實(shí)現(xiàn)機(jī)制和優(yōu)勢(shì)。 1. 商品信息檢索與展示 應(yīng)用場(chǎng)景
    的頭像 發(fā)表于 11-03 14:13 ?317次閱讀
    京東API<b class='flag-5'>接口</b>的應(yīng)用場(chǎng)景<b class='flag-5'>介紹</b>

    溫度傳感器一般走哪些協(xié)議和接口

    溫度傳感器常用的通信協(xié)議和接口可根據(jù)應(yīng)用場(chǎng)景(如工業(yè)控制、智能家居、物聯(lián)網(wǎng)等)和傳輸需求(距離、速度、功耗等)分為有線(xiàn)和無(wú)線(xiàn)兩大類(lèi),具體協(xié)議和接口的選擇需結(jié)合傳感器類(lèi)型、系統(tǒng)架構(gòu)及成本
    的頭像 發(fā)表于 09-23 17:22 ?1374次閱讀

    JEDSD204B標(biāo)準(zhǔn)verilog實(shí)現(xiàn)-協(xié)議演進(jìn)

    JEDSD204B標(biāo)準(zhǔn)verilog實(shí)現(xiàn)3-協(xié)議演進(jìn) 本文對(duì)204協(xié)議的演進(jìn)、子類(lèi)的差異進(jìn)行簡(jiǎn)要說(shuō)明,后續(xù)將直接開(kāi)始數(shù)據(jù)流的處理和實(shí)現(xiàn),對(duì)協(xié)議
    發(fā)表于 09-05 21:18

    用于各種設(shè)備協(xié)議間做報(bào)文轉(zhuǎn)換的網(wǎng)關(guān)是什么

    用于各種設(shè)備協(xié)議間做報(bào)文轉(zhuǎn)換的網(wǎng)關(guān)通常被稱(chēng)為協(xié)議轉(zhuǎn)換網(wǎng)關(guān),也常被稱(chēng)為工業(yè)協(xié)議網(wǎng)關(guān)(在工業(yè)場(chǎng)景中)或多協(xié)議網(wǎng)關(guān)。它是一種專(zhuān)門(mén)用于解決不同設(shè)備、
    的頭像 發(fā)表于 08-11 14:08 ?1043次閱讀
    用于<b class='flag-5'>各種</b>設(shè)備<b class='flag-5'>協(xié)議</b>間做報(bào)文轉(zhuǎn)換的網(wǎng)關(guān)是什么

    DLT645協(xié)議和Modbus協(xié)議有什么區(qū)別

    DLT645協(xié)議和Modbus協(xié)議的區(qū)別主要體現(xiàn)在協(xié)議定位、數(shù)據(jù)幀結(jié)構(gòu)、操作類(lèi)型與功能、適用場(chǎng)景等方面,以下為具體分析: 協(xié)議定位與適用領(lǐng)域 DLT645
    的頭像 發(fā)表于 05-15 17:47 ?1808次閱讀

    NVMe協(xié)議簡(jiǎn)要分析

    NVM Express(NVMe)是一種高性能、可擴(kuò)展的接口協(xié)議,用于通過(guò)PCI express(PCIe)總線(xiàn),實(shí)現(xiàn)主機(jī)軟件與NVM設(shè)備之間的通信。目前,由于NVMe SSD相比于SATA SSD
    發(fā)表于 05-15 00:34

    PD誘騙協(xié)議芯片,支持全協(xié)議和最大功率140W取電

    USB PD是目前較為主流的快充協(xié)議,隨著USB PD3.1的發(fā)布,輸送功率最高可達(dá)240W。隨著USB Type-C接口的普及,大多數(shù)電子產(chǎn)品開(kāi)始使用Type-C接口進(jìn)行電力傳輸,提及Type-C
    的頭像 發(fā)表于 04-15 14:09 ?1855次閱讀
    PD誘騙<b class='flag-5'>協(xié)議</b>芯片,支持全<b class='flag-5'>協(xié)議和</b>最大功率140W取電

    RT-Thread Ethernet/IP 協(xié)議技術(shù)實(shí)踐|技術(shù)集結(jié)

    Ethernet/IP(以太網(wǎng)工業(yè)協(xié)議)是一種基于標(biāo)準(zhǔn)以太網(wǎng)架構(gòu)的工業(yè)通信協(xié)議,廣泛應(yīng)用于自動(dòng)化和控制系統(tǒng)中。它結(jié)合了TCP/IP協(xié)議和CIP(通用工業(yè)
    的頭像 發(fā)表于 04-08 18:47 ?2118次閱讀
    RT-Thread Ethernet/IP <b class='flag-5'>協(xié)議</b>技術(shù)實(shí)踐|技術(shù)集結(jié)

    淺談HART協(xié)議和RS485協(xié)議的區(qū)別

    HART協(xié)議和RS485協(xié)議都是用于工業(yè)領(lǐng)域通信的協(xié)議,但它們有不同的應(yīng)用場(chǎng)景和特點(diǎn)。
    的頭像 發(fā)表于 03-27 10:07 ?2770次閱讀
    淺談HART<b class='flag-5'>協(xié)議和</b>RS485<b class='flag-5'>協(xié)議</b>的區(qū)別

    EtherNet/IP轉(zhuǎn)Modbus借網(wǎng)關(guān)實(shí)現(xiàn)羅克韋爾PLC與溫濕度傳感器協(xié)議轉(zhuǎn)換通訊

    。本案例中的溫濕度傳感器采用 485 接口,遵循 Modbus RTU 標(biāo)準(zhǔn)協(xié)議。需要注意的是,485 接口協(xié)議包含 RTU
    的頭像 發(fā)表于 03-16 17:57 ?1080次閱讀
    EtherNet/IP轉(zhuǎn)Modbus借網(wǎng)關(guān)實(shí)現(xiàn)羅克韋爾PLC與溫濕度傳感器<b class='flag-5'>協(xié)議</b>轉(zhuǎn)換通訊