91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

邏輯電平TTL/CMOS電平的互連、OC/OD的互連規(guī)范

電子設(shè)計(jì) ? 來(lái)源:硬件助手 ? 作者:硬件助手 ? 2020-12-23 14:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本篇主要介紹TTL/CMOS電平的互連、OC/OD的互連,其余單端邏輯電平的互連可參考相關(guān)器件規(guī)范、電平規(guī)范。

1、TTL/CMOS互連

常用的TTL和CMOS電平主要是5V TTL、5V CMOS、3.3VTTL、3.3V CMOS、3.3V/5V Tol(輸入時(shí)3.3V邏輯電平,但是可以接受5V的信號(hào)輸入)等,隨著處理器電壓越來(lái)越低,現(xiàn)在1.8V CMOS等低電壓的邏輯電平也越來(lái)越普及了。

針對(duì)各種單端邏輯電平,只要上一級(jí)的輸出電壓不滿足下一級(jí)的輸入電壓,就不能直接進(jìn)行互連,后續(xù)會(huì)專門(mén)介紹邏輯電平的轉(zhuǎn)換。

o4YBAF9uHS6AFn59AADXwfY_urc030.png

pIYBAF9uHTCANo35AAEZF62zhyk439.png

5V TTL門(mén)作驅(qū)動(dòng)源

驅(qū)動(dòng)3.3V TTL/CMOS

通過(guò)LVC/LVT系列器件(為T(mén)TL/CMOS邏輯電平輸入,LVTTL邏輯電平輸出)進(jìn)行轉(zhuǎn)換。

驅(qū)動(dòng)5V CMOS

上拉5V電阻,或使用AHCT系列器件(為5VTTL輸入、5VCMOS輸出)進(jìn)行轉(zhuǎn)換。

5V CMOS門(mén)作驅(qū)動(dòng)源

驅(qū)動(dòng)3.3V TTL/CMOS

通過(guò)LVC/LVT器件(輸入是TTL/CMOS邏輯電平,輸出是LVTTL邏輯電平)進(jìn)行轉(zhuǎn)換。

3.3V TTL/CMOS門(mén)作驅(qū)動(dòng)源

驅(qū)動(dòng)5V CMOS

使用AHCT系列器件(為5V TTL輸入、5VCMOS輸出)進(jìn)行轉(zhuǎn)換(3.3V TTL電平(LVTTL)與5V TTL電平可以互連)。

驅(qū)動(dòng)2.5V CMOS

使用LV、LVC、AVC、ALVT系列器件來(lái)進(jìn)行3.3VTTL/CMOS邏輯電平到2.5V CMOS邏輯電平的轉(zhuǎn)換。

2.5V CMOS門(mén)作驅(qū)動(dòng)源

驅(qū)動(dòng)3.3V TTL/CMOS

使用雙軌器件SN74LVCC3245A來(lái)進(jìn)行2.5V邏輯電平到3.3V邏輯電平的轉(zhuǎn)換。

***上表中的所有互連方式都可以通過(guò)外部MOS管等分離器件搭建。

2、OC/OD互連

針對(duì)OC/OD邏輯門(mén),為了保證輸出高電平的值,必須進(jìn)行外部上拉處理,上拉電阻的選取可以參考相關(guān)總線的標(biāo)準(zhǔn),也可以參考《I2C Bus Pull up Resistor Calculation》、《Choosing an Appropriate Pull-up/Pull-down Resistor for Open Drain Outputs》等文章。相同電壓的OC/OD邏輯電平可以直接互連,不同電壓的OC/OD需要進(jìn)行電平轉(zhuǎn)換,可以采用獨(dú)立的MOS管搭建,也可以采用專門(mén)的OC/OD總線轉(zhuǎn)換芯片實(shí)現(xiàn)(專用芯片的節(jié)本架構(gòu)也是基于MOS管的,只是多了外圍電路以及一些輔助的功能電路)。下面就針對(duì)采用MOS管進(jìn)行OC/OD電平轉(zhuǎn)換進(jìn)行介紹,使用專用芯片進(jìn)行轉(zhuǎn)換的方式后續(xù)再介紹。

針對(duì)上述電路分析如下:

a、3.3V→5V轉(zhuǎn)換過(guò)程:

  • 3.3V端輸出低電平時(shí)(0V),MOS管導(dǎo)通,5V端輸出是低電平(0V);
  • 3.3V端輸出高電平時(shí)(3.3V),MOS管截止,5V端輸出是高電平(5V上拉);
  • 3.3V端輸出高阻時(shí)(OC/OD),MOS管截止,5V端輸出是高電平(5V上拉)。

b、5V→3.3V轉(zhuǎn)換過(guò)程:

  • 5V端輸出低電平時(shí)(0V),MOS管內(nèi)的寄生二極管導(dǎo)通,從而使MOS管導(dǎo)通,3.3V端輸出是低電平(0V);
  • 5V端輸出高電平時(shí)(5V),MOS管截止,3.3V端輸出是高電平(3.3V上拉);
  • 5V端輸出高阻時(shí)(OC/OD),MOS管截止,3.3V端輸出是高電平(3.3V上拉)。

以上就是針對(duì)TTL/CMOS,OC/OD邏輯電平的互連介紹,后續(xù)會(huì)針對(duì)專門(mén)的邏輯電平轉(zhuǎn)換進(jìn)行介紹。

編輯:hfy


聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    6217

    瀏覽量

    242864
  • TTL
    TTL
    +關(guān)注

    關(guān)注

    7

    文章

    556

    瀏覽量

    74700
  • 邏輯電平
    +關(guān)注

    關(guān)注

    0

    文章

    205

    瀏覽量

    15111
  • 寄生二極管
    +關(guān)注

    關(guān)注

    0

    文章

    49

    瀏覽量

    3504
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    從內(nèi)存接口到PCIe/CXL、以太網(wǎng)及光互連,高速互連芯片市場(chǎng)分析

    黃晶晶 綜合整理 ? 高速互連芯片定義及分類高速互連芯片是支撐數(shù)據(jù)中心、服務(wù)器及計(jì)算機(jī)實(shí)現(xiàn)高速數(shù)據(jù)交互的必備芯片,主要解決智能算力系統(tǒng)持續(xù)升級(jí)背景下各類數(shù)據(jù)傳輸?shù)钠款i。高速互連芯片適配多種 標(biāo)準(zhǔn)化
    的頭像 發(fā)表于 01-20 13:37 ?794次閱讀
    從內(nèi)存接口到PCIe/CXL、以太網(wǎng)及光<b class='flag-5'>互連</b>,高速<b class='flag-5'>互連</b>芯片市場(chǎng)分析

    單片機(jī)TTLCMOS電平知識(shí)

    不一定是TTL電平,因?yàn)楝F(xiàn)在大部分?jǐn)?shù)字邏輯都是CMOS工藝做的,只是沿用了TTL的說(shuō)法。我們進(jìn)行串口通信的時(shí)候 從單片機(jī)直接出來(lái)的基本是都是
    發(fā)表于 12-03 08:10

    關(guān)于光模塊TTL電平你知道多少?

    TTL電平是? TTL電平信號(hào)規(guī)定,+5V等價(jià)于邏輯“1”,0V等價(jià)于邏輯“0”(采用二進(jìn)制來(lái)表
    的頭像 發(fā)表于 11-10 15:02 ?362次閱讀

    淺談DDR的邏輯電平標(biāo)準(zhǔn)

    總所周知,一般我們?cè)趯?duì)通信芯片互連的時(shí)候,要求兩者的IO接口電平標(biāo)準(zhǔn)是一樣的,而在學(xué)習(xí)FPGA與DDR互連的時(shí)候,查看網(wǎng)上的資料卻很少提及這方面,都是直接教你怎么連接,不明所以,所以這里簡(jiǎn)單做了下筆記。
    的頭像 發(fā)表于 10-29 11:09 ?3344次閱讀
    淺談DDR的<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b>標(biāo)準(zhǔn)

    MDD 邏輯IC的邏輯電平不兼容問(wèn)題與解決方案

    在現(xiàn)代電子系統(tǒng)中,MDD辰達(dá)半導(dǎo)體邏輯IC(集成電路)扮演著至關(guān)重要的角色,廣泛應(yīng)用于數(shù)據(jù)處理、時(shí)序控制、信號(hào)轉(zhuǎn)換等各類電路中。隨著技術(shù)的進(jìn)步,不同邏輯系列的IC(如TTLCMOS、
    的頭像 發(fā)表于 10-29 09:39 ?475次閱讀
    MDD <b class='flag-5'>邏輯</b>IC的<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b>不兼容問(wèn)題與解決方案

    TTL光模塊電平標(biāo)準(zhǔn)是什么

    在數(shù)字電路領(lǐng)域,TTL(Transistor-TransistorLogic,三極管-三極管邏輯)和 LVTT(Low Voltage TL,低壓晶體管-晶體管邏輯)是兩種重要的邏輯
    的頭像 發(fā)表于 09-19 13:36 ?909次閱讀

    光模塊TTL電平是什么?

    TTL電平信號(hào)規(guī)定,+5V等價(jià)于邏輯“1”,0V等價(jià)于邏輯“0”(采用二進(jìn)制來(lái)表示數(shù)據(jù)時(shí))。這樣的數(shù)據(jù)通信及電平規(guī)定方式,被稱做
    的頭像 發(fā)表于 08-27 18:13 ?1079次閱讀

    LVPECL 與 LVDS 及 PECL 與 LVDS 的互連技術(shù)解析

    在高速光通信系統(tǒng)中,LVPECL(低壓正射極耦合邏輯)、PECL(正射極耦合邏輯)與 LVDS(低壓差分信號(hào))是常用的高速接口電平標(biāo)準(zhǔn)。LVPECL/PECL 以高速度、低噪聲特性廣泛應(yīng)用于光模塊
    的頭像 發(fā)表于 08-08 10:48 ?1356次閱讀
    LVPECL 與 LVDS 及 PECL 與 LVDS 的<b class='flag-5'>互連</b>技術(shù)解析

    LVPECL與LVDS電平互連:直流與交流耦合設(shè)計(jì)指南

    1.?LVPECL?與LVDS?的互連 1.1 ??LVPECL?與LVDS?的直流耦合 LVPECL?到LVDS?的直流耦合結(jié)構(gòu)需要一個(gè)電阻網(wǎng)絡(luò),如圖5?中所示,設(shè)計(jì)該網(wǎng)絡(luò)時(shí)有這樣幾點(diǎn)必須考慮
    的頭像 發(fā)表于 08-04 16:42 ?1385次閱讀
    LVPECL與LVDS<b class='flag-5'>電平</b><b class='flag-5'>互連</b>:直流與交流耦合設(shè)計(jì)指南

    TTL/LVTTL:供電電源、電平標(biāo)準(zhǔn)及使用注意事項(xiàng)

    在數(shù)字電路領(lǐng)域,TTL(Transistor-Transistor Logic,三極管 - 三極管邏輯)和 LVTTL(Low Voltage TTL,低壓晶體管 - 晶體管邏輯)是兩
    的頭像 發(fā)表于 07-11 13:55 ?2236次閱讀

    XSR芯片間互連技術(shù)的定義和優(yōu)勢(shì)

    XSR 即 Extra Short Reach,是一種專為Die to Die之間的超短距離互連而設(shè)計(jì)的芯片間互連技術(shù)??梢酝ㄟ^(guò)芯粒互連(NoC)或者中介層(interposer)上的互連
    的頭像 發(fā)表于 06-06 09:53 ?2345次閱讀
    XSR芯片間<b class='flag-5'>互連</b>技術(shù)的定義和優(yōu)勢(shì)

    互連層RC延遲的降低方法

    層RC延遲(RC delay)。在早期,柵致延遲占主導(dǎo)地位,互連工藝中的RC延遲的影響很小。隨著 CMOS 技術(shù)的發(fā)展,柵致延遲逐步變??;但是,RC延遲卻變得更加嚴(yán)重。到 0.25μm 技術(shù)節(jié)點(diǎn),RC延遲不再能夠被忽略。
    的頭像 發(fā)表于 05-23 10:43 ?1809次閱讀
    <b class='flag-5'>互連</b>層RC延遲的降低方法

    ADG3123 8通道CMOS邏輯轉(zhuǎn)高壓電平轉(zhuǎn)換器技術(shù)手冊(cè)

    ADG3123是一款8通道、同相CMOS轉(zhuǎn)高壓電平轉(zhuǎn)換器,采用增強(qiáng)型LC^2^MOS工藝制造,能夠以高電源電壓工作,同時(shí)保持超低功耗。 該器件的內(nèi)部結(jié)構(gòu)可確保與采用2.3 V至5.5 V電源
    的頭像 發(fā)表于 05-16 14:10 ?982次閱讀
    ADG3123 8通道<b class='flag-5'>CMOS</b><b class='flag-5'>邏輯</b>轉(zhuǎn)高壓<b class='flag-5'>電平</b>轉(zhuǎn)換器技術(shù)手冊(cè)

    MAX14591高速、漏極開(kāi)路邏輯電平轉(zhuǎn)換器技術(shù)手冊(cè)

    MAX14591為雙通道、雙向邏輯電平轉(zhuǎn)換器,為多電壓供電系統(tǒng)的數(shù)據(jù)傳輸提供必要的電平轉(zhuǎn)換。外部電壓V~CC~和V~L~設(shè)置器件兩側(cè)的邏輯電平
    的頭像 發(fā)表于 05-15 15:28 ?873次閱讀
    MAX14591高速、漏極開(kāi)路<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b>轉(zhuǎn)換器技術(shù)手冊(cè)

    硬件基礎(chǔ)篇——TTLCMOS電平

    電平TTL集成電路主要由BJT晶體管構(gòu)成,如STC單片機(jī),電平規(guī)范如下:輸出模式:Uoh ≥ 2.4V,Uol≤0.4V;輸入模式:Uih ≥ 2.0V,Uil≤0.8V;3、
    發(fā)表于 03-22 15:21