91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

摩爾定律的演變 后摩爾時代的芯粒技術(shù)

454398 ? 來源:電子工程網(wǎng) ? 作者:電子工程網(wǎng) ? 2020-11-05 10:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

前言:

芯粒逐漸成為半導(dǎo)體業(yè)界的熱詞之一,它被認為是一種可以延緩摩爾定律失效、放緩工藝進程時間、支撐半導(dǎo)體產(chǎn)業(yè)繼續(xù)發(fā)展的有效方案。

摩爾定律的演變

即便不是IT從業(yè)人士,想必也會聽說過著名的“摩爾定律”:1965年,英特爾創(chuàng)始人戈登·摩爾提出,在至多十年內(nèi),集成電路的集成度會每兩年翻一番,后來這個周期被縮短為18個月。當時摩爾先生僅僅是將摩爾定律的適用時間限定在“十年內(nèi)”,但實際上處理器技術(shù)的發(fā)展令人咋舌,至今這條在當時遭到無數(shù)人質(zhì)疑的奇妙定律仍舊在生效,基本上每兩年制程工藝都會進入一個新的臺階。

但是,如今主流的處理器制程已經(jīng)發(fā)展到22nm,而更先進的14nm、10nm工藝也已經(jīng)進入了芯片制造商的產(chǎn)品藍圖,硅片晶體管的尺寸有著其物理極限,美國國防先進研究項目局主任Robert Colwell先生曾表示,半導(dǎo)體技術(shù)不斷發(fā)展,制造工藝已經(jīng)達到 7nm,依靠縮小線寬已無法同時滿足性能、功耗、面積以及信號傳輸速度等多方面的要求,越來越多的半導(dǎo)體廠商開始把注意力放在系統(tǒng)集成層面,亟需發(fā)掘新的材料和芯片技術(shù),成為硅晶體管技術(shù)的替代品。然而這是一種超越摩爾定律,是通過系統(tǒng)集成單顆芯片或是多芯片堆疊的方式實現(xiàn),希望能做到更多的功能。

后摩爾時代的技術(shù)明星——芯粒

近年來,半導(dǎo)體廠商發(fā)現(xiàn)芯??梢员徽J為延緩摩爾定律失效,放緩工藝進程時間,支撐半導(dǎo)體產(chǎn)業(yè)繼續(xù)發(fā)展的有效方案。那什么是芯粒呢?理論上,芯粒模式是一種,開發(fā)周期短且成本較,低的方法,提供了先進工藝和主流成熟工藝選擇的靈活性,芯粒技術(shù)就是像搭積木一樣,可以將不同節(jié)點工藝(10nm、14/16nm及22nm)、不同材質(zhì)(硅、砷化鎵、碳化硅、氮化鎵)、不同功能(CPUGPU、FPGA、RF、I/O、存儲器)、不同半導(dǎo)體公司的芯片封裝在一起。

后摩爾時代保鮮劑芯粒的優(yōu)點

后摩爾時代的單片集成向多片異構(gòu)封裝集成技術(shù)“改道”是重要趨勢,相對于以往的軟 IP 形式,芯粒則是經(jīng)過硅驗證的裸芯片。芯粒能在實現(xiàn)高效能運算的同時,提供更高的帶寬、更低的功率、更低的成本和更靈活的形狀因子等優(yōu)勢。

目前,已經(jīng)有很多公司創(chuàng)建了自己的芯粒生態(tài)系統(tǒng)。隨著芯片制程從10nm7nm到,5nm再到未來的3nm,每一次制程縮減所需要的成本和開發(fā)時間都在大幅提升。而且,當芯片制程接近1nm時,就將進入量子物理的世界,現(xiàn)有的工藝制程會受到量子效應(yīng)的極大影響。

未來,以芯粒模式集成的芯片會是一個“超級”異構(gòu)系統(tǒng),為IC產(chǎn)業(yè)帶來更多的靈活性和新的機會。

后摩爾時代保鮮劑芯粒的優(yōu)點

芯粒模式成功的關(guān)鍵在于芯粒的標準和接口。但作為一種創(chuàng)新,芯粒模式存在多種挑戰(zhàn)。

① 技術(shù)層面

芯粒的組裝或封裝尚缺乏統(tǒng)一的標準。目前各大玩家都有自家的方案,盡管各家的名稱不同,但歸總離不開硅通孔、硅橋和高密度FO技術(shù),不管是裸片堆疊還是大面積拼接,都需要將互連線將變得更短,要求互連線做到100%的無缺陷,否則整個芯片無法工作。

② 質(zhì)量保障問題

相對傳統(tǒng)軟IP,芯粒是經(jīng)過硅驗證的裸芯片,可以保證物理實現(xiàn)的正確性。但如果其中的一個裸芯片有問題,則整個系統(tǒng)都會受影響,代價很高。因此要保證芯粒100%無故障。當然這其中也包括集成后的測試,封裝后,可能有部分芯??赡芡耆珶o法直接從芯片外部管腳直接訪問,給芯片測試帶來的新的挑戰(zhàn)。

③ 散熱問題

幾個甚至數(shù)十個裸芯片封裝在一個有限的空間中,互連線非常短,讓散熱問題變得更為棘手。

④ 芯片網(wǎng)絡(luò)問題

盡管每個芯粒本身設(shè)計不會發(fā)生死鎖,其通信系統(tǒng)都可以很好地工作,但是當它們?nèi)窟B接在一起形成芯片網(wǎng)絡(luò)時,就可能出現(xiàn)了交通死鎖與流量堵塞問題。超微半導(dǎo)體研究人員最近提出一種消除死鎖難題的方案,如果能夠徹底解決死鎖問題,那么芯粒將為未來計算機設(shè)計的發(fā)展帶來新的動力。

⑤ 供應(yīng)鏈重塑問題

在芯粒模式下,EDA工具提供商、芯片提供商、封測提供商都要有所改變。比如芯粒模式中出現(xiàn)的問題可能最終都需要通過EDA工具的改進來給出答案,需要EDA工具從架構(gòu)探索、到芯片實現(xiàn)、甚至到物理設(shè)計提供全面支持。還有來自不同的芯片提供商的裸芯片進入封裝提供商工廠的進度同步問題。

結(jié)尾

芯粒將驅(qū)動半導(dǎo)體工業(yè)的未來,而這是一場即將到來的MCP海嘯。大型芯片制造商也正在轉(zhuǎn)向芯粒,若干年后是否會形成一個開放的產(chǎn)業(yè)生態(tài)、是否要建立芯粒生態(tài)推進聯(lián)盟是值得行業(yè)思考的問題。
編輯:hfy


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20250

    瀏覽量

    252213
  • eda
    eda
    +關(guān)注

    關(guān)注

    72

    文章

    3113

    瀏覽量

    182884
  • 芯片制程
    +關(guān)注

    關(guān)注

    0

    文章

    57

    瀏覽量

    5343
  • 芯粒
    +關(guān)注

    關(guān)注

    1

    文章

    85

    瀏覽量

    424
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    先進封裝時代,芯片測試面臨哪些新挑戰(zhàn)?

    摩爾定律放緩,2.5D/3D 封裝、Chiplet 成行業(yè)新方向,卻給測試工程師帶來巨大挑戰(zhàn)。核心難題包括:3D 堆疊導(dǎo)致 I/O 端口物理不可達,需采用 IEEE 1838 標
    的頭像 發(fā)表于 02-05 10:41 ?314次閱讀

    奇異摩爾助力OISA全向智感互聯(lián)IO技術(shù)白皮書發(fā)布

    提供商,奇異摩爾憑借其在領(lǐng)域的深厚技術(shù)積累與產(chǎn)業(yè)實踐,多方位貢獻于該白皮書的撰寫與關(guān)鍵技術(shù)路徑的梳理工作。
    的頭像 發(fā)表于 09-23 15:55 ?1993次閱讀
    奇異<b class='flag-5'>摩爾</b>助力OISA全向智感互聯(lián)IO<b class='flag-5'>芯</b><b class='flag-5'>粒</b><b class='flag-5'>技術(shù)</b>白皮書發(fā)布

    技術(shù)的專利保護挑戰(zhàn)與應(yīng)對策略

    涉及的專利保護問題多樣且復(fù)雜。技術(shù)摩爾時代的創(chuàng)新突破系統(tǒng)級芯片(System-on-a-Chip,簡稱SoC)作為集成電路領(lǐng)域的核心
    的頭像 發(fā)表于 09-18 12:15 ?1017次閱讀
    <b class='flag-5'>芯</b><b class='flag-5'>粒</b><b class='flag-5'>技術(shù)</b>的專利保護挑戰(zhàn)與應(yīng)對策略

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+半導(dǎo)體芯片產(chǎn)業(yè)的前沿技術(shù)

    為我們重點介紹了AI芯片在封裝、工藝、材料等領(lǐng)域的技術(shù)創(chuàng)新。 一、摩爾定律 摩爾定律是計算機科學(xué)和電子工程領(lǐng)域的一條經(jīng)驗規(guī)律,指出集成電路上可容納的晶體管數(shù)量每18-24個月會增加一倍,同時芯片大小也
    發(fā)表于 09-15 14:50

    CMOS 2.0與Chiplet兩種創(chuàng)新技術(shù)的區(qū)別

    摩爾定律正在減速。過去我們靠不斷縮小晶體管尺寸提升芯片性能,但如今物理極限越來越近。在這樣的背景下,兩種創(chuàng)新技術(shù)站上舞臺:CMOS 2.0 和 Chiplet()。它們都在解決 “
    的頭像 發(fā)表于 09-09 15:42 ?1016次閱讀

    華大九天推出(Chiplet)與2.5D/3D先進封裝版圖設(shè)計解決方案Empyrean Storm

    隨著“摩爾時代”的到來,(Chiplet)與 2.5D/3D 先進封裝技術(shù)正成為突破晶體管微縮瓶頸的關(guān)鍵路徑。通過異構(gòu)集成將不同的芯片
    的頭像 發(fā)表于 08-07 15:42 ?4706次閱讀
    華大九天推出<b class='flag-5'>芯</b><b class='flag-5'>粒</b>(Chiplet)與2.5D/3D先進封裝版圖設(shè)計解決方案Empyrean Storm

    先進封裝轉(zhuǎn)接板的典型結(jié)構(gòu)和分類

    摩爾定律精準預(yù)言了近幾十年集成電路的發(fā)展。然而,逐漸逼近的物理極限、更高的性能需求和不再經(jīng)濟的工藝制程,已引發(fā)整個半導(dǎo)體行業(yè)重新考慮集成工藝方法和系統(tǒng)縮放策略,意味著集成電路產(chǎn)業(yè)已經(jīng)步入摩爾時代
    的頭像 發(fā)表于 08-05 14:59 ?2869次閱讀
    先進封裝轉(zhuǎn)接板的典型結(jié)構(gòu)和分類

    摩爾時代破局者:物元半導(dǎo)體領(lǐng)航中國3D集成制造產(chǎn)業(yè)

    在全球半導(dǎo)體產(chǎn)業(yè)邁入“摩爾時代”的背景下,傳統(tǒng)制程微縮帶來的性能提升逐漸趨緩,而先進封裝技術(shù),尤其是2.5D/3D堆疊封裝,正成為延續(xù)芯片性能增長的關(guān)鍵路徑。 據(jù)Yole數(shù)據(jù)顯示,2022年全球
    的頭像 發(fā)表于 08-04 15:53 ?1229次閱讀
    <b class='flag-5'>后</b><b class='flag-5'>摩爾時代</b>破局者:物元半導(dǎo)體領(lǐng)航中國3D集成制造產(chǎn)業(yè)

    Chiplet與3D封裝技術(shù)摩爾時代的芯片革命與屹立創(chuàng)的良率保障

    摩爾定律逐漸放緩的背景下,Chiplet(小芯片)技術(shù)和3D封裝成為半導(dǎo)體行業(yè)突破性能與集成度瓶頸的關(guān)鍵路徑。然而,隨著芯片集成度的提高,氣泡缺陷成為影響封裝良率的核心挑戰(zhàn)之一。
    的頭像 發(fā)表于 07-29 14:49 ?1101次閱讀
    Chiplet與3D封裝<b class='flag-5'>技術(shù)</b>:<b class='flag-5'>后</b><b class='flag-5'>摩爾時代</b>的芯片革命與屹立<b class='flag-5'>芯</b>創(chuàng)的良率保障

    奇異摩爾出席第三屆開發(fā)者大會AI芯片與系統(tǒng)分論壇

    近日,第三屆開發(fā)者大會圓滿落幕。大會在“集成芯片前沿技術(shù)科學(xué)基礎(chǔ)”重大研究計劃指導(dǎo)下,由中國科學(xué)院計算技術(shù)研究所、中國電子科技集團公司第五十八研究所聯(lián)合主辦,共有50余名嘉賓做報告
    的頭像 發(fā)表于 07-22 11:34 ?1303次閱讀

    晶心科技:摩爾定律放緩,RISC-V在高性能計算的重要性突顯

    運算還是快速高頻處理計算數(shù)據(jù),或是超級電腦,只要設(shè)計或計算系統(tǒng)符合三項之一即可稱之為HPC。 摩爾定律走過數(shù)十年,從1970年代開始,世界領(lǐng)導(dǎo)廠商建立晶圓廠、提供制程工藝,在28nm之前取得非常大的成功。然而28nm之后摩爾定律在接近物理極限之前遇到大量的困
    的頭像 發(fā)表于 07-18 11:13 ?4250次閱讀
    晶心科技:<b class='flag-5'>摩爾定律</b>放緩,RISC-V在高性能計算的重要性突顯

    跨越摩爾定律,新思科技掩膜方案憑何改寫3nm以下芯片游戲規(guī)則

    。 然而,隨著摩爾定律逼近物理極限,傳統(tǒng)掩模設(shè)計方法面臨巨大挑戰(zhàn),以2nm制程為例,掩膜版上的每個圖形特征尺寸僅為頭發(fā)絲直徑的五萬分之一,任何微小誤差都可能導(dǎo)致芯片失效。對此,新思科技(Synopsys)推出制造解決方案,尤其是
    的頭像 發(fā)表于 05-16 09:36 ?5899次閱讀
    跨越<b class='flag-5'>摩爾定律</b>,新思科技掩膜方案憑何改寫3nm以下芯片游戲規(guī)則

    電力電子中的“摩爾定律”(1)

    本文是第二屆電力電子科普征文大賽的獲獎作品,來自上??萍即髮W(xué)劉賾源的投稿。著名的摩爾定律中指出,集成電路每過一定時間就會性能翻倍,成本減半。那么電力電子當中是否也存在著摩爾定律呢?1965年,英特爾
    的頭像 發(fā)表于 05-10 08:32 ?883次閱讀
    電力電子中的“<b class='flag-5'>摩爾定律</b>”(1)

    淺談MOS管封裝技術(shù)演變

    隨著智能設(shè)備的普及,電子設(shè)備也朝著小型化、高性能和可靠性方向發(fā)展。摩爾定律趨緩背景下,封裝技術(shù)成為提升性能的關(guān)鍵路徑。從傳統(tǒng)的TO封裝到先進封裝,MOS管的封裝技術(shù)經(jīng)歷了許多變革,從而間接地影響到了智能應(yīng)用的表現(xiàn)。合科泰將帶您深
    的頭像 發(fā)表于 04-08 11:29 ?1409次閱讀
    淺談MOS管封裝<b class='flag-5'>技術(shù)</b>的<b class='flag-5'>演變</b>

    瑞沃微先進封裝:突破摩爾定律枷鎖,助力半導(dǎo)體新飛躍

    在半導(dǎo)體行業(yè)的發(fā)展歷程中,技術(shù)創(chuàng)新始終是推動行業(yè)前進的核心動力。深圳瑞沃微半導(dǎo)體憑借其先進封裝技術(shù),用強大的實力和創(chuàng)新理念,立志將半導(dǎo)體行業(yè)邁向新的高度。 回溯半導(dǎo)體行業(yè)的發(fā)展軌跡,摩爾定律無疑是一個重要的里程碑
    的頭像 發(fā)表于 03-17 11:33 ?887次閱讀
    瑞沃微先進封裝:突破<b class='flag-5'>摩爾定律</b>枷鎖,助力半導(dǎo)體新飛躍