91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

首個帶有“綜合”DSP的RISC-V內(nèi)核支持Linux

觸·電 ? 2020-10-10 14:57 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Andes公司推出了Linux友好型A25 CPU內(nèi)核的新A25MP和AX25MP版本,這些內(nèi)核被稱為是首個帶有“綜合” DSPRISC-V內(nèi)核。1GHz以上的內(nèi)核提供了緩存一致性,并支持SMP和多達四核設計。


在臺灣RISC-V研討會上,Andes技術公司宣布了其Linux友好型,兼容RISC-V ISA的第二代A25(32位)和AX25(64位)CPU內(nèi)核。Andes說,32位,28nm的A25MP和64位AX25MP是首批具有全面DSP指令擴展功能的商業(yè)RISC-V內(nèi)核。與早期的A25代(請參閱下文)不同,它們也是第一個提供緩存一致性以支持多核和多處理器支持的產(chǎn)品。但是,最初的產(chǎn)品將是單核設計。


A25MP / AX25MP DSP(數(shù)字信號處理器)ISA基于Andes捐贈給RISC-V基金會的RISC-V P擴展草案(PDF)。臺灣的Andes公司說,DSP在加速語音,音頻和圖像處理方面特別有用。該公司還指出了“增強人工智能和高級駕駛員輔助系統(tǒng)(ADAS)等應用程序的功能”。


與該公司的編譯器,DSP庫和模擬器一起使用時,A25MP / AX25MP DSP“在PNET中為MtCNN(多任務級聯(lián)卷積網(wǎng)絡)人臉檢測和對齊算法提供了超過7倍的加速,” Andes說。DSP還據(jù)稱在CIFAR10圖像分類基準上提供了“數(shù)量級性能提升”,用于訓練機器學習計算機視覺算法。


andes_diagram.jpg

適用于Linux的A25 / AX25芯片的安第斯山脈CPU IP生態(tài)系統(tǒng)


andes_a25_arch.jpg

體系結構圖構成了新A25MP和AX25MP的基礎


SoC設計人員可以使用DSP ISA升級其現(xiàn)有的,具有Linux功能的A25和AX25芯片,Andes說。此外,安第斯山脈宣布了不具備Linux功能的32位D25F處理器,“這是不帶MMU和S模式支持的A25”,它還提供了DSP ISA。該公司表示,所有安第斯山脈的新處理器IP都“享受25系列處理器相同的有效基準管線以及用于定制指令設計的強大ACE工具”。

Andes公司早期的A25和AX25


在2018年10月,提供廣泛的類似于MCU的RISC處理器的安第斯山脈(Andes)宣布了其首個具有開源RISC-V ISA的內(nèi)核。其中包括其微小的,非Linux兼容的N22和N25系列內(nèi)核以及其首個Linux就緒的RISC-V IP:32位A25和64位AX25。


新的啟用了DSP和多核的A25MP和AX25MP尚無文檔,但它們可能會提供類似的單核非DSP A25和AX25上的所有功能。與Andes的基于RISC-V的N22和N25系列內(nèi)核以及早期的非RISC-V部件一樣,A25系列也是AndesCore系列的一部分,該系列“采用RISC-V作為第五代產(chǎn)品的子集” AndeStar V5體系結構。


A25和AX25看起來幾乎完全相同,只是它們的32位和64位體系結構不同。Andes說,64位AX25支持需要訪問地址空間超過4GB的高性能嵌入式應用程序。我們在比較規(guī)格表時看到的唯一區(qū)別是64位AX25在0.174平方毫米處相對于0.147平方毫米更大,而在22uW / MHz處則比17吸收更大的動態(tài)功率。


A25和AX25采用與新的多核DSP型號相同的臺積電28nm HPC +工藝制造,具有5級流水線并支持高達1.2GHz,3.5 CoreMark / MHz的性能。該處理器設計支持單精度和雙精度浮點指令,半精度加載/存儲,以及針對基于Linux的應用程序的MMU和Supervisor模式(S模式)。


A25和AX25提供分支預測,指令和數(shù)據(jù)緩存,用于低延遲訪問的本地存儲器以及對L1存儲器軟錯誤保護的ECC支持。其他功能包括PLIC和向量中斷,AXI 64位或AHB 64/32位總線,以及用于低功耗和電源管理的PowerBrake和WFI模式。


開發(fā)工具包括AndeSight IDE,用于ACE的“ COPILOT”工具以及JTAG和ICE調試。Andes為某些AndesCore IP提供了AndesShape硬件開發(fā)平臺,但到目前為止,這些都不支持A25系列。


SoC設計人員似乎可以使用A25和AX25 IP,但是目前尚不清楚是否有任何基于A25的SoC交付。今年1月,該公司宣布,2018年內(nèi)核已交付10億片SoC,累計總計35億片。但是,大多數(shù)(如果不是全部)都不使用RISC-V。


其他Tuxified RISC-V芯片


A25內(nèi)核家族加入了少量已發(fā)布的Linux就緒RISC-V內(nèi)核,這些內(nèi)核主要來自SiFive。該公司已將其內(nèi)核擴展為對Linux友好的Freedom U540 SoC,并宣布了下一代U74和U74-MC設計。


MicrochipMicrosemi部門宣布了部分基于SiFive的U54-MC內(nèi)核的Linux友好型PolarFire SoC。它被稱為世界上第一個RISC-V FPGA SOC。Shakti芯片是另一款受Linux支持的RISC-V芯片,該芯片部分由印度政府資助。


Andes Technology沒有為新的A25MP和AX25MP RISC-V內(nèi)核提供可用性信息。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • dsp
    dsp
    +關注

    關注

    561

    文章

    8244

    瀏覽量

    366618
  • cpu
    cpu
    +關注

    關注

    68

    文章

    11277

    瀏覽量

    224958
  • Linux
    +關注

    關注

    88

    文章

    11759

    瀏覽量

    219013
  • ADS1255
    +關注

    關注

    0

    文章

    16

    瀏覽量

    12207
  • DSP芯片
    +關注

    關注

    9

    文章

    156

    瀏覽量

    31495
  • 數(shù)字信號處理器

    關注

    5

    文章

    500

    瀏覽量

    28429
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    奕斯偉計算RISC-V內(nèi)核R520A斬獲德國萊茵TüV ASIL-D功能安全認證

    近日,奕斯偉計算RISC-V內(nèi)核R520A通過了德國萊茵TüV頒發(fā)的ASIL-D功能安全認證,成為全球首個通過ASIL-D功能安全認證的多核多架構R
    的頭像 發(fā)表于 03-04 10:32 ?209次閱讀
    奕斯偉計算<b class='flag-5'>RISC-V</b><b class='flag-5'>內(nèi)核</b>R520A斬獲德國萊茵Tü<b class='flag-5'>V</b> ASIL-D功能安全認證

    進迭時空 Upstream | K3 獲得 Linux 7.0 內(nèi)核原生支持

    款符合RVA23規(guī)范的RISC-V量產(chǎn)芯片,成功獲得Linux內(nèi)核主線原生支持。01.戰(zhàn)略先行:對標一流,確立“Pre-siliconUpstream”目標早在K
    的頭像 發(fā)表于 02-27 18:10 ?7977次閱讀
    進迭時空 Upstream | K3 獲得 <b class='flag-5'>Linux</b> 7.0 <b class='flag-5'>內(nèi)核</b>原生<b class='flag-5'>支持</b>

    中科本原RISC-V架構 BY320RV0025 DSP正式亮相

    中科本原基于新一代RISC-V架構SummerCore內(nèi)核的BY320RV0025型DSP于近日正式量產(chǎn),該芯片面向工業(yè)控制、伺服電機、逆變器和變流器等應用領域進行優(yōu)化設計,相比國外對標產(chǎn)品,其在
    的頭像 發(fā)表于 02-12 15:21 ?377次閱讀
    中科本原<b class='flag-5'>RISC-V</b>架構 BY320RV0025 <b class='flag-5'>DSP</b>正式亮相

    RISC-V支持 Nx嗎?

    RISC-V architecture! · nrwl/nx · Discussion #27915 如果能夠支持 RISC-V,那就太好了。目前我無法在我的 VisionFive2 板上
    發(fā)表于 02-04 06:27

    喜訊|昊芯RISC-V DSP榮獲“中國芯”RISC-V生態(tài)推廣獎

    成果,成功斬獲"RISC-V生態(tài)推廣示范案例"獎項!這是對中科昊芯堅持自主創(chuàng)新、推動RISC-V產(chǎn)業(yè)化、構建開放共贏生態(tài)體系的權威認可。技術突破:RISC-V落地
    的頭像 發(fā)表于 11-18 09:01 ?2268次閱讀
    喜訊|昊芯<b class='flag-5'>RISC-V</b> <b class='flag-5'>DSP</b>榮獲“中國芯”<b class='flag-5'>RISC-V</b>生態(tài)推廣獎

    全志已開發(fā)多款RISC-V芯片,廣泛用于機器狗、掃地機器人

    ”就采用了該公司的芯片。 ? RISC-V芯片矩陣覆蓋多場景 ? 2021年,全志科技推出全球首款量產(chǎn)的RISC-V架構應用處理器D1,標志著RISC-V從實驗室走向商業(yè)化。該處理器集成阿里巴巴平頭哥玄鐵C906 64位
    的頭像 發(fā)表于 10-24 09:09 ?6991次閱讀

    RISC-V B擴展介紹及實現(xiàn)

    ,可以被任何支持RISC-V ISR的處理器解釋執(zhí)行。 需要注意,B擴展是與基本RV32I/RV64I RISC-V指令集完全兼容的。因此,使用支持B擴展的芯片可以同時享受到原始架構指
    發(fā)表于 10-21 13:01

    RISC-V 發(fā)展態(tài)勢與紅帽系統(tǒng)適配進展

    ,硬件情況有了改善,紅帽也成為最早支持 RISC-V 系統(tǒng)的企業(yè)之一,當時已能搭建支持桌面的系統(tǒng),這在當時是很大的突
    發(fā)表于 07-18 10:55 ?4062次閱讀
    <b class='flag-5'>RISC-V</b> 發(fā)展態(tài)勢與紅帽系統(tǒng)適配進展

    RT-Thread BSP全面支持玄鐵全系列RISC-V 處理器 | 技術集結

    RT-ThreadBSP全面支持玄鐵全系列RISC-V處理器。玄鐵系列RISC-V處理器由阿里達摩院研發(fā),涵蓋面向MCU的E系列、面向實時應用的R系列以及面向MPU的C系列。以玄鐵QEMU為平臺
    的頭像 發(fā)表于 07-03 18:03 ?3228次閱讀
    RT-Thread BSP全面<b class='flag-5'>支持</b>玄鐵全系列<b class='flag-5'>RISC-V</b> 處理器 | 技術集結

    HXS320F28027數(shù)字信號處理器(32位RISC-V DSP

    HXS320F28027數(shù)字信號處理器(32位RISC-V DSP)HXS320F28027是中科昊芯(Haawking)基于自主研發(fā)的H28x內(nèi)核推出的32位定點RISC-V
    發(fā)表于 05-21 10:21

    匠芯創(chuàng)科技M76P00_M73P00_Datasheet中文數(shù)據(jù)手冊免費下載 RISC-V內(nèi)核 主頻552MHz的DSP實時處理器

    匠芯創(chuàng)科技M76P00_M73P00_Datasheet中文數(shù)據(jù)手冊免費下載 RISC-V內(nèi)核 主頻552MHz的DSP實時處理器
    的頭像 發(fā)表于 05-14 16:40 ?1431次閱讀
    匠芯創(chuàng)科技M76P00_M73P00_Datasheet中文數(shù)據(jù)手冊免費下載  <b class='flag-5'>RISC-V</b><b class='flag-5'>內(nèi)核</b> 主頻552MHz的<b class='flag-5'>DSP</b>實時處理器

    匠芯創(chuàng)科技M7000系列選型表分享 RISC-V內(nèi)核的高性能DSP實時處理器 適配機器人

    匠芯創(chuàng)科技M7000系列選型表分享 RISC-V內(nèi)核的高性能DSP實時處理器 適配機器人
    的頭像 發(fā)表于 05-14 16:15 ?1276次閱讀
    匠芯創(chuàng)科技M7000系列選型表分享  <b class='flag-5'>RISC-V</b><b class='flag-5'>內(nèi)核</b>的高性能<b class='flag-5'>DSP</b>實時處理器 適配機器人

    FPGA與RISC-V淺談

    全球半導體產(chǎn)業(yè)競爭格局正在經(jīng)歷深刻變革,物聯(lián)網(wǎng)、邊緣計算等新興技術的蓬勃發(fā)展,讓RISC-V憑借其開源、精簡以及模塊化的靈活優(yōu)勢,日益成為業(yè)界焦點,也為全球半導體產(chǎn)業(yè)注入新的活力與挑戰(zhàn)
    發(fā)表于 04-11 13:53 ?672次閱讀
    FPGA與<b class='flag-5'>RISC-V</b>淺談

    DietPi 9.10:帶來 RISC-V 升級與樹莓派內(nèi)核遷移

    DietPi9.10增強了RISC-V支持,引入了DietPi-Display工具,實現(xiàn)了Pi內(nèi)核遷移,并增加了新的自動化選項。專為單板計算機(如RaspberryPi)設計的輕量級Debian
    的頭像 發(fā)表于 03-25 09:21 ?950次閱讀
    DietPi 9.10:帶來 <b class='flag-5'>RISC-V</b> 升級與樹莓派<b class='flag-5'>內(nèi)核</b>遷移

    國產(chǎn)開發(fā)板—米爾全志T113-i如何實現(xiàn)ARM+RISC-V+DSP協(xié)同計算?

    操作系統(tǒng) 支持少量數(shù)據(jù)核間通訊(RPMsg)和大量核間數(shù)據(jù)(RPBuf) OpenAMP系統(tǒng)原理 T113-i=2×ARM A7 + 1×C906(RISC-V) + 1×DSP(HIFI 4
    發(fā)表于 03-21 16:50