91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計:忽略此類槽孔會發(fā)生什么

Y82R_gh_eb821dd ? 來源:一博科技 ? 作者:一博科技 ? 2021-03-29 12:06 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

【案例描述及原因分析】

層輸出時沒有輸出此類槽孔,板廠在制作時沒有仔細(xì)審查,忽略了此類槽孔,直接按鉆孔層的圓孔制作。導(dǎo)致客戶在插件時,無法使用,致使整批板子報廢重做。

【一博的做法,分三步走】

第一步:封裝制作時,取消在槽孔位置處理做圓孔標(biāo)識。

第二步:在軟件內(nèi)單獨輸出.rou層,方便對比。

第三步:drill層孔徑表中標(biāo)示尺寸,并且在NOTS列表中remark slot number。

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4405

    文章

    23878

    瀏覽量

    424369
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    PCB設(shè)計避坑指南——/

    如果把PCB比作精密運轉(zhuǎn)的城市地圖,那么PCB上的每一個、每一道都是整個城市的交通樞紐;一旦交通樞紐出現(xiàn)疏漏,整座城市便會陷入癱瘓。本文將結(jié)合典型錯誤案例,拆解
    的頭像 發(fā)表于 01-28 07:33 ?1481次閱讀
    <b class='flag-5'>PCB設(shè)計</b>避坑指南——<b class='flag-5'>孔</b>/<b class='flag-5'>槽</b>篇

    PCB設(shè)計避坑指南——/

    的3D仿真圖,若設(shè)計正確,仿真圖中可清晰看到被挖空的區(qū)域。 ③尺寸把控:目前鑼刀最小為0.8mm,因此隔離及異形槽凹位建議≥1.0mm,不能<0.8mm,否則無法加工。 PCB設(shè)計
    發(fā)表于 01-23 14:01

    從設(shè)計階段排查預(yù)防PCB短路

    ,并且設(shè)置了最小間距的參數(shù),不同屬性網(wǎng)絡(luò)之間的信號,不管是線與線、與線、與鋪銅之間均會報錯,提醒修改,不同EDA設(shè)計軟件可通過下述方式規(guī)避
    發(fā)表于 01-23 13:55

    PCB工程師必看!通、盲、埋的判定技巧

    一站式PCBA加工廠家今天為大家講講多層板上通,埋,盲怎么判定?多層板上通,埋,盲
    的頭像 發(fā)表于 12-03 09:27 ?1210次閱讀
    <b class='flag-5'>PCB</b>工程師必看!通<b class='flag-5'>孔</b>、盲<b class='flag-5'>孔</b>、埋<b class='flag-5'>孔</b>的判定技巧

    經(jīng)驗分享:深設(shè)計與板材力學(xué)性能的關(guān)系

    控深工藝與板材結(jié)構(gòu)強(qiáng)度的關(guān)系 在多層PCB設(shè)計中,控深常用于實現(xiàn)臺階結(jié)構(gòu)、局部開槽或局部減薄,以滿足器件封裝、散熱或結(jié)構(gòu)配合的需求。雖然該工藝提升了設(shè)計的靈活性,但也不可避免地會影響板材的整體
    的頭像 發(fā)表于 09-29 10:02 ?490次閱讀

    技術(shù)資訊 I Allegro PCB設(shè)計中的扇出操作

    ,扇出是為印刷電路板上的表面貼裝器件創(chuàng)建分散通的過程。上期我們介紹了在布線操作中的布線優(yōu)化操作,實現(xiàn)PCB的合理規(guī)范走線;本期我們將講解在AllegroPCB設(shè)計
    的頭像 發(fā)表于 09-19 15:55 ?6948次閱讀
    技術(shù)資訊 I Allegro <b class='flag-5'>PCB設(shè)計</b>中的扇出<b class='flag-5'>孔</b>操作

    多層PCB與埋工藝詳解

    多層PCB與埋工藝詳解 一、基本定義與區(qū)別 盲(Blind Via)? 僅連接PCB表層(TOP/BOTTOM)與相鄰內(nèi)層,不貫穿整
    的頭像 發(fā)表于 08-29 11:30 ?1574次閱讀

    PCB全攻略|這些設(shè)計細(xì)節(jié),新手和老手都容易忽略

    如果你做過PCB設(shè)計,你一定遇到過這些場景——BGA走線順暢,卻在測試中高速鏈路丟包;多層板做出來卻翹曲變形;焊接時良率一落千丈……這些問題,很多時候不是芯片問題,也不是板廠工藝問題,而是扇沒設(shè)
    的頭像 發(fā)表于 08-20 07:34 ?5526次閱讀
    <b class='flag-5'>PCB</b>扇<b class='flag-5'>孔</b>全攻略|這些設(shè)計細(xì)節(jié),新手和老手都容易<b class='flag-5'>忽略</b>!

    PCB板中塞和埋的區(qū)別

    PCB板中塞和埋在很多方面都存在明顯區(qū)別,下面咱們一起來看看: 一、定義? 塞是指在壁鍍銅之后,用環(huán)氧樹脂等材料填平過孔,再在表面鍍
    的頭像 發(fā)表于 08-11 16:22 ?1012次閱讀

    PCB設(shè)計中過孔為什么要錯開焊盤位置?

    PCB設(shè)計中,過孔(Via)錯開焊盤位置(即避免過孔直接放置在焊盤上)是出于電氣性能、工藝可靠性及信號完整性的綜合考量,具體原因如下: 1. 防止焊料流失,確保焊接質(zhì)量 焊盤作用 :焊盤是元件引腳
    的頭像 發(fā)表于 07-08 15:16 ?1072次閱讀

    PCB設(shè)計必知:原則與注意事項,讓設(shè)計更高效!

    一站式PCBA加工廠家今天為大家講講PCB的作用及優(yōu)點有哪些?PCB設(shè)計的原則及注意事項。在PCB設(shè)計中,扇
    的頭像 發(fā)表于 06-09 09:30 ?1481次閱讀
    <b class='flag-5'>PCB</b>扇<b class='flag-5'>孔</b>設(shè)計必知:原則與注意事項,讓設(shè)計更高效!

    PCB設(shè)計,輕松歸檔,效率倍增!

    PCB設(shè)計一鍵歸檔簡化流程,提升效率,一鍵歸檔,盡在掌握!在電子產(chǎn)品設(shè)計領(lǐng)域,PCB設(shè)計工作完成后,需要輸出不同種類的文件給到PCB生產(chǎn)商,產(chǎn)線制造部門,測試部門,同時還需將設(shè)計文件進(jìn)行歸檔管理
    的頭像 發(fā)表于 05-26 16:17 ?719次閱讀
    <b class='flag-5'>PCB設(shè)計</b>,輕松歸檔,效率倍增!

    高密PCB設(shè)計秘籍:BB Via制作流程全解析

    大家好!今天我們來介紹高密PCB設(shè)計中通常會使用到的類型BBVia制作流程。BBVia:BBVia是通過多層PCB板中的表面覆銅層、內(nèi)部覆銅層或內(nèi)部掩銅層連接的盲
    的頭像 發(fā)表于 05-23 21:34 ?1097次閱讀
    高密<b class='flag-5'>PCB設(shè)計</b>秘籍:BB Via制作流程全解析

    SMT貼片前必知!PCB設(shè)計審查全攻

    一站式PCBA打樣工廠今天為大家講講PCB貼片加工廠家對PCB設(shè)計進(jìn)行審查和確認(rèn)需關(guān)注哪些問題?SMT貼片加工前的PCB設(shè)計審查流程。在SMT貼片加工中,PCB設(shè)計的審查和確認(rèn)是確保加
    的頭像 發(fā)表于 04-07 10:02 ?1081次閱讀

    別讓ESD損害毀了你的PCB設(shè)計!這幾個關(guān)鍵技巧大揭秘

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計中如何減少ESD損害?PCB設(shè)計中減少ESD損害的技巧。靜電放電(ESD)是影響PCB設(shè)計和電子產(chǎn)品可靠性的主要因素之一。隨著電子產(chǎn)品設(shè)計的復(fù)雜性
    的頭像 發(fā)表于 03-25 09:10 ?1060次閱讀