91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

我們看看JTAG的最初用途,邊界測試

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2020-11-29 11:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

JTAG是1980年代開發(fā)的用于解決電子板制造問題的IEEE標(biāo)準(zhǔn)(1149.1)。如今,它可以用作編程,調(diào)試和探測端口。但是首先,讓我們看看JTAG的最初用途,邊界測試。

邊界測試

這是一個簡單的電子板(也稱為“印刷電路板”的“ PCB”),帶有兩個IC(“集成電路”),一個CPU和一個FPGA。典型的電路板可能具有更多的IC。

IC可以有很多引腳。因此,當(dāng)然,IC通過大量連接(PCB traces)連接在一起。這里只顯示四個。但是可以輕松地在PCB上放置幾千個。

現(xiàn)在,如果您構(gòu)建一千個板,每個板具有數(shù)千個連接,則不可避免地會有一些不良板。如何測試所有這些板?必須確保所有這些連接都正確。不能只手動測試所有這些連接。這樣就創(chuàng)建了JTAG。

JTAG可以控制(or hijack)所有IC的引腳。在圖片上,也許JTAG將使所有CPU引腳輸出,以及所有FPGA引腳輸入。然后,通過從CPU引腳發(fā)送一些數(shù)據(jù),并從FPGA引腳讀取值,JTAG可以確保電路板連接良好。

現(xiàn)在,JTAG實際上包含四個邏輯信號,分別為TDI,TDO,TMS和TCK。從PC的角度來看,這是三個輸出和一個輸入。

◇TCK:時鐘信號,為TAP的操作提供了一個獨立的、基本的時鐘信號。

◇TMS:模式選擇信號,用于控制TAP狀態(tài)機的轉(zhuǎn)換。

◇TDI:數(shù)據(jù)輸入信號。

◇TDO:數(shù)據(jù)輸出信號。

這四個信號需要以特定方式進行布線。首先,TMS和TCK與所有JTAG IC并聯(lián)。

然后將TDI和TDO并連接起來,形成一條鏈。用JTAG術(shù)語,您經(jīng)常會聽到“ JTAG-chain”一詞的來歷。

如您所見,每個符合JTAG的IC都有四個用于JTAG的引腳(三個輸入和一個輸出)。名為TRST的第五個引腳是可選的(JTAG復(fù)位)。JTAG引腳通常是專用的(不共享用于其他目的)。

所有大型IC都使用通過JTAG進行的邊界測試-邊界測試是創(chuàng)建JTAG的最初原因。如今,JTAG的使用已得到擴展,以允許進行諸如配置FPGA之類的操作,然后在FPGA內(nèi)核內(nèi)部使用JTAG進行調(diào)試。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5453

    文章

    12572

    瀏覽量

    374662
  • 電路板
    +關(guān)注

    關(guān)注

    140

    文章

    5318

    瀏覽量

    108252
  • JTAG
    +關(guān)注

    關(guān)注

    6

    文章

    415

    瀏覽量

    74988

原文標(biāo)題:什么是JTAG?

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    用于SWD/JTAG調(diào)試器的多功能轉(zhuǎn)接板設(shè)計

    這款多功能轉(zhuǎn)接板主要設(shè)計用于與 J-Link 調(diào)試器配合使用(同時兼容其他采用標(biāo)準(zhǔn) 20 引腳 JTAG/SWD 引腳定義的調(diào)試器),允許用戶在 0.1" (2.54mm
    的頭像 發(fā)表于 01-19 09:46 ?3356次閱讀
    用于SWD/<b class='flag-5'>JTAG</b>調(diào)試器的多功能轉(zhuǎn)接板設(shè)計

    如何在Zynq UltraScale+ MPSoC平臺上通過JTAG啟動嵌入式Linux鏡像

    在之前文章中,我們介紹了如何使用 XSCT 工具通過 JTAG 在 Zynq SoC 上啟動嵌入式 Linux 鏡像(從 JTAG 啟動 Zynq-7000 嵌入式 Linux:使用 XSCT 全
    的頭像 發(fā)表于 01-13 11:45 ?4537次閱讀

    深入解析 SN54ABT8543 與 SN74ABT8543 掃描測試設(shè)備

    SN54ABT8543 和 SN74ABT8543 是德州儀器 SCOPE? 可測試性集成電路家族的成員,與 IEEE 標(biāo)準(zhǔn) 1149.1 - 1990(JTAG測試訪問端口和邊界
    的頭像 發(fā)表于 01-05 18:15 ?1188次閱讀

    SCANSTA101:低電壓IEEE 1149.1系統(tǒng)測試訪問主設(shè)備的深度剖析

    )的SCANSTA101作為一款低電壓IEEE 1149.1系統(tǒng)測試訪問(STA)主設(shè)備,為嵌入式測試和獨立邊界掃描測試提供了強大而靈活的解決方案。今天,
    的頭像 發(fā)表于 12-31 15:00 ?346次閱讀

    深入解析 SCANSTA111:增強型掃描橋多分支可尋址 IEEE 1149.1(JTAG)端口芯片

    Texas Instruments 的 SCANSTA111 芯片,作為一款增強型掃描橋多分支可尋址 JTAG 端口芯片,為復(fù)雜系統(tǒng)的測試提供了更強大的解決方案。今天,我們就來深入剖析這款芯片的特性、架構(gòu)
    的頭像 發(fā)表于 12-31 11:25 ?321次閱讀

    探索SCANSTA112:多端口JTAG復(fù)用器的技術(shù)奧秘與應(yīng)用

    探索SCANSTA112:多端口JTAG復(fù)用器的技術(shù)奧秘與應(yīng)用 在電子測試領(lǐng)域,邊界掃描技術(shù)憑借其高效、準(zhǔn)確的特性,成為了電路板測試和編程的重要手段。而德州儀器(TI)的SCANSTA
    的頭像 發(fā)表于 12-30 10:55 ?262次閱讀

    SN74LVT8980A-EP嵌入式測試總線控制器:JTAG測試的理想之選

    SN74LVT8980A-EP嵌入式測試總線控制器:JTAG測試的理想之選 在電子工程師的日常工作中,測試和驗證電路的性能是至關(guān)重要的環(huán)節(jié)。而IEEE Std 1149.1(
    的頭像 發(fā)表于 12-30 10:20 ?274次閱讀

    十年測試工程師復(fù)盤:CP與FT的邊界究竟在哪?

    ”更重要。3.測試接口的物理限制這是硬約束。比如DDR5接口全速測試,探針卡方案目前還很難實現(xiàn),這類測試只能放在FT。每次工藝升級,我們都會重新評估探針技術(shù)的能力
    發(fā)表于 12-23 10:11

    探索SN54ABT8245和SN74ABT8245掃描測試設(shè)備:邊界掃描技術(shù)的卓越之選

    探索SN54ABT8245和SN74ABT8245掃描測試設(shè)備:邊界掃描技術(shù)的卓越之選 在當(dāng)今復(fù)雜的電子系統(tǒng)設(shè)計中,測試和驗證電路的功能和可靠性至關(guān)重要。德州儀器(Texas Instruments
    的頭像 發(fā)表于 12-15 17:35 ?554次閱讀

    單相繼電保護測試用途是什么?

    單相繼電保護測試儀是面向單相電力系統(tǒng)的專用繼電保護檢測設(shè)備,核心用途是校驗、調(diào)試各類單相繼電保護裝置的動作精度、響應(yīng)特性及運行可靠性,是電力檢修、試驗、運維環(huán)節(jié)的基礎(chǔ)型設(shè)備,尤其適配低壓、單相
    發(fā)表于 11-25 15:45

    測試計劃與測試策略的工程化邊界

    測試計劃與測試策略是軟件測試管理的核心文檔,但二者有明顯區(qū)別。測試計劃(TestPlan)面向具體項目,詳細說明時間、資源、分工與準(zhǔn)入/退出標(biāo)準(zhǔn),適用于項目啟動或版本發(fā)布前的落地執(zhí)行。
    的頭像 發(fā)表于 11-07 10:05 ?307次閱讀
    <b class='flag-5'>測試</b>計劃與<b class='flag-5'>測試</b>策略的工程化<b class='flag-5'>邊界</b>

    vivado JTAG鏈、連接、IP關(guān)聯(lián)規(guī)則介紹

    這列出了定義板上可用的不同JTAG鏈。每個鏈都列在下面以及鏈的名稱,以及定義名稱和鏈中組件的位置。
    的頭像 發(fā)表于 10-15 10:21 ?578次閱讀
    vivado <b class='flag-5'>JTAG</b>鏈、連接、IP關(guān)聯(lián)規(guī)則介紹

    JTAG標(biāo)準(zhǔn)的狀態(tài)機實現(xiàn)

    JTAG作為一項國際標(biāo)準(zhǔn)測試協(xié)議(IEEE1149.1兼容),主要用于芯片內(nèi)部測試和調(diào)試。目前的主流芯片均支持JTAG協(xié)議,如DSP、FPGA、ARM、部分單片機等。標(biāo)準(zhǔn)的
    的頭像 發(fā)表于 08-21 15:12 ?2718次閱讀
    <b class='flag-5'>JTAG</b>標(biāo)準(zhǔn)的狀態(tài)機實現(xiàn)

    FPGA的Jtag接口燒了,怎么辦?

    部設(shè)備,插拔過程中極易因摩擦產(chǎn)生靜電。JTAG接口經(jīng)常會有帶電拔插的情況,這不可避免地會產(chǎn)生靜電或浪涌電流。JTAG接口的引腳直接與FPGA內(nèi)部的測試訪問端口(TAP
    的頭像 發(fā)表于 04-27 11:01 ?2639次閱讀
    FPGA的<b class='flag-5'>Jtag</b>接口燒了,怎么辦?

    AGM FPGA/MCU燒寫文件類型有哪些及用途

    AGM FPGA/MCU燒寫文件類型有哪些及用途 AGM有FPGA和MCU器件,那FPGA/MCU燒寫文件類型有哪些及用途,讓我們一起梳理一下。 一、AG256 / 576系列: .prg為燒寫文件
    發(fā)表于 03-14 09:54