91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

晶體管級(jí)偽裝技術(shù)誕生,芯片反向工程遇克星

璟琰乀 ? 來(lái)源:hel pnetsecurity ? 作者:hel pnetsecurity ? 2020-12-18 17:27 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

普渡大學(xué)的工程師展示了一種通過(guò)用稱(chēng)為黑磷(black phosphorus)的片狀材料制成晶體管來(lái)掩飾晶體管的方法。這種內(nèi)置的安全措施將防止黑客獲得有關(guān)電路的相關(guān)信息以對(duì)其進(jìn)行反向工程。

反向工程芯片是一種常見(jiàn)的做法-對(duì)于黑客和調(diào)查知識(shí)產(chǎn)權(quán)侵權(quán)的公司而言都是如此。研究人員還正在開(kāi)發(fā)X射線成像技術(shù),該技術(shù)實(shí)際上不需要觸摸芯片即可對(duì)其進(jìn)行反向工程。

普渡大學(xué)研究人員展示的方法將在更基本的層面上提高安全性。芯片制造商如何選擇使該晶體管設(shè)計(jì)與其工藝兼容,將決定這種安全級(jí)別的可用性。

如何欺騙黑客?

芯片使用數(shù)百萬(wàn)個(gè)晶體管進(jìn)行計(jì)算。當(dāng)施加電壓時(shí),兩種不同類(lèi)型的晶體管(N型和P型)執(zhí)行計(jì)算。復(fù)制芯片將從識(shí)別這些晶體管開(kāi)始。

“這兩種晶體管類(lèi)型是關(guān)鍵,因?yàn)樗鼈冊(cè)陔娐分凶霾煌氖虑?。它們是所有芯片上發(fā)生的一切事情的核心?!逼斩纱髮W(xué)的Barry M.和Patricia L. Epstein電氣與計(jì)算機(jī)工程教授Joerg Appenzeller說(shuō)。

“但是,由于它們截然不同,因此正確的工具可以清楚地識(shí)別它們-允許反向研究,找出每個(gè)電路組件的功能,然后復(fù)制芯片。”

如果這兩種晶體管類(lèi)型在檢查時(shí)看起來(lái)完全相同,則黑客將無(wú)法通過(guò)對(duì)電路進(jìn)行反向工程來(lái)復(fù)制芯片。

Appenzeller的團(tuán)隊(duì)在他們的研究中表明,通過(guò)用黑磷等材料制造晶體管來(lái)偽裝晶體管使得無(wú)法知道晶體管的具體信息。當(dāng)電壓觸發(fā)晶體管的類(lèi)型時(shí),對(duì)黑客來(lái)說(shuō),它們看起來(lái)完全一樣。

在晶體管中構(gòu)建安全密鑰

雖然偽裝已經(jīng)是芯片制造商使用的一種安全措施,但通常是在電路級(jí)完成的,并且不會(huì)試圖掩蓋單個(gè)晶體管的功能-使得芯片可能容易受到使用正確工具進(jìn)行反向工程的攻擊。

Appenzeller團(tuán)隊(duì)演示的偽裝方法是在晶體管中構(gòu)建安全密鑰。

“我們的方法將使N和P型晶體管在基本水平上看起來(lái)相同。你不能真正區(qū)分它們”,吳鵬說(shuō),他是一名電氣和計(jì)算機(jī)工程專(zhuān)業(yè)博士生,他在普渡大學(xué)發(fā)現(xiàn)園的伯克納米技術(shù)中心用黑磷基晶體管制造并測(cè)試了原型芯片。

芯片生產(chǎn)后,甚至芯片制造商都無(wú)法提取此密鑰。

Appenzeller說(shuō):“您可以竊取芯片,但沒(méi)有鑰匙?!?/p>

當(dāng)前的偽裝技術(shù)總是需要更多的晶體管,以隱藏電路中發(fā)生的事情。研究人員說(shuō),但是使用像黑磷這樣的材料隱藏起來(lái)的晶體管類(lèi)型(一種像原子一樣薄的材料)需要更少的晶體管,占用更少的空間和功率,而且可以更好地掩蓋偽裝。

掩蓋晶體管類(lèi)型以保護(hù)芯片知識(shí)產(chǎn)權(quán)的想法最初是由圣母大學(xué)教授Sharon Hu和她的合作者提出的一種理論。

是什么讓N和P型晶體管脫穎而出?

通常,讓N型和P型晶體管消失的原因是它們?nèi)绾纬休d電流。N型晶體管通過(guò)傳輸電子來(lái)承載電流,而P型晶體管使用不存在電子的空穴(稱(chēng)為空穴)。

Appenzeller的團(tuán)隊(duì)意識(shí)到,黑磷是如此之細(xì),以至于它可以在相似的電流水平下實(shí)現(xiàn)電子和空穴的傳輸,這使得兩種類(lèi)型的晶體管在本質(zhì)上看起來(lái)都與Hu的提議相同。

然后,Appenzeller的團(tuán)隊(duì)通過(guò)實(shí)驗(yàn)證明了黑磷基晶體管的偽裝能力。這些晶體管還因其較小的電子傳輸死區(qū)(稱(chēng)為小“帶隙”)而在室溫下以計(jì)算機(jī)芯片的低電壓工作。

但是,盡管黑磷具有很多優(yōu)勢(shì),但芯片制造業(yè)更可能會(huì)使用其他材料來(lái)實(shí)現(xiàn)這種偽裝效果。

業(yè)界開(kāi)始考慮使用超薄的2D材料,因?yàn)樗鼈儗⒃试S更多的晶體管安裝在芯片上,從而使其功能更強(qiáng)大。黑磷的揮發(fā)性太強(qiáng),無(wú)法與當(dāng)前的處理技術(shù)兼容,通過(guò)實(shí)驗(yàn)證明2D材料的工作方式是朝著確定如何實(shí)施此安全措施邁出的一步?!?Appenzeller說(shuō)。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54014

    瀏覽量

    466284
  • 晶體管
    +關(guān)注

    關(guān)注

    78

    文章

    10396

    瀏覽量

    147813
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    揭秘芯片測(cè)試:如何驗(yàn)證數(shù)十億個(gè)晶體管

    微觀世界的“體檢”難題在一枚比指甲蓋還小的芯片中,集成了數(shù)十億甚至上百億個(gè)晶體管,例如NVIDIA的H100GPU包含800億個(gè)晶體管。要如何確定每一個(gè)晶體管都在正常工作?這是一個(gè)超乎
    的頭像 發(fā)表于 03-06 10:03 ?51次閱讀
    揭秘<b class='flag-5'>芯片</b>測(cè)試:如何驗(yàn)證數(shù)十億個(gè)<b class='flag-5'>晶體管</b>

    Analog Devices MAT02:低噪聲匹配雙單片晶體管的太空級(jí)之選

    Analog Devices MAT02:低噪聲匹配雙單片晶體管的太空級(jí)之選 在電子工程領(lǐng)域,對(duì)于高性能晶體管的需求一直十分迫切,尤其是在太空等極端環(huán)境應(yīng)用中。今天,我們就來(lái)詳細(xì)探討A
    的頭像 發(fā)表于 01-15 15:15 ?259次閱讀

    NSVT5551M雙極晶體管技術(shù)深度解析與應(yīng)用指南

    安森美 (onsemi) NSVT5551M雙極晶體管通過(guò)了AEC-Q101認(rèn)證,是一款NPN通用型低V~CE(sat)~ 放大器。這款NPN雙極晶體管具有匹配的芯片,存放溫度范圍為-55°C至
    的頭像 發(fā)表于 11-25 10:50 ?611次閱讀
    NSVT5551M雙極<b class='flag-5'>晶體管</b><b class='flag-5'>技術(shù)</b>深度解析與應(yīng)用指南

    MUN5136數(shù)字晶體管技術(shù)解析與應(yīng)用指南

    onsemi MUN5136數(shù)字晶體管旨在取代單個(gè)器件及其外部電阻偏置網(wǎng)絡(luò)。這些數(shù)字晶體管包含一個(gè)晶體管和一個(gè)單片偏置網(wǎng)絡(luò),單片偏置網(wǎng)絡(luò)由兩個(gè)電阻器組成,一個(gè)是串聯(lián)基極電阻器,另一個(gè)是基極-發(fā)射極
    的頭像 發(fā)表于 11-24 16:27 ?772次閱讀
    MUN5136數(shù)字<b class='flag-5'>晶體管</b><b class='flag-5'>技術(shù)</b>解析與應(yīng)用指南

    電壓選擇晶體管應(yīng)用電路第二期

    電壓選擇晶體管應(yīng)用電路第二期 以前發(fā)表過(guò)關(guān)于電壓選擇晶體管的結(jié)構(gòu)和原理的文章,這一期我將介紹一下電壓選擇晶體管的用法。如圖所示: 當(dāng)輸入電壓Vin等于電壓選擇晶體管QS的柵極控制電壓時(shí)
    發(fā)表于 11-17 07:42

    0.45-6.0 GHz 低噪聲晶體管 skyworksinc

    GHz 低噪聲晶體管真值表,0.45-6.0 GHz 低噪聲晶體管管腳等資料,希望可以幫助到廣大的電子工程師們。
    發(fā)表于 09-18 18:33
    0.45-6.0 GHz 低噪聲<b class='flag-5'>晶體管</b> skyworksinc

    多值電場(chǎng)型電壓選擇晶體管結(jié)構(gòu)

    ,因?yàn)樵?b class='flag-5'>晶體管在外加電場(chǎng)下始終處于導(dǎo)通狀態(tài),當(dāng)通入的電壓小于外加電場(chǎng)時(shí),通過(guò)該P(yáng)N結(jié)正向電壓與反向電壓疊加,因?yàn)檎螂妷捍笥?b class='flag-5'>反向電壓,晶體管導(dǎo)通。第二個(gè)PN結(jié)在外加電場(chǎng)下反偏,增大了內(nèi)
    發(fā)表于 09-15 15:31

    ?晶體管參數(shù)測(cè)試分類(lèi)、測(cè)試方法、關(guān)鍵技術(shù)發(fā)展和測(cè)試設(shè)備

    晶體管參數(shù)測(cè)試技術(shù) ? ? 一、測(cè)試參數(shù)體系 ? 晶體管參數(shù)測(cè)試主要涵蓋三大類(lèi)指標(biāo): ? 靜態(tài)參數(shù) ? 直流放大系數(shù)(hFE):反映晶體管電流放大能力,可通過(guò)專(zhuān)用測(cè)試儀或萬(wàn)用表hFE檔
    的頭像 發(fā)表于 07-29 13:54 ?774次閱讀
    ?<b class='flag-5'>晶體管</b>參數(shù)測(cè)試分類(lèi)、測(cè)試方法、關(guān)鍵<b class='flag-5'>技術(shù)</b>發(fā)展和測(cè)試設(shè)備

    晶體管架構(gòu)的演變過(guò)程

    芯片制程從微米級(jí)進(jìn)入2納米時(shí)代,晶體管架構(gòu)經(jīng)歷了從 Planar FET 到 MBCFET的四次關(guān)鍵演變。這不僅僅是形狀的變化,更是一次次對(duì)物理極限的挑戰(zhàn)。從平面晶體管到MBCFET,
    的頭像 發(fā)表于 07-08 16:28 ?2313次閱讀
    <b class='flag-5'>晶體管</b>架構(gòu)的演變過(guò)程

    下一代高速芯片晶體管解制造問(wèn)題解決了!

    晶體管通?;诩{米片堆疊技術(shù),納米片作為晶體管的溝道部分,其厚度和寬度可以精確控制,以實(shí)現(xiàn)更好的靜電控制和更高的驅(qū)動(dòng)電流。叉片晶體管可以實(shí)現(xiàn)垂直堆疊,即多個(gè)
    發(fā)表于 06-20 10:40

    薄膜晶體管技術(shù)架構(gòu)與主流工藝路線

    導(dǎo)語(yǔ)薄膜晶體管(TFT)作為平板顯示技術(shù)的核心驅(qū)動(dòng)元件,通過(guò)材料創(chuàng)新與工藝優(yōu)化,實(shí)現(xiàn)了從傳統(tǒng)非晶硅向氧化物半導(dǎo)體、柔性電子的技術(shù)跨越。本文將聚焦于薄膜晶體管制造
    的頭像 發(fā)表于 05-27 09:51 ?2907次閱讀
    薄膜<b class='flag-5'>晶體管</b><b class='flag-5'>技術(shù)</b>架構(gòu)與主流工藝路線

    無(wú)結(jié)場(chǎng)效應(yīng)晶體管詳解

    當(dāng)代所有的集成電路芯片都是由PN結(jié)或肖特基勢(shì)壘結(jié)所構(gòu)成:雙極結(jié)型晶體管(BJT)包含兩個(gè)背靠背的PN 結(jié),MOSFET也是如此。結(jié)型場(chǎng)效應(yīng)晶體管(JFET) 垂直于溝道方向有一個(gè) PN結(jié),隧道穿透
    的頭像 發(fā)表于 05-16 17:32 ?1425次閱讀
    無(wú)結(jié)場(chǎng)效應(yīng)<b class='flag-5'>晶體管</b>詳解

    多值電場(chǎng)型電壓選擇晶體管結(jié)構(gòu)

    晶體管在外加電場(chǎng)下始終處于導(dǎo)通狀態(tài),當(dāng)通入的電壓小于外加電場(chǎng)時(shí),通過(guò)該P(yáng)N結(jié)正向電壓與反向電壓疊加,因?yàn)檎螂妷捍笥?b class='flag-5'>反向電壓,晶體管導(dǎo)通。第二個(gè)PN結(jié)在外加電場(chǎng)下反偏,增大了內(nèi)建電場(chǎng)
    發(fā)表于 04-15 10:24

    晶體管電路設(shè)計(jì)(下)

    晶體管,F(xiàn)ET和IC,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設(shè)計(jì),源極跟隨器電路設(shè)計(jì),F(xiàn)ET低頻功率放大器的設(shè)計(jì)與制作,柵極接地放大電路的設(shè)計(jì),電流反饋型OP放大器的設(shè)計(jì)與制作,進(jìn)晶體管
    發(fā)表于 04-14 17:24