91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

下拉電阻旁邊為何經(jīng)常會(huì)串一個(gè)電阻

電子設(shè)計(jì) ? 來(lái)源:電子設(shè)計(jì) ? 作者:電子設(shè)計(jì) ? 2022-02-10 10:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電阻在電路中起限制電流的作用。上拉電阻和下拉電阻是經(jīng)常提到也是經(jīng)常用到的電阻。在每個(gè)系統(tǒng)的設(shè)計(jì)中都用到了大量的上拉電阻和下拉電阻。

100059329-114402-1.jpg

在上拉電阻和下拉電阻的電路中,經(jīng)常有的疑問(wèn)是:上拉電阻為何能上拉?下拉電阻為何能下拉?下拉電阻旁邊為何經(jīng)常會(huì)串一個(gè)電阻?

簡(jiǎn)單概括為:電源到器件引腳上的電阻叫上拉電阻,作用是平時(shí)使該引腳為高電平,地到器件引腳上的電阻叫下拉電阻,作用是平時(shí)使該引腳為低電平。低電平在IC內(nèi)部與GND相連接;高電平在IC內(nèi)部與超大電阻相連接。

上拉就是將不確定的信號(hào)通過(guò)一個(gè)電阻鉗位在高電平,電阻同時(shí)起限流作用,下拉同理。對(duì)于非集電極(或漏極)開(kāi)路輸出型電路(如普通門(mén)電路,其提升電流和電壓的能力是有限的,上拉和下拉電阻的主要功能是為集電極開(kāi)路輸出型電路提供輸出電流通道。上拉是對(duì)器件注入電流,下拉是輸出電流;強(qiáng)弱只是上拉或下拉電阻的阻值不同,沒(méi)有什么嚴(yán)格區(qū)分。

當(dāng)IC的I/O端口,節(jié)點(diǎn)為高電平時(shí),節(jié)點(diǎn)處和GND之間的阻抗很大,可以理解為無(wú)窮大,這個(gè)時(shí)候通過(guò)上拉電阻(如4.7K歐,10K歐電阻)接到VCC上,上拉電阻的分壓幾乎可以忽略不計(jì);當(dāng)I/O端口節(jié)點(diǎn)需要為低電平時(shí),直接接GND就可以了,這個(gè)時(shí)候VCC與GND是通過(guò)剛才的上拉電阻(如4.7K歐,10K歐電阻)連接的,通過(guò)的電流很小,可以忽略不計(jì)。

100059329-114409-3.jpg

電平值的大小、高低是相對(duì)于地電平來(lái)說(shuō)的,因此在看電平值的大小時(shí)要參考地的電平值來(lái)看??纯茨切┮_是否接到地上,與自己是否連接外圍器件沒(méi)有關(guān)系,因?yàn)槠鋵?shí)高電平還是低電平是相對(duì)于地平面來(lái)說(shuō)的。

在節(jié)點(diǎn)與+5V之間接10K歐或4.7K歐的上拉電阻,能夠把這個(gè)節(jié)點(diǎn)的電位拉上來(lái),往往這個(gè)節(jié)點(diǎn)要求應(yīng)用單片機(jī)或其它控制器來(lái)控制它(及這個(gè)節(jié)點(diǎn)與I/O連接)為高電平或低電平。如果單純的想要使這個(gè)節(jié)點(diǎn)成為高電平,并且輸出阻抗非常大,則直接接電源也無(wú)妨,但是如果單片機(jī)要使這個(gè)節(jié)點(diǎn)拉低,即單片機(jī)內(nèi)部使節(jié)點(diǎn)接地,這樣5V電源和地之間就短路了。

另外,當(dāng)要求這個(gè)節(jié)點(diǎn)為高電平時(shí),這個(gè)節(jié)點(diǎn)和地之間的阻抗一般非常大,如100K歐的阻抗,當(dāng)上拉一個(gè)10K歐的電阻,這個(gè)點(diǎn)分得的電壓為100K歐/(100K+10K)*5V=4.5V,這樣也可以拉到高電平。

而當(dāng)要求這個(gè)節(jié)點(diǎn)為低電平時(shí),只要把它和地連接就可以了,電源和地之間有一個(gè)10K偶的電阻,這樣就不會(huì)短路了。當(dāng)?shù)碗娖綍r(shí),電源和地之間有一個(gè)負(fù)載形成的回路,有時(shí)候這個(gè)節(jié)點(diǎn)會(huì)再串接一個(gè)電阻,因?yàn)殡娏髁飨蜃杩沟偷牡胤?,所以電流?huì)通過(guò)與電源相連的電阻流向地,而不是流向這個(gè)與節(jié)點(diǎn)相連的電阻,因?yàn)檫@個(gè)節(jié)點(diǎn)連接的電阻阻抗高,所以低電平時(shí)這個(gè)點(diǎn)的電勢(shì)就是低電平。

100059329-114410-4.png

可以這么認(rèn)為,對(duì)于IC的I/O端口來(lái)說(shuō),IC內(nèi)部通過(guò)控制高低電平相當(dāng)于控制這個(gè)O/O口與其內(nèi)部的GND或非常大的電阻相連,如100K歐,當(dāng)I/O口為低電平0V時(shí),在IC內(nèi)部,是控制IC芯片O/O口的引腳在芯片內(nèi)與GND連接;

當(dāng)I/O口為高電平時(shí),如5V,這個(gè)時(shí)候I/O口引腳在芯片內(nèi)是與非常大的電阻,如100K歐相連接的,有時(shí)在I/O節(jié)點(diǎn)處會(huì)再串接一個(gè)小電阻值的電阻,如68歐,因?yàn)殡娏髁飨蜃杩沟偷牡胤?,所以?dāng)芯片內(nèi)部的I/O端口歐與GND相連為低電平時(shí),電源與上拉電阻及芯片內(nèi)部的GND形成環(huán)路進(jìn)行流通。

這時(shí)I/O口節(jié)點(diǎn)處的電流就會(huì)流向芯片內(nèi)部的GND,因?yàn)楣?jié)點(diǎn)處串接了一個(gè)小阻值的電阻,相對(duì)于GND來(lái)說(shuō)是高阻,就是大一點(diǎn)點(diǎn)也是高阻,所以電流就不會(huì)流過(guò)這個(gè)串聯(lián)的電阻。

當(dāng)用下拉電阻時(shí)(所謂的上拉和下拉都是針對(duì)高阻態(tài)而言的),當(dāng)I/O口為高阻態(tài)時(shí),通過(guò)上拉電阻能夠讓其保持在高電平狀態(tài);具體如上文所述:當(dāng)I/O端口為高阻態(tài)時(shí),用下拉電阻把這個(gè)口與GND相連接,高阻態(tài)電阻值很大,可以理解為斷開(kāi),其實(shí)就是和芯片內(nèi)部的阻值很大的電阻相連接,下拉的時(shí)候拉到地上了,沒(méi)有電流,電平值為0,除非是給這個(gè)引腳賦予一個(gè)高電平值它才能夠起作用。

上拉和下拉電阻的作用概括如下:

1、提高電壓準(zhǔn)位

當(dāng)TTL電路驅(qū)動(dòng)CMOS電路時(shí),如果TTL電路輸出的高電平低于CMOS電路的最低高電平,這時(shí)就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值;OC門(mén)電路必須加上拉電阻,以提高輸出的高電平值。

2、加大輸出引腳的驅(qū)動(dòng)能力

有的單片機(jī)引腳上也常使用上拉電阻。

3、N/A引腳(沒(méi)有連接的引腳)防靜電、防干擾;

在CMOS芯片上,為了防止靜電造成損壞,不用的引腳不能懸空,一般接上拉電阻降低輸入阻抗,提供泄荷通路。同時(shí)引腳懸空就比較容易接收外界的電磁干擾。

4、電阻匹配

抑制反射波干擾,長(zhǎng)線(xiàn)傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻使電阻匹配,能有效的抑制反射波干擾。

5、預(yù)設(shè)空間狀態(tài)/默認(rèn)電位

在一些CMOS輸入端接上拉或下拉電阻是為了預(yù)設(shè)默認(rèn)電位。當(dāng)不用這些引腳時(shí),這些輸入端下拉接低電平或上拉接高電平。在I2C等總線(xiàn)上空閑時(shí)的狀態(tài)是由上下拉電阻獲得的。
6、提高芯片輸入信號(hào)的噪聲容限

輸入端如果是高阻狀態(tài),或高阻抗輸入端處于懸空狀態(tài),此時(shí)需要加上拉或下拉電阻,以免受到隨機(jī)電平的影響,進(jìn)而影響電路工作。同樣,如果輸出端處于被動(dòng)狀態(tài),需要加上拉或下拉電阻,如輸出端僅僅是一個(gè)三極管的集電極,從而提高芯片輸入信號(hào)的噪聲容限,增強(qiáng)抗干擾能力。

在BJT晶體三極管的基極端,上拉電阻和下拉電阻也起著至關(guān)重要的作用。在三極管的電路應(yīng)用中,串接在基極上的電阻起限制基級(jí)電流的作用,如下圖中的R2所示,

如下圖中的R5所示,上拉電阻使三極管基極的輸入電平在默認(rèn)情況下是高電平輸入,當(dāng)CPU有低電平信號(hào)輸出時(shí),外圍電路響應(yīng),下拉電阻使晶體管的基極輸入在默認(rèn)情況下拉到低電平,如下圖中的R6所示。

審核編輯:何安

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 上拉電阻
    +關(guān)注

    關(guān)注

    5

    文章

    366

    瀏覽量

    31667
  • 硬件電路
    +關(guān)注

    關(guān)注

    39

    文章

    267

    瀏覽量

    30327
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    MOS管加下拉電阻的原因是什么?

    時(shí),常會(huì)疑惑為何需在柵極添加下拉電阻——看似多余的個(gè)元件,實(shí)則是保障電路穩(wěn)定、器件安全、系統(tǒng)可
    的頭像 發(fā)表于 02-27 09:37 ?62次閱讀
    MOS管加<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>的原因是什么?

    電阻的基礎(chǔ)知識(shí)

    電阻與電容、電感樣都是最基本的元器件,大量使用于各種電氣或電子設(shè)備中。對(duì)從事電氣工作的人而言或許過(guò)于普通,平時(shí)忽視了它,但如果沒(méi)有電阻,電氣或電子電路就無(wú)法建立。電阻就是如此重要的元
    發(fā)表于 01-07 14:36

    真不敢信,PCB板上就挪動(dòng)了個(gè)電阻,DDR3竟神奇變好了

    DDRx調(diào)試的問(wèn)題我們經(jīng)常會(huì)碰到,但PCB板上這個(gè)問(wèn)題卻很初級(jí),調(diào)了周都沒(méi)有解決,沒(méi)想到最后挪動(dòng)了個(gè)電阻就好了,不信大家來(lái)看看怎么回事!
    的頭像 發(fā)表于 01-05 15:40 ?233次閱讀
    真不敢信,PCB板上就挪動(dòng)了<b class='flag-5'>一</b><b class='flag-5'>個(gè)</b><b class='flag-5'>電阻</b>,DDR3竟神奇變好了

    為什么MOSFET柵極前面要加個(gè)100Ω電阻

    是MOS管柵極存在的寄生電容。般為了加快MOS管導(dǎo)通和截止的速度,降低其導(dǎo)通和截止過(guò)程中的產(chǎn)生損耗,柵極上的等效電阻是應(yīng)該越小越好,最好為0。 但我們卻經(jīng)常會(huì)看到關(guān)于MOSFET的電路中,柵極前串聯(lián)著
    發(fā)表于 12-02 06:00

    使用泰克數(shù)字萬(wàn)用表和KickStart軟件測(cè)試電阻公差

    在成本有效的器件制造中,電阻器通常會(huì)被制造商賦予個(gè)公差范圍。因此,數(shù)字萬(wàn)用表經(jīng)常用于確認(rèn)某個(gè)電阻
    的頭像 發(fā)表于 11-30 10:14 ?1.7w次閱讀
    使用泰克數(shù)字萬(wàn)用表和KickStart軟件測(cè)試<b class='flag-5'>電阻</b>公差

    當(dāng)I/O上電初始配置為準(zhǔn)高電平時(shí),需要多少個(gè)下拉電阻來(lái)保持I/O低電平?

    當(dāng)I/O上電初始配置為準(zhǔn)高電平時(shí),需要多少個(gè)下拉電阻來(lái)保持I/O低電平?
    發(fā)表于 08-26 07:40

    當(dāng)I/O上電初始配置為準(zhǔn)高電平時(shí),需要多少個(gè)下拉電阻來(lái)保持I/O低電平呢?

    當(dāng)I/O上電初始配置為準(zhǔn)高電平時(shí),需要多少個(gè)下拉電阻來(lái)保持I/O低電平?
    發(fā)表于 08-21 07:54

    CYW5557x 上的內(nèi)部上拉/下拉電阻值是多少?

    CYW5557x 上的內(nèi)部上拉/下拉電阻值是多少? 我想知道的值是帶引腳(GPIO_1 和 GPIO_12)的電阻值, 以及其他 GPIO 較弱的內(nèi)部上拉/下拉
    發(fā)表于 07-17 07:03

    電阻上的數(shù)字如何表示電阻大???

    大小的方法。 、直標(biāo)法 直標(biāo)法是最直接、最簡(jiǎn)單的電阻值表示方法。在這種方法中,電阻的阻值直接用數(shù)字和文字符號(hào)標(biāo)注在電阻體上。例如,電阻上標(biāo)
    的頭像 發(fā)表于 06-09 14:38 ?3441次閱讀
    <b class='flag-5'>電阻</b>上的數(shù)字如何表示<b class='flag-5'>電阻</b>大?。? />    </a>
</div>                              <div   id=

    電路設(shè)計(jì)基礎(chǔ):上拉電阻、下拉電阻分析

    上拉電阻、下拉電阻在電子元器件間中,并不存在上拉電阻下拉電阻這兩種實(shí)體的
    的頭像 發(fā)表于 05-22 11:45 ?2505次閱讀
    電路設(shè)計(jì)基礎(chǔ):上拉<b class='flag-5'>電阻</b>、<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>分析

    浮思特 | 電子電路下拉電阻詳解:原理、計(jì)算與應(yīng)用指南

    下拉電阻是電子電路設(shè)計(jì)中的重要組成部分,尤其在處理數(shù)字邏輯、晶體管和通信接口時(shí)。本教程將系統(tǒng)講解其基本原理、計(jì)算方式、應(yīng)用場(chǎng)景、選型要點(diǎn)、功耗考量,以及在晶體管和串行通信線(xiàn)路中的實(shí)際應(yīng)用。什么是下拉
    的頭像 發(fā)表于 05-19 11:29 ?1251次閱讀
    浮思特 | 電子電路<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>詳解:原理、計(jì)算與應(yīng)用指南

    發(fā)電機(jī)中性點(diǎn)接地電阻柜與變壓器中性點(diǎn)接地電阻柜可以相互替代?

    單相接地故障電流。比如當(dāng)變壓器運(yùn)行中,發(fā)生單相接地,為了減小接地故障電流,在中性點(diǎn)和地之間個(gè)電阻,起到減小故障電流的作用。當(dāng)
    的頭像 發(fā)表于 05-09 11:08 ?1006次閱讀
    發(fā)電機(jī)中性點(diǎn)接地<b class='flag-5'>電阻</b>柜與變壓器中性點(diǎn)接地<b class='flag-5'>電阻</b>柜可以相互替代?

    晶振的兩種電阻作用:反饋電阻與限流電阻

    在晶體的振蕩電路中般會(huì)設(shè)計(jì)兩個(gè)電阻,一個(gè)是跨接在晶振兩端,叫做反饋電阻Rf;
    的頭像 發(fā)表于 04-22 16:50 ?1406次閱讀
    晶振的兩種<b class='flag-5'>電阻</b>作用:反饋<b class='flag-5'>電阻</b>與限流<b class='flag-5'>電阻</b>

    次性說(shuō)清上拉電阻下拉電阻

    在電子元件領(lǐng)域,上拉電阻下拉電阻并非獨(dú)立的物理實(shí)體,而是依據(jù)電阻在不同電路場(chǎng)景中的功能定義。它們的本質(zhì)仍是普通電阻,但在電路設(shè)計(jì)中扮演著關(guān)
    的頭像 發(fā)表于 04-03 19:34 ?2032次閱讀
    <b class='flag-5'>一</b>次性說(shuō)清上拉<b class='flag-5'>電阻</b>和<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>

    電阻率在電子電力學(xué)中為何如此重要?

    電阻率是電子學(xué)和材料科學(xué)中的個(gè)基本概念,尤其是在設(shè)計(jì)電路和選擇電子元器件材料時(shí)。它在理解材料在電流作用下的行為中扮演著至關(guān)重要的角色。本教程將涵蓋電阻率的定義、測(cè)量單位、計(jì)算方法、影
    的頭像 發(fā)表于 04-01 10:39 ?2252次閱讀
    <b class='flag-5'>電阻</b>率在電子電力學(xué)中<b class='flag-5'>為何</b>如此重要?