91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何在vivado創(chuàng)建新工程上使用IP集成器創(chuàng)建塊設(shè)計(jì)

電子設(shè)計(jì) ? 來源:電子設(shè)計(jì) ? 作者:電子設(shè)計(jì) ? 2022-02-08 10:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者:falwat

版權(quán)聲明:本文為博主原創(chuàng)文章,遵循 CC 4.0 BY-SA 版權(quán)協(xié)議,轉(zhuǎn)載請附上原文出處鏈接和本聲明。
本文鏈接:https://blog.csdn.net/falwat/article/details/85918300

本文介紹如何在 vivado 開發(fā)教程(一) 創(chuàng)建新工程 的基礎(chǔ)上, 使用IP集成器, 創(chuàng)建塊設(shè)計(jì)。

創(chuàng)建基本的MicroBlaze系統(tǒng)

點(diǎn)擊Vivado 左側(cè)流程導(dǎo)航器中的"IP INTERGRATOR" 下的 "Create Block Design".

點(diǎn)擊"Diagram"中心的"+", 或者使用快捷鍵"Ctrl+I", 或者右鍵選擇菜單"Add IP", 選擇"MicroBlaze" ,雙擊加入到塊設(shè)計(jì)中.

點(diǎn)擊"Diagram"窗口中的"Run Block Automation", 運(yùn)行塊自動(dòng)化. 在彈出的對話框中,根據(jù)需要修改選項(xiàng), 這里先不做任何修改, 點(diǎn)擊"OK"完成.

繼續(xù)點(diǎn)擊"Diagram"窗口中的"Run Block Automation", 運(yùn)行塊自動(dòng)化, 設(shè)置時(shí)鐘和復(fù)位信號(hào).



在"Diagram"窗口中,右鍵選擇菜單"Regenerate Laout", 重新生成布局, 如下圖所示:

添加外設(shè)
在"Diagram" 窗口中添加"AXI GPIO" IP核, 點(diǎn)擊"Diagram"窗口頂部的"Run Connection Automation", 運(yùn)行連接自動(dòng)化. 按下圖進(jìn)行配置, 配置完成后, 點(diǎn)擊"OK".


在"Diagram"窗口中,右鍵選擇菜單"Regenerate Laout", 重新生成布局, 如下圖所示:

按照上面的步驟,繼續(xù)添加串口IP("AXI Uartlite").

在"Diagram"窗口中,右鍵選擇菜單"Validate Design" 或使用快捷鍵"F6", 驗(yàn)證設(shè)計(jì). 驗(yàn)證通過后, 關(guān)閉"Block Design" 窗口.

生成輸出產(chǎn)品(Generate Output Products)
切回工程管理("PROJECT MANAGER" )視圖, 在 "system(system.bd)"上右鍵選擇菜單"Generate Output Products", 生成輸出產(chǎn)品.

在彈出的對話框中,設(shè)置并行運(yùn)行數(shù)量(Number of jobs), 點(diǎn)擊"Generate" 按鈕, 等待生成完成.生成過程中, 內(nèi)存占用和CPU占用會(huì)急劇飆升.

創(chuàng)建HDL包裝(HDL Wrapper)
在 "system(system.bd)"上右鍵選擇菜單"Create HDL Wrapper". 在彈出的對話框中,點(diǎn)擊"OK"即可, 生成的"system_wrapper"會(huì)自動(dòng)被設(shè)置為頂層.


審核編輯:何安

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    857

    瀏覽量

    71096
  • IP集成器
    +關(guān)注

    關(guān)注

    0

    文章

    4

    瀏覽量

    5885
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    VivadoIP核被鎖定的解決辦法

    當(dāng)使用不同版本的Vivado打開工程時(shí),IP核被鎖定的情況較為常見。不同版本的VivadoIP核的支持程度和處理方式有所不同。
    的頭像 發(fā)表于 02-25 14:00 ?152次閱讀
    <b class='flag-5'>Vivado</b>中<b class='flag-5'>IP</b>核被鎖定的解決辦法

    瑞薩RL78/F22 MCU基于IAR開發(fā)環(huán)境創(chuàng)建觸摸應(yīng)用樣例工程

    ? 目錄 01 概述 02 瑞薩RL78/F22 Target Board簡介 03 基于IAR創(chuàng)建觸摸應(yīng)用樣例工程 –在IAR中創(chuàng)建新工程 –在Smart Configurator中
    的頭像 發(fā)表于 01-19 09:33 ?5295次閱讀
    瑞薩RL78/F22 MCU基于IAR開發(fā)環(huán)境<b class='flag-5'>創(chuàng)建</b>觸摸應(yīng)用樣例<b class='flag-5'>工程</b>

    瑞薩RL78/F25 MCU基于CS+開發(fā)環(huán)境創(chuàng)建觸摸應(yīng)用樣例工程

    作者 Sun Wei 嵌入式處理器事業(yè)部應(yīng)用工程中心 瑞薩電子 ★ 目錄 ?★ 01 概述 02 RL78/F25 Target Board簡介 03 基于CS+創(chuàng)建觸摸應(yīng)用樣例工程 在CS+中
    的頭像 發(fā)表于 01-05 14:53 ?6271次閱讀
    瑞薩RL78/F25 MCU基于CS+開發(fā)環(huán)境<b class='flag-5'>創(chuàng)建</b>觸摸應(yīng)用樣例<b class='flag-5'>工程</b>

    何在VS code中配置Zephyr集成開發(fā)環(huán)境

    一篇文章介紹了如何在VS code中使用瑞薩官方插件為RA芯片創(chuàng)建項(xiàng)目與項(xiàng)目調(diào)試,相信大家對RA在VS code中的開發(fā)有了基礎(chǔ)的了解。
    的頭像 發(fā)表于 11-05 14:46 ?1501次閱讀
    如<b class='flag-5'>何在</b>VS code中配置Zephyr<b class='flag-5'>集成</b>開發(fā)環(huán)境

    在Windows10運(yùn)行vivado使用tcl文件創(chuàng)建E203項(xiàng)目路徑錯(cuò)誤的問題

    軟件版本是vivado2020.1,開發(fā)板是MCU200T。由于習(xí)慣使用了Windows系統(tǒng)所以想在Windows創(chuàng)建vivado項(xiàng)目進(jìn)行開發(fā)。但是由于Makefile更適合Linu
    發(fā)表于 10-28 07:19

    何在Vivado仿真蜂鳥SOC,仿真NucleiStudio編譯好的程序

    如標(biāo)題所示,我們分享如何在Vivado仿真蜂鳥SOC,仿真NucleiStudio編譯好的程序 具體步驟 1. 將蜂鳥soc移植到Vivado 只要將端口映射好,注意配置好時(shí)鐘和
    發(fā)表于 10-21 11:08

    創(chuàng)建一個(gè)Library工程

    創(chuàng)建一個(gè)Library工程 首先選中 File -&gt; New -&gt; C/C++ Project,在彈出的框中,選擇Static Library
    發(fā)表于 10-20 09:30

    ENV 創(chuàng)建工程如何燒錄?

    請問, 使用ENV 創(chuàng)建工程, 如何使用DAPLink 燒錄
    發(fā)表于 10-10 08:20

    rtthread studio 創(chuàng)建不了工程怎么解決?

    安裝最新studio,路徑默認(rèn)或自選,重新安裝都會(huì)創(chuàng)建工程不成功,報(bào)錯(cuò)如圖 實(shí)際上首次安裝rtt studio ,且電腦并未有相關(guān)rttsudio創(chuàng)建的相關(guān)工程 所有安裝路徑、
    發(fā)表于 09-29 06:49

    何在RT-Thread創(chuàng)建一個(gè)GD32F470工程

    何在RT-Thread創(chuàng)建一個(gè)GD32F470工程
    發(fā)表于 09-23 06:09

    使用STM32CubeMX的時(shí)候創(chuàng)建工程已經(jīng)使用的板載資源如何去掉?

    在使用STM32CubeMX的時(shí)候創(chuàng)建工程已經(jīng)使用的板載資源如何去掉?在基于開發(fā)板進(jìn)行工程創(chuàng)建的時(shí)候會(huì)把板載資源直接初始化,后面想要用不同的功能配置,如何把初始配置去掉?
    發(fā)表于 07-22 07:13

    何在Unified IDE中創(chuàng)建視覺庫HLS組件

    Vivado IP 流程(Vitis Unified),在這篇 AMD Vitis HLS 系列 3 中,我們將介紹如何使用 Unified IDE 創(chuàng)建 HLS 組件。這里采用“自下而上”的流程,從 HLS
    的頭像 發(fā)表于 07-02 10:55 ?1435次閱讀
    如<b class='flag-5'>何在</b>Unified IDE中<b class='flag-5'>創(chuàng)建</b>視覺庫HLS組件

    使用AMD Vitis Unified IDE創(chuàng)建HLS組件

    這篇文章在開發(fā)者分享|AMD Vitis HLS 系列 1 - AMD Vivado IP 流程(Vitis 傳統(tǒng) IDE) 的基礎(chǔ)撰寫,但使用的是 AMD Vitis Unified IDE,而不是之前傳統(tǒng)版本的 Vitis
    的頭像 發(fā)表于 06-20 10:06 ?2322次閱讀
    使用AMD Vitis Unified IDE<b class='flag-5'>創(chuàng)建</b>HLS組件

    如何使用AMD Vitis HLS創(chuàng)建HLS IP

    本文逐步演示了如何使用 AMD Vitis HLS 來創(chuàng)建一個(gè) HLS IP,通過 AXI4 接口從存儲(chǔ)器讀取數(shù)據(jù)、執(zhí)行簡單的數(shù)學(xué)運(yùn)算,然后將數(shù)據(jù)寫回存儲(chǔ)器。接著會(huì)在 AMD Vivado Design Suite 設(shè)計(jì)中使用此
    的頭像 發(fā)表于 06-13 09:50 ?1848次閱讀
    如何使用AMD Vitis HLS<b class='flag-5'>創(chuàng)建</b>HLS <b class='flag-5'>IP</b>

    一文詳解Vivado時(shí)序約束

    Vivado的時(shí)序約束是保存在xdc文件中,添加或創(chuàng)建設(shè)計(jì)的工程源文件后,需要創(chuàng)建xdc文件設(shè)置時(shí)序約束。時(shí)序約束文件可以直接創(chuàng)建或添加已存
    的頭像 發(fā)表于 03-24 09:44 ?4822次閱讀
    一文詳解<b class='flag-5'>Vivado</b>時(shí)序約束