91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Xilinx 7系列FPGA架構(gòu)的區(qū)域時鐘資源介紹

FPGA之家 ? 來源:FPGA技術(shù)實戰(zhàn) ? 作者:FPGA技術(shù)實戰(zhàn) ? 2021-03-22 09:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

引言:本文我們介紹區(qū)域時鐘資源。區(qū)域時鐘網(wǎng)絡(luò)是獨立于全局時鐘的時鐘網(wǎng)絡(luò)。不像全局時鐘,一個區(qū)域時鐘信號(BUFR)的跨度被限制在一個時鐘區(qū)域,一個I/O時鐘信號驅(qū)動一個單一的Bank。這些網(wǎng)絡(luò)對于源同步接口設(shè)計特別有用。7系列器件中的I/O Bank與時鐘區(qū)域的大小相同。為了理解區(qū)域時鐘是如何工作的,理解區(qū)域時鐘信號的信號路徑是很重要的。7系列設(shè)備中的區(qū)域時鐘資源和網(wǎng)絡(luò)由以下路徑和組件組成:

時鐘輸入I/O

I/O時鐘緩沖器:BUFIO

區(qū)域時鐘緩沖器:BUFR

區(qū)域時鐘網(wǎng)絡(luò)

多區(qū)域時鐘緩沖器:BUFMR/BUFMRCE

水平時鐘緩沖器:BUFH/BUFHCE

高性能時鐘

1.時鐘輸入I/O

每個時鐘區(qū)域在每個I/O Bank有四個專用時鐘I/O輸入管腳。當用作時鐘輸入時,可以驅(qū)動BUFIO、BUFMR和BUFR。每個I/O列都支持區(qū)域時鐘緩沖區(qū)(BUFR)。每個器件中有兩個I/O列。當時鐘管腳不用作時鐘輸入時,可以作為普通I/O使用。

當用作單端時鐘引腳時,則如全局時鐘緩沖器中所述,必須使用引腳對的P側(cè),因為時鐘直接連接僅存在于該引腳上。

2.I/O時鐘緩沖器:BUFIO

BUFIO在I/O Bank中驅(qū)動一個專用的時鐘網(wǎng)絡(luò),獨立于全局時鐘資源。因此,BUFIOs非常適合于源同步數(shù)據(jù)捕獲(發(fā)送/接收器時鐘分布)。BUFIO由位于同一組的具有時鐘功能的I/O、來自MMCM的HPC或相同和相鄰區(qū)域的BUFMR驅(qū)動。在一個時鐘區(qū)域中,每個Bank有四個BUFIO。每個BUFIO可以驅(qū)動同一區(qū)域/Bank中的單個I/O時鐘網(wǎng)絡(luò)。BUFIOs不能驅(qū)動邏輯資源(CLB、塊RAM、DSP等),因為I/O時鐘網(wǎng)絡(luò)只到達同一個Bank/時鐘區(qū)域中的I/O列。

2.1 BUFIO原句

BUFIO原句示意圖如圖1所示。輸入和輸出存在相位延遲。

圖1、BUFIO原句

2.2 BUFIO使用模式

BUFIO使用時鐘輸入I/O驅(qū)動I/O邏輯,如圖2所示。這種實現(xiàn)在源同步應(yīng)用中經(jīng)常使用,在這些應(yīng)用中,前向時鐘用于捕獲傳入數(shù)據(jù)。

圖2、BUFIO驅(qū)動I/O邏輯

圖2中,可以看到BUFIO只能驅(qū)動I/O邏輯資源,不能驅(qū)動FPGA邏輯資源。

3.區(qū)域時鐘緩沖器BUFR

BUFRs將時鐘信號驅(qū)動到時鐘區(qū)域內(nèi)的專用時鐘網(wǎng)絡(luò),獨立于全局時鐘樹。每個BUFR可以驅(qū)動它所在區(qū)域的四個區(qū)域時鐘網(wǎng)絡(luò)。與BUFIOs不同,BUFRs可以驅(qū)動I/O邏輯和邏輯資源(CLB、塊RAM等)。BUFRs可以由具有時鐘功能的管腳、本地互連和MMCMs HPC(CLKOUT0到CLKOUT3)或相同和相鄰區(qū)域中的BUFMR驅(qū)動。此外,BUFR能夠產(chǎn)生分頻時鐘輸出。分頻值是1到8之間的整數(shù)。BUFRs是理想的源同步應(yīng)用需要跨時鐘域或串并轉(zhuǎn)換。

每個I/O列都支持區(qū)域時鐘緩沖區(qū)。BUFRs還可以直接驅(qū)動MMCM時鐘輸入和BUFG。

3.1 BUFR原句

BUFR原句如圖3所示。

圖3、BUFR原句示意圖BUFR是時鐘輸入或輸出緩沖器,且可以對輸入時鐘頻率分頻。7系列FPGA BUFRs可以直接驅(qū)動MMCM時鐘輸入和BUFGs。

在圖3中可以,看到,BUFR原句附加使能信號CE和清零CLR信號,該控制信號為異步控制信號。當全局復(fù)位信號(GSR)為高時,BUFR無論CE處于何邏輯,BUFR均處于復(fù)位,直到GSR復(fù)位信號為低電平。

3.2 BUFR使用模式

BUFR分頻功能通過其屬性進行設(shè)置。

圖4、BUFR Verilog原句BUFRs是需要跨時鐘域或串并轉(zhuǎn)換的源同步應(yīng)用的理想選擇。與BUFIOs不同,BUFRs能夠?qū)Τ齀OB之外的FPGA中的邏輯資源進行時鐘驅(qū)動。圖5是BUFR設(shè)計示例。

圖5、BUFR設(shè)計示例

4.區(qū)域時鐘網(wǎng)絡(luò)

除全局時鐘樹和網(wǎng)絡(luò)外,7系列器件還包含區(qū)域時鐘樹和網(wǎng)絡(luò)。區(qū)域時鐘樹也設(shè)計用于低偏斜和低功耗操作。未使用分支斷開。當使用所有邏輯資源時,區(qū)域時鐘樹還管理加載/扇出。

區(qū)域時鐘網(wǎng)絡(luò)不會在整個7系列設(shè)備中傳輸。相反,它們僅限于一個時鐘區(qū)域。一個時鐘區(qū)域包含四個獨立的區(qū)域時鐘網(wǎng)絡(luò)。要訪問區(qū)域時鐘網(wǎng)絡(luò),必須實例化BUFRs

5.多區(qū)域時鐘緩沖器:BUFMR/BUFMRCE

BUFMR取代了以前Virtex架構(gòu)中對BUFR和BUFIO的多區(qū)域/Bank支持。每個Bank中有兩個BUFMR,每個緩沖區(qū)可以由同一個Bank中的一個特定MRCC驅(qū)動。MRCC管腳在管腳對的P管腳和N管腳的管腳名稱中都用MRCC標記(IO_L12P_T1_MRCC_12 or IO_L12N_T1_MRCC_12)。BUFMR驅(qū)動同一地區(qū)的BUFIO和/或BUFRs/Bank和地區(qū)/以上和以下Bank。BUFR和BUFIO原語必須單獨實例化。當使用BUFR分頻(不在旁路中)時,必須通過插入CE引腳的來禁用BUFMR,必須重置BUFR(通過插入CLR來清除),然后使能CE信號。此順序確保所有BUFR輸出時鐘相位對齊。如果不使用BUFRs中的分頻功能,那么電路拓撲只需要使用BUFMR。BUFMR輸入包括:

MRCC管腳

同一時鐘區(qū)域的GT收發(fā)器時鐘

5.1 BUFMR/BUFMRCE原句

BUFMR/BUFMRCE原句如圖6所示。

圖6、BUFMR/BUFMRCE原句

圖7、BUFMR例化語句

圖8、BUFMRCE例化語句要將BUFMR或BUFMRCE與BUFIOs一起使用,接口引腳必須在三個匹配Bank范圍內(nèi)。同樣,如果與BUFRs一起使用,則邏輯必須最多適合三個區(qū)域(如果使用三個BUFRs)。如果內(nèi)存接口放在BUFRs/BUFIOs所在的同一個Bank或區(qū)域中,那么從BUFMR到該Bank或區(qū)域中的那些BUFHs/BUFIOs的連接可能會受到限制。圖9顯示了BUFMRCE的拓撲結(jié)構(gòu)。

CE_TYPE屬性應(yīng)始終設(shè)置為SYNC,以確保時鐘輸出無故障。如果BUFMRCE的時鐘輸出停止(例如,通過取消CE),則必須在再次啟用BUFMRCE后重置BUFR(CLR)。BUFMRCE上的CE的主要目的是為BUFRs和BUFIOs提供同步的、相位對齊的時鐘。

6.水平時鐘緩沖器:BUFH/BUFHCE

水平時鐘緩沖器(BUFH)在單個區(qū)域驅(qū)動水平全局時鐘骨干(圖2-26)。每個地區(qū)有12個BUFH可用。每個BUFH都有一個時鐘啟用引腳(CE),允許動態(tài)關(guān)閉時鐘。BUFHs可通過以下方式驅(qū)動:

相同區(qū)域MMCM/PLL輸出

BUFG輸出

相同或者水平相鄰時鐘GT輸出時鐘

本地內(nèi)部互聯(lián)

來自相同水平相鄰的區(qū)域或者Bank的左側(cè)或者右側(cè)I/O Bank的時鐘輸入

圖10、BUFH和BUFHCE原句

圖11、BUFHCE例化語句如圖12所示,要使用BUFH,邏輯必須適合水平相鄰的兩個區(qū)域(左和右)。時鐘使能引腳可以完全關(guān)閉時鐘,從而實現(xiàn)潛在的節(jié)能。與驅(qū)動兩個相鄰區(qū)域的BUFG相比,BUFH的功耗和抖動更低。

5222ae7e-8924-11eb-8b86-12bb97331649.png

圖12、水平時鐘緩沖示例

7.高性能時鐘

7系列FPGA每個I/O Bank包含四個HPC。這些時鐘與I/O中的BUFIOs和BUFRs直接短差分連接。因此,這些時鐘表現(xiàn)出非常低的抖動和最小的占空比失真。在I/O列中,HPC連接到BUFIO/BUFRs并驅(qū)動I/O邏輯。由于CMT列位于I/O列旁邊,HPC直接驅(qū)動器進入I/O列旁邊的I/O Bank CMT.HPCs由MMCM的CLKOUT[3:0]驅(qū)動(僅限)。

7.1時鐘門控節(jié)能

7系列FPGA時鐘體系結(jié)構(gòu)提供了一種實現(xiàn)時鐘選通的簡單方法,用于關(guān)閉部分設(shè)計。大多數(shù)設(shè)計包含幾個未使用的BUFGCE或BUFHCE資源。時鐘可以驅(qū)動BUFGCE或BUFHCE輸入,BUFGCE輸出可以驅(qū)動不同的邏輯區(qū)域,BUFHCE可以驅(qū)動單個區(qū)域。例如,如果所有需要始終運行的邏輯都被限制在幾個時鐘區(qū)域,那么BUFGCE輸出可以驅(qū)動這些區(qū)域?;蛘?,如果BUFHCE驅(qū)動單個區(qū)域中的接口,則該接口可能在非操作期間關(guān)閉。切換BUFGCE或BUFHCE的enable提供了一種簡單的方法來停止可用于節(jié)能的邏輯區(qū)域中的所有動態(tài)功耗。

原文標題:Xilinx 7系列FPGA架構(gòu)之時鐘資源(四)

文章出處:【微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

責任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22408

    瀏覽量

    636252
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2200

    瀏覽量

    131125

原文標題:Xilinx 7系列FPGA架構(gòu)之時鐘資源(四)

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    XC7Z020-2CLG484I 雙核異構(gòu)架構(gòu) 全能型 SoC

    Zynq-7000 系列的核心型號,創(chuàng)新性地將雙核 ARM Cortex-A9 處理器與 7 系列 FPGA 可編程邏輯深度集成,構(gòu)建起 “軟件可編程 + 硬件可定制” 的異構(gòu)計算
    發(fā)表于 02-28 23:37

    Xilinx FPGA中IDELAYCTRL參考時鐘控制模塊的使用

    IDELAYCTRL 是 Xilinx FPGA(特別是支持高速 I/O 的系列,如 Virtex-5/6/7、Kintex-7、Artix
    的頭像 發(fā)表于 02-26 14:41 ?2518次閱讀

    AMD UltraScale架構(gòu):高性能FPGA與SoC的技術(shù)剖析

    ? FPGA.pdf 架構(gòu)概述 UltraScale架構(gòu)涵蓋了高性能FPGA、MPSoC和RFSoC等多個產(chǎn)品系列,旨在通過創(chuàng)新技術(shù)滿足廣泛
    的頭像 發(fā)表于 12-15 14:35 ?555次閱讀

    使用Xilinx 7系列FPGA的四位乘法器設(shè)計

    (Shinshu University)研究團隊的最新設(shè)計中,一個專為 Xilinx 7 系列 FPGA 量身打造的 4 位乘法器使用了僅 11 個 LUT + 2 個 CARRY4
    的頭像 發(fā)表于 11-17 09:49 ?3463次閱讀
    使用<b class='flag-5'>Xilinx</b> <b class='flag-5'>7</b><b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>的四位乘法器設(shè)計

    Xilinx FPGA串行通信協(xié)議介紹

    Xilinx FPGA因其高性能和低延遲,常用于串行通信接口設(shè)計。本文深入分析了Aurora、PCI Express和Serial RapidIO這三種在Xilinx系統(tǒng)設(shè)計中關(guān)鍵的串行通信協(xié)議。
    的頭像 發(fā)表于 11-14 15:02 ?2533次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>串行通信協(xié)議<b class='flag-5'>介紹</b>

    請問如何將蜂鳥E203移植到Xilinx NEXYS A7 FPGA 開發(fā)板上?

    如何將蜂鳥E203移植到Xilinx NEXYS A7 FPGA 開發(fā)板上?有參考教程嗎?小白求教 主要是引腳分配,我這邊有移植到Xilinx Artix-
    發(fā)表于 11-11 07:44

    開源RISC-V處理器(蜂鳥E203)學(xué)習(xí)(二)修改FPGA綜合環(huán)境(移植到自己的Xilinx FPGA板卡)

    ,所以我喜歡折騰,因為折騰迫使我不斷去解決問題,在解決問題的過程中會思考很多細節(jié),而且印象更加深刻。當然這是我個人的學(xué)習(xí)方法。 如果手上有XilinxFPGA板卡,可以一起學(xué)習(xí)一下怎么將e203
    發(fā)表于 10-31 08:46

    安森美如何推動區(qū)域控制架構(gòu)進化

    隨著電動汽車(EVs)的興起,區(qū)域架構(gòu)(Zonal Architecture)正逐步成為應(yīng)對汽車行業(yè)快速變革的關(guān)鍵方案。目前,低壓配電和車載網(wǎng)絡(luò)領(lǐng)域已涌現(xiàn)出多項重大技術(shù)突破。其中,分布式區(qū)域配電方式大幅簡化了線束設(shè)計,不僅降低了
    的頭像 發(fā)表于 10-16 15:41 ?6206次閱讀
    安森美如何推動<b class='flag-5'>區(qū)域</b>控制<b class='flag-5'>架構(gòu)</b>進化

    【VPX650 】青翼凌云科技基于 VPX 系統(tǒng)架構(gòu)的 VU13P FPGA+ZYNQ SOC 超寬帶信號處理平臺

    VPX650 是一款基于 6U VPX 系統(tǒng)架構(gòu)的 VU13P FPGA + XC7Z100 SOC 超寬帶信號處理平臺,該平臺采用一片 Xilinx 的 Virtex Ultra
    的頭像 發(fā)表于 10-16 10:48 ?636次閱讀
    【VPX650 】青翼凌云科技基于 VPX 系統(tǒng)<b class='flag-5'>架構(gòu)</b>的 VU13P <b class='flag-5'>FPGA</b>+ZYNQ SOC 超寬帶信號處理平臺

    一文詳解xilinx 7系列FPGA配置技巧

    本文旨在通過講解不同模式的原理圖連接方式,進而配置用到引腳的含義(手冊上相關(guān)引腳含義有四、五頁,通過本文理解基本上能夠記住所有引腳含義以及使用場景),熟悉xilinx 7系列配置流程,以及設(shè)計原理圖時需要注意的一些事項,比如fl
    的頭像 發(fā)表于 08-30 14:35 ?1.1w次閱讀
    一文詳解<b class='flag-5'>xilinx</b> <b class='flag-5'>7</b><b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>配置技巧

    Zynq-7000 SoC與7系列設(shè)備內(nèi)存接口解決方案數(shù)據(jù)手冊

    關(guān)于 AMD/Xilinx 7系列FPGA存儲器接口解決方案(UG586) 的用戶指南,其主要內(nèi)容和技術(shù)要點可概括如下:1. 文檔定位與核心內(nèi)容定位:該文檔是
    發(fā)表于 07-28 16:17 ?3次下載

    基于AD9613與Xilinx MPSoC平臺的高速AD/DA案例分享

    本文主要介紹基于Xilinx UltraScale+MPSoC XCZU7EV的高速AD采集與高速DA輸出案例
    的頭像 發(fā)表于 06-03 14:22 ?895次閱讀
    基于AD9613與<b class='flag-5'>Xilinx</b> MPSoC平臺的高速AD/DA案例分享

    XILINX XCZU67DR FPGA完整原理圖

    電子發(fā)燒友網(wǎng)站提供《XILINX XCZU67DR FPGA完整原理圖.pdf》資料免費下載
    發(fā)表于 05-30 15:29 ?26次下載

    Xilinx Ultrascale系列FPGA時鐘資源架構(gòu)解析

    。Ultrascale+采用16ns,有3個系列:Artix,Kintex,Virtex。不僅是工藝制程方面,在其他方面也存在較大改進,如時鐘資源架構(gòu),本文將重點
    的頭像 發(fā)表于 04-24 11:29 ?2604次閱讀
    <b class='flag-5'>Xilinx</b> Ultrascale<b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>的<b class='flag-5'>時鐘</b><b class='flag-5'>資源</b>與<b class='flag-5'>架構(gòu)</b>解析

    Altera Agilex 7 M系列FPGA正式量產(chǎn)出貨

    近日,全球 FPGA 創(chuàng)新技術(shù)領(lǐng)導(dǎo)者 Altera 宣布, Agilex 7 M 系列 FPGA 正式量產(chǎn)出貨,這是現(xiàn)階段業(yè)界領(lǐng)先的集成高帶寬存儲器,并支持 DDR5 和 LPDDR5
    的頭像 發(fā)表于 04-10 11:00 ?1432次閱讀