91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

先進(jìn)仿真器需要具備什么功能?

話說(shuō)科技 ? 2021-03-26 17:37 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群


芯片有別于其他產(chǎn)品,一個(gè)顯著特性就是它的一次性工程費(fèi)用(NRE)非常的高昂。芯片內(nèi)一個(gè)微小邏輯錯(cuò)誤可能導(dǎo)致上千萬(wàn)美金損失。這也意味在流片前,工程師需要花大量時(shí)間利用數(shù)字仿真器來(lái)驗(yàn)證芯片,保證其功能的正確。

仿真技術(shù)是芯片驗(yàn)證必不可少的一個(gè)環(huán)節(jié),它是保證芯片功能正常的關(guān)鍵手段。仿真主要是通過(guò)計(jì)算機(jī)結(jié)合測(cè)試激勵(lì)(stimuli)來(lái)模擬芯片在真實(shí)環(huán)境下的運(yùn)行狀況;同時(shí)工程師可以通過(guò)各種調(diào)試手段來(lái)判斷運(yùn)行結(jié)果是否符合預(yù)期。數(shù)字仿真器主要是針對(duì)數(shù)字電路的仿真,設(shè)計(jì)工程師需要應(yīng)用硬件描述語(yǔ)言(HDL)來(lái)設(shè)計(jì)電路,而驗(yàn)證工程師也需要用抽象層的HDL來(lái)搭建測(cè)試環(huán)境;仿真工具需要解釋編譯這些HDL代碼,并計(jì)算出仿真結(jié)果,以便工程師檢查結(jié)果。

圖一 數(shù)字仿真器流程

二十年前,一百萬(wàn)門的設(shè)計(jì)可以被稱作超大規(guī)模集成電路,而今數(shù)千萬(wàn)門的電路已經(jīng)司空見慣。數(shù)字芯片集成度越來(lái)越高,伴隨的設(shè)計(jì)驗(yàn)證語(yǔ)言和方法學(xué)不斷推陳出新,各種應(yīng)用平臺(tái)也層出不窮。這一系列的技術(shù)發(fā)展都給數(shù)字仿真器帶來(lái)了前所未有的挑戰(zhàn)。設(shè)計(jì)具有競(jìng)爭(zhēng)力的片上系統(tǒng)(SoC)需要合理地利用各種高精尖的技術(shù)。對(duì)于數(shù)字仿真器來(lái)說(shuō),它面臨的挑戰(zhàn)不僅僅是芯片規(guī)模上的增長(zhǎng),還有伴隨而來(lái)的一系列問(wèn)題,包括:算力受限、調(diào)試效率低下、平臺(tái)單一化等。芯華章在數(shù)字仿真器領(lǐng)域做了深入的研究和探索。放眼未來(lái),我們認(rèn)為一款好的數(shù)字仿真器應(yīng)該具備以下條件:

一、語(yǔ)義解析的合規(guī)性(conformity)

仿真器對(duì)語(yǔ)法正確解析決定了它能否正確理解設(shè)計(jì)意圖,同時(shí)也可以避免相同的編碼在不同的仿真器下產(chǎn)生不同仿真結(jié)果。設(shè)計(jì)仿真器最大的挑戰(zhàn)在于對(duì)HDL語(yǔ)法全面的解析。Verilog標(biāo)準(zhǔn)(IEEE1364)和SystemVerilog標(biāo)準(zhǔn)(IEEE1800)定義的這兩種語(yǔ)言的語(yǔ)義非常的復(fù)雜,關(guān)鍵字眾多,各種組合情況近乎無(wú)窮。如SystemVerilog中的interface,在interface中可以做assert,可以在其中使用task,function,還可在其中擴(kuò)展各種modport等。要做到全面完整的測(cè)試,需要在構(gòu)建仿真器的測(cè)試用例時(shí)考慮的語(yǔ)法的各個(gè)方面,以及各種邊界場(chǎng)景。

通常人們認(rèn)為,計(jì)算機(jī)語(yǔ)言是形式化(formal)的表達(dá)式,不存在歧義,但實(shí)際上,IEEE標(biāo)準(zhǔn)中存在很多模糊的界定,尤其在對(duì)發(fā)生競(jìng)爭(zhēng)冒險(xiǎn)(race condition)時(shí)的行為沒(méi)有明確的規(guī)定,處理這些問(wèn)題,就需要開發(fā)者的經(jīng)驗(yàn)和技巧。

二、良好的性能 (performance)

衡量仿真器的性能量化指標(biāo)之一是:運(yùn)行(runtime)時(shí)的CPU處理速度和內(nèi)存消耗?,F(xiàn)今的大規(guī)模集成電路動(dòng)輒上億門,如果還是依賴傳統(tǒng)的仿真技術(shù),當(dāng)設(shè)計(jì)和環(huán)境的規(guī)模一旦達(dá)到某個(gè)數(shù)值,大部分商業(yè)仿真器性能都會(huì)顯著下降,造成效率低下。這其實(shí)是因?yàn)閭鹘y(tǒng)的工具基本都是基于單機(jī)(single host)構(gòu)架來(lái)設(shè)計(jì)的。在網(wǎng)絡(luò)互聯(lián)日益發(fā)達(dá)的今天,分布式數(shù)據(jù)庫(kù)和多核并行計(jì)算等理論越來(lái)越成熟,仿真器也必須考慮并利用這些新技術(shù)取得更多性能上的突破。

三、卓越的調(diào)試功能(debuggability)

調(diào)試的重點(diǎn)在于可觀測(cè)性和可控制性。在數(shù)字電路調(diào)試中可觀測(cè)性表現(xiàn)形式有多種,如波形,記錄文本(log file),電路圖(schematics),源代碼,事務(wù)級(jí)數(shù)據(jù)表圖等等。調(diào)試工具的核心功能是針對(duì)不同的場(chǎng)景提供能夠各種有效的數(shù)據(jù)表現(xiàn)形式,并在不同數(shù)據(jù)形式間的可以同步數(shù)據(jù)標(biāo)注(annotation)。此外,降低工具的使用門檻,讓初級(jí)用戶非??焖俚卣莆照{(diào)試技術(shù),并且提供通用語(yǔ)言的二次開發(fā)的接口,也是優(yōu)秀的調(diào)試工具需要著重考慮的。

四、支持跨平臺(tái)(platform-independent)

傳統(tǒng)的EDA工具大多數(shù)和單一CPU構(gòu)架耦合度高,例如某些EDA工具僅支持x86的平臺(tái)。一旦需要遷移到另一種平臺(tái)上,所需要的研發(fā)工作量是巨大的。如今,處理器生態(tài)越來(lái)越多樣化,未來(lái)的平臺(tái)不再是某個(gè)單一處理器的平臺(tái),降低EDA工具對(duì)底層CPU構(gòu)架的耦合度,可以讓用戶更加有效地把工具部署在任何平臺(tái)上,也讓產(chǎn)品有更多應(yīng)用空間,比如:在移動(dòng)端的和云端的交互仿真,在移動(dòng)端和服務(wù)器端的聯(lián)合仿真,利用FPGA和GPGPU的異構(gòu)加速仿真等。

LLVM的存在為跨平臺(tái)提供了技術(shù)支撐。LLVM是Chris Lattner博士于2000年開發(fā)的一種編譯器的框架系統(tǒng),他的目的在于提供一種可以適配多平臺(tái)的編譯系統(tǒng),讓前端語(yǔ)言和后端目標(biāo)平臺(tái)解耦。利用LLVM框架開發(fā)的仿真軟件,理論上可以適配到任意目標(biāo)平臺(tái),甚至可以部署在分布式操作系統(tǒng)上,產(chǎn)品應(yīng)用范圍顯著擴(kuò)大。

芯華章在跨平臺(tái)方面做了研究探索,2020年11月,芯華章的仿真器利用LLVM技術(shù)已經(jīng)成功將軟件運(yùn)行在國(guó)產(chǎn)CPU架構(gòu)上。這一步工程量看似不大,但是現(xiàn)實(shí)意義非凡:這是中國(guó)EDA企業(yè)率先利用LLVM技術(shù)實(shí)現(xiàn)跨平臺(tái)支持,從某種意義上,它說(shuō)也推動(dòng)了傳統(tǒng)保守的EDA行業(yè)朝著更開放的技術(shù)領(lǐng)域拓展。

五、特定場(chǎng)景應(yīng)用(scenario-based applications)

不同的應(yīng)用場(chǎng)景對(duì)仿真器有不同的特殊要求,先進(jìn)的仿真器需要具備各種場(chǎng)景下所需的功能。在大規(guī)模設(shè)計(jì)中,整個(gè)設(shè)計(jì)和驗(yàn)證環(huán)境的編譯時(shí)間可能高達(dá)數(shù)十小時(shí),這種速度在調(diào)試頻繁的設(shè)計(jì)初期是無(wú)法接受。因此,如果仿真器能夠只針對(duì)修改過(guò)的設(shè)計(jì)部分進(jìn)行重編譯,而保留大部分沒(méi)改變已有編譯結(jié)果(snapshot),那么重編譯一次的時(shí)間就會(huì)大大減少,效率就得以提升。這種技術(shù)通常叫做:增量式編譯(incremental elaboration),或者分區(qū)式編譯(partition compilation)。

消費(fèi)電子芯片中涉及到大量的冷復(fù)位和熱復(fù)位,在這些復(fù)位情況下的不定態(tài)傳播(x-state propagation)很大幾率會(huì)造成芯片潛在的非確定性(indeterministic)功能故障。因此,檢查不定態(tài)(X-state)在復(fù)位情況下的傳播極為重要。傳統(tǒng)的仿真器通常僅能在門級(jí)仿真(Gate Level Simulation)時(shí)檢查這些功能,但是門級(jí)仿真已經(jīng)屬于設(shè)計(jì)后期,且仿真效率低下,即便檢查出問(wèn)題再修改,對(duì)項(xiàng)目進(jìn)度來(lái)說(shuō)也是壓力巨大。如果仿真器能夠在設(shè)計(jì)前期對(duì)RTL就能快速檢查不定態(tài)傳播,那么就可以節(jié)省更多后仿真時(shí)間。

當(dāng)然,還有很多其他的場(chǎng)景應(yīng)用,如基于多進(jìn)程多核加速,基于異構(gòu)系統(tǒng)的仿真等,囿于文章篇幅這里不能一一展開,我們將在今后的文章中擇機(jī)敘述。

圖二 先進(jìn)仿真器

數(shù)字仿真在浩瀚的科學(xué)海洋只是某個(gè)分支,但也是一個(gè)技術(shù)密集型的多學(xué)科的領(lǐng)域,它涉及到各種技術(shù),包括:編譯原理、數(shù)據(jù)庫(kù)、運(yùn)籌學(xué)、形式邏輯、拓?fù)鋵W(xué)、控制理論等。

在十四五計(jì)劃指導(dǎo)下,我們深深意識(shí)到科學(xué)技術(shù),尤其是EDA技術(shù),從來(lái)沒(méi)有像今天這樣深刻影響著國(guó)家的前途命運(yùn)。芯華章在EDA仿真技術(shù)領(lǐng)域不斷探索進(jìn)取,同時(shí)也深感肩負(fù)使命的迫切,我們非常愿意和業(yè)界專業(yè)人士交流分享,共同成為新時(shí)代科技創(chuàng)新的排頭兵!


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Renesas E1/E20 仿真器使用指南:從基礎(chǔ)到實(shí)戰(zhàn)

    Renesas E1/E20 仿真器使用指南:從基礎(chǔ)到實(shí)戰(zhàn) 在嵌入式開發(fā)領(lǐng)域,一款高效可靠的仿真器對(duì)于調(diào)試程序、優(yōu)化性能至關(guān)重要。Renesas 的 E1/E20 仿真器就是這樣一款能滿足開發(fā)者需求
    的頭像 發(fā)表于 03-02 15:10 ?138次閱讀

    Renesas E1/E20 仿真器:設(shè)計(jì)與調(diào)試的全方位指南

    提供了強(qiáng)大的調(diào)試功能。本文將深入探討 E1/E20 仿真器的規(guī)格、設(shè)計(jì)要點(diǎn)、調(diào)試準(zhǔn)備、調(diào)試功能以及使用注意事項(xiàng),幫助電子工程師更好地利用這一工具進(jìn)行高效開發(fā)。 文件下載
    的頭像 發(fā)表于 02-28 15:45 ?142次閱讀

    Renesas E1/E20仿真器:全面解析與應(yīng)用指南

    Renesas E1/E20 仿真器:全面解析與應(yīng)用指南 引言 在嵌入式系統(tǒng)開發(fā)領(lǐng)域,仿真器是不可或缺的工具之一。Renesas的E1/E20仿真器憑借其強(qiáng)大的功能和廣泛的適用性,在開
    的頭像 發(fā)表于 02-28 11:30 ?306次閱讀

    瑞薩E1/E20仿真器:設(shè)計(jì)、調(diào)試與使用全解析

    瑞薩E1/E20仿真器:設(shè)計(jì)、調(diào)試與使用全解析 在嵌入式系統(tǒng)開發(fā)中,仿真器是不可或缺的工具,它能幫助工程師高效地進(jìn)行硬件調(diào)試和程序開發(fā)。瑞薩的E1/E20仿真器就是這樣一款強(qiáng)大的工具,今天我們就來(lái)
    的頭像 發(fā)表于 02-11 17:05 ?596次閱讀

    Renesas E1/E20 仿真器:設(shè)計(jì)與調(diào)試全解析

    備受關(guān)注的產(chǎn)品,為開發(fā)者提供了強(qiáng)大的功能和豐富的特性。今天,我們就來(lái)深入探討一下這款仿真器的相關(guān)內(nèi)容,包括其規(guī)格、調(diào)試功能以及使用時(shí)的注意事項(xiàng)。 文件下載: R5F104LLALA#U0.pdf
    的頭像 發(fā)表于 02-09 10:30 ?406次閱讀

    探索MAX14644 USB主機(jī)適配器仿真器的卓越性能

    –MAX14644/MAX14651作為下一代USB 2.0主機(jī)充電器適配器仿真器,以其出色的性能和豐富的功能,在眾多產(chǎn)品中脫穎而出。本文將深入探討這款仿真器的各個(gè)方面,為電子工程師們提供全面的技術(shù)
    的頭像 發(fā)表于 02-09 10:25 ?145次閱讀

    深入解析 ISOM8600:功能強(qiáng)大的光仿真器開關(guān)

    深入解析 ISOM8600:功能強(qiáng)大的光仿真器開關(guān) 作為一名電子工程師,在日常工作中我們常常會(huì)尋找性能卓越、可靠性高且能滿足多樣化需求的電子元件。今天,我要和大家詳細(xì)介紹一款備受關(guān)注的產(chǎn)品
    的頭像 發(fā)表于 01-20 14:30 ?206次閱讀

    CW32仿真器是什么?

    CW32仿真器是什么
    發(fā)表于 01-05 08:04

    如何使用CMSIS DAP仿真器調(diào)試,通過(guò)NucleiStudio調(diào)試蜂鳥SOC

    如標(biāo)題所示,我們分享如何使用CMSIS DAP仿真器調(diào)試,通過(guò)NucleiStudio調(diào)試蜂鳥SOC 我們先介紹一下CMSIS DAP仿真器: 他的功能如下: 可以看到,它支持JTAG接口協(xié)議
    發(fā)表于 10-21 12:05

    ISOM8600 功能隔離、直流輸入、常開輸出、單通道隔離開關(guān)光仿真器數(shù)據(jù)手冊(cè)

    即可增強(qiáng)行業(yè)標(biāo)準(zhǔn)封裝。 與光耦合相比,ISOM8600 光仿真器開關(guān)具有顯著的可靠性和性能優(yōu)勢(shì),例如更寬的溫度范圍和嚴(yán)格的過(guò)程控制,從而產(chǎn)生較小的器件間差異。由于沒(méi)有需要補(bǔ)償?shù)睦匣?yīng),因此
    的頭像 發(fā)表于 05-06 17:43 ?856次閱讀
    ISOM8600 <b class='flag-5'>功能</b>隔離、直流輸入、常開輸出、單通道隔離開關(guān)光<b class='flag-5'>仿真器</b>數(shù)據(jù)手冊(cè)

    FMD仿真器燒錄說(shuō)明

    FMD仿真器燒錄,離線燒錄說(shuō)明
    發(fā)表于 04-30 17:27 ?2次下載

    概倫電子電路類型驅(qū)動(dòng)SPICE仿真器NanoSpice X介紹

    NanoSpice X是概倫電子推出的高精度、大容量并行SPICE仿真器,旨在解決電路仿真中的最具挑戰(zhàn)性任務(wù)。相較于上一代NanoSpice仿真器,NanoSpice X將平均仿真速度
    的頭像 發(fā)表于 04-23 15:30 ?1342次閱讀
    概倫電子電路類型驅(qū)動(dòng)SPICE<b class='flag-5'>仿真器</b>NanoSpice X介紹

    概倫電子千兆級(jí)高精度電路仿真器NanoSpice Giga介紹

    。NanoSpiceGiga采用TrueSPICE精度級(jí)仿真引擎確保了先進(jìn)工藝節(jié)點(diǎn)下芯片設(shè)計(jì)中功耗、漏電、時(shí)序、噪聲等的精度要求,并通過(guò)先進(jìn)的并行仿真技術(shù)在不降低
    的頭像 發(fā)表于 04-23 15:21 ?1145次閱讀
    概倫電子千兆級(jí)高精度電路<b class='flag-5'>仿真器</b>NanoSpice Giga介紹

    概倫電子先進(jìn)數(shù)字仿真器VeriSim介紹

    VeriSim是一款先進(jìn)的邏輯仿真器,提供全面的數(shù)字設(shè)計(jì)驗(yàn)證解決方案,特別適用于大型SoC設(shè)計(jì)。它配備高性能的仿真引擎和約束求解,旨在提高編譯時(shí)效率,并確保設(shè)計(jì)的正確性和穩(wěn)定性。
    的頭像 發(fā)表于 04-22 10:19 ?1294次閱讀

    華大九天ALPS模擬仿真器的Snapshot功能解析

    在電路設(shè)計(jì)領(lǐng)域,為了追求極致性能并確保產(chǎn)品能以最快速度成功推向市場(chǎng)(TTM,Time to Market),工程師們常常面臨著各種極具挑戰(zhàn)性的難題。華大九天推出的大規(guī)模高精度模擬仿真器
    的頭像 發(fā)表于 03-17 14:17 ?2787次閱讀
    華大九天ALPS模擬<b class='flag-5'>仿真器</b>的Snapshot<b class='flag-5'>功能</b>解析