91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

時(shí)序問題常見的跨時(shí)鐘域亞穩(wěn)態(tài)問題

FPGA之家 ? 來源:CSDN博客 ? 作者:多喝hot水 ? 2021-06-18 15:28 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

今天寫一下時(shí)序問題常見的跨時(shí)鐘域的亞穩(wěn)態(tài)問題。

先說明一下亞穩(wěn)態(tài)問題:

D觸發(fā)器有個(gè)明顯的特征就是建立時(shí)間(setup time)和保持時(shí)間(hold time)

如果輸入信號(hào)在建立時(shí)間和保持時(shí)間發(fā)生變化,則可能產(chǎn)生亞穩(wěn)態(tài),如果在時(shí)鐘上升沿也就是D觸發(fā)器采樣期間,輸入點(diǎn)評(píng)判斷為1則輸出為1,如果是0則輸出為0,另外一種情況就是在時(shí)鐘上升沿時(shí),D在發(fā)生變化,在中間思考跳轉(zhuǎn)很久,但不知道Dinput跳到0還是1(此狀態(tài)出現(xiàn)概率非常低,但會(huì)出現(xiàn))到下一個(gè)時(shí)鐘還沒有思考好是0還是1,沒有出現(xiàn)穩(wěn)定狀態(tài),這就是亞穩(wěn)態(tài)。[1]

總結(jié):在FPGA系統(tǒng)中,如果數(shù)據(jù)傳輸中不滿足觸發(fā)器的Tsu和Th不滿足,或者復(fù)位過程中復(fù)位信號(hào)的釋放相對(duì)于有效時(shí)鐘沿的恢復(fù)時(shí)間(recovery time)不滿足,就可能產(chǎn)生亞穩(wěn)態(tài),此時(shí)觸發(fā)器輸出端Q在有效時(shí)鐘沿之后比較長(zhǎng)的一段時(shí)間處于不確定的狀態(tài),在這段時(shí)間里Q端在0和1之間處于振蕩狀態(tài),而不是等于數(shù)據(jù)輸入端D的值。這段時(shí)間稱為決斷時(shí)間(resolution time)。經(jīng)過resolution time之后Q端將穩(wěn)定到0或1上,但是穩(wěn)定到0或者1,是隨機(jī)的,與輸入沒有必然的關(guān)系。[2]

總結(jié)亞穩(wěn)態(tài)問題產(chǎn)生場(chǎng)景:1)跨時(shí)鐘域的信號(hào)傳輸,由于源信號(hào)時(shí)鐘與目的信號(hào)時(shí)鐘的相移未知,可能導(dǎo)致保持時(shí)間和建立時(shí)間條件不滿足,從而產(chǎn)生亞穩(wěn)態(tài)現(xiàn)象。2)異步信號(hào),最常見的為異步復(fù)位信號(hào),由于異步信號(hào)不與觸發(fā)器同步時(shí)鐘同步,所以可能導(dǎo)致保持時(shí)間和建立時(shí)間條件不滿足,產(chǎn)生亞穩(wěn)態(tài)現(xiàn)象。

(建立時(shí)間保持時(shí)間條件:數(shù)據(jù)在建立時(shí)間和保持時(shí)間保持穩(wěn)定)

亞穩(wěn)態(tài)導(dǎo)致的后果:

一般情況下亞穩(wěn)態(tài)產(chǎn)生的后果為產(chǎn)生不可預(yù)知的數(shù)據(jù),或者在前面所述亞穩(wěn)態(tài)第三種情況可能導(dǎo)致系統(tǒng)崩潰。在數(shù)據(jù)表現(xiàn)方面來說會(huì)產(chǎn)生毛刺、突變等現(xiàn)象。影響系統(tǒng)后續(xù)的邏輯判斷和程序整體運(yùn)行走向。

一般FPGA的建立時(shí)間和保持時(shí)間加起來為1ns左右,所以可以根據(jù)概率論來計(jì)算亞穩(wěn)態(tài)產(chǎn)生的概率,也就是同步時(shí)鐘周期的倒數(shù)。

亞穩(wěn)態(tài)的串?dāng)_,也就是D觸發(fā)器處于震蕩狀態(tài)時(shí)會(huì)影響后續(xù)觸發(fā)器的狀態(tài),一般來說如果震蕩狀態(tài)不超過同步時(shí)鐘周期,也就不會(huì)串?dāng)_下一個(gè)觸發(fā)器導(dǎo)致下一個(gè)觸發(fā)器也產(chǎn)生振蕩,一般工程上來講串兩至三個(gè)觸發(fā)器基本就可以保證不串?dāng)_。(是可能不串?dāng)_,不是一定不串?dāng)_,串?dāng)_的可能性很?。?/p>

針對(duì)上述的亞穩(wěn)態(tài)問題,常見的解決方法:

1)通過對(duì)異步信號(hào)邊沿提取實(shí)現(xiàn)異步信號(hào)同步處理,在邊沿提取過程中也要防止亞穩(wěn)態(tài)串?dāng)_,進(jìn)行多寄存器緩存減小亞穩(wěn)態(tài)串?dāng)_的可能性。

2)通過FIFO實(shí)現(xiàn)異步信號(hào)同步處理。

3)對(duì)于異步時(shí)鐘通過異步復(fù)位同步釋放的方法實(shí)現(xiàn)亞穩(wěn)態(tài)大可能的消除:

異步復(fù)位,同步釋放就是對(duì)異步復(fù)位時(shí)鐘進(jìn)行兩次或兩次以上緩存,盡可能的減少亞穩(wěn)態(tài)信號(hào)進(jìn)入到系統(tǒng)內(nèi)部。

在進(jìn)行異步復(fù)位同步釋放的時(shí)候一定能夠要進(jìn)行至少兩次緩存,這樣才能保證亞穩(wěn)態(tài)串?dāng)_的可能性大大降低。

原文標(biāo)題:【FPGA】幾種時(shí)序問題的常見解決方法

文章出處:【微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 時(shí)鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1971

    瀏覽量

    134987
  • 時(shí)序設(shè)計(jì)

    關(guān)注

    0

    文章

    21

    瀏覽量

    44132

原文標(biāo)題:【FPGA】幾種時(shí)序問題的常見解決方法

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    CD4047B:CMOS低功耗單穩(wěn)態(tài)/無穩(wěn)態(tài)多諧振蕩器的設(shè)計(jì)與應(yīng)用

    CD4047B:CMOS低功耗單穩(wěn)態(tài)/無穩(wěn)態(tài)多諧振蕩器的設(shè)計(jì)與應(yīng)用 在電子設(shè)計(jì)領(lǐng)域,多諧振蕩器是一種常見且重要的電路元件,它能產(chǎn)生方波信號(hào),廣泛應(yīng)用于各種數(shù)字設(shè)備中。今天,我們要深入探討的是德州儀器
    的頭像 發(fā)表于 12-28 16:20 ?823次閱讀

    什么是位

    數(shù)據(jù)結(jié)構(gòu),稱為“位”或“位段”。 所謂“位”是把一個(gè)字節(jié)中的二進(jìn)位劃分為幾個(gè)不同的區(qū)域,并說明每個(gè)區(qū)域的位數(shù)。 每個(gè)有一個(gè)域名,允許在程序中按域名進(jìn)行操作。這樣就可以把幾個(gè)不同的對(duì)象用一個(gè)字
    發(fā)表于 12-15 08:07

    CD4047B:低功耗單穩(wěn)態(tài)/無穩(wěn)態(tài)多諧振蕩器的設(shè)計(jì)與應(yīng)用

    CD4047B:低功耗單穩(wěn)態(tài)/無穩(wěn)態(tài)多諧振蕩器的設(shè)計(jì)與應(yīng)用 在電子設(shè)計(jì)領(lǐng)域,多諧振蕩器是一種常見且重要的電路元件,它能產(chǎn)生方波信號(hào),廣泛應(yīng)用于各種數(shù)字設(shè)備中。今天我們要深入探討的是德州儀器
    的頭像 發(fā)表于 12-11 10:40 ?852次閱讀
    CD4047B:低功耗單<b class='flag-5'>穩(wěn)態(tài)</b>/無<b class='flag-5'>穩(wěn)態(tài)</b>多諧振蕩器的設(shè)計(jì)與應(yīng)用

    如何降低系統(tǒng)時(shí)鐘頻率?

    使用低頻率的高速時(shí)鐘 HSI、HSE 或低速時(shí)鐘 LSI、LSE 通過編程預(yù)分頻寄存器,降低 SYSCLK、HCLK、PCLK 的頻率 - 設(shè)置 SYSCTRL_CR0 寄存器的 SYSCLK 位
    發(fā)表于 12-10 07:34

    航盛電子搭載QNX技術(shù)的墨子融合平臺(tái)正式量產(chǎn)

    近日,航盛創(chuàng)新引領(lǐng)行業(yè)的單芯片級(jí)艙駕融合解決方案--墨子融合平臺(tái)實(shí)現(xiàn)全球量產(chǎn)首發(fā),并將配套國內(nèi)某頭部合資車企。該平臺(tái)搭載QNX Hypervisor for Safety技術(shù),具備更強(qiáng)的穩(wěn)定性、靈活性和安全性,實(shí)現(xiàn)車規(guī)級(jí)設(shè)計(jì)與功能安全、網(wǎng)絡(luò)信息安全要求,為消費(fèi)者帶來艙
    的頭像 發(fā)表于 12-04 15:19 ?499次閱讀

    黑芝麻智能武當(dāng)C1200家族作為計(jì)算芯片的核心突破

    本文圍繞汽車電子電氣架構(gòu)(EEA)向中央計(jì)算演進(jìn)的技術(shù)需求,分析分布式、集中架構(gòu)的碎片化、間壁壘等痛點(diǎn),重點(diǎn)闡述武當(dāng) C1200 家族作為計(jì)算芯片的核心突破:7nm 異構(gòu)融合架
    的頭像 發(fā)表于 11-20 16:38 ?1501次閱讀

    vivado時(shí)序分析相關(guān)經(jīng)驗(yàn)

    改為寄存輸出。 時(shí)序分析有兩個(gè)主要路徑 Intra-clock:同時(shí)鐘之間的路徑分析,需實(shí)打?qū)嵔鉀Q。(改善設(shè)計(jì),改變綜合策略等) Inter-clock:表示時(shí)鐘路徑,在靜態(tài)分析時(shí),
    發(fā)表于 10-30 06:58

    移植E203到Genesys2開發(fā)板時(shí)遇到時(shí)序問題的常見原因

    在移植E203到自己的Genesys2開發(fā)板時(shí)候遇到時(shí)序問題的常見原因 1.在vivado中,連接的管腳的信號(hào)一般都會(huì)自動(dòng)添加OBUF或IBUF。 但是對(duì)于inout類型的接口,不會(huì)主動(dòng)添加
    發(fā)表于 10-29 07:04

    時(shí)鐘設(shè)計(jì)優(yōu)化實(shí)戰(zhàn)

    1、時(shí)鐘設(shè)計(jì),芯片性能的節(jié)拍器 在現(xiàn)代 IC 設(shè)計(jì)中,時(shí)鐘網(wǎng)絡(luò)的優(yōu)化是實(shí)現(xiàn)高性能、高可靠性和低功耗的關(guān)鍵。本文聚焦四大核心技術(shù):CTS 優(yōu)化、DCD 最小化、時(shí)鐘門控和時(shí)鐘
    的頭像 發(fā)表于 10-09 10:07 ?529次閱讀

    ?LMK05028 低抖動(dòng)雙通道網(wǎng)絡(luò)同步器時(shí)鐘芯片總結(jié)

    該LMK05028是一款高性能網(wǎng)絡(luò)同步器時(shí)鐘器件,可提供抖動(dòng)清除、時(shí)鐘生成、高級(jí)時(shí)鐘監(jiān)控和良好的無中斷開關(guān)性能,以滿足通信基礎(chǔ)設(shè)施和工業(yè)應(yīng)用的嚴(yán)格時(shí)序要求。該器件的低抖動(dòng)和高PSNR降
    的頭像 發(fā)表于 09-12 14:18 ?1051次閱讀
    ?LMK05028 低抖動(dòng)雙通道網(wǎng)絡(luò)同步器<b class='flag-5'>時(shí)鐘</b>芯片總結(jié)

    雙北斗衛(wèi)星時(shí)鐘同步裝置:安徽京準(zhǔn)自主可控的“時(shí)序”守護(hù)者

    雙北斗衛(wèi)星時(shí)鐘同步裝置:安徽京準(zhǔn)自主可控的“時(shí)序”守護(hù)者
    的頭像 發(fā)表于 09-05 08:43 ?1080次閱讀
    雙北斗衛(wèi)星<b class='flag-5'>時(shí)鐘</b>同步裝置:安徽京準(zhǔn)自主可控的“<b class='flag-5'>時(shí)序</b>”守護(hù)者

    黑芝麻智能時(shí)間同步技術(shù):消除多計(jì)算單元的時(shí)鐘信任鴻溝

    上海2025年7月21日 /美通社/ -- 本文圍繞時(shí)間同步技術(shù)展開,作為智能汽車 "感知-決策-執(zhí)行 -交互" 全鏈路的時(shí)間基準(zhǔn),文章介紹了 PTP、gPTP、CAN 等主流同步技術(shù)及特點(diǎn)
    的頭像 發(fā)表于 07-22 09:17 ?586次閱讀
    黑芝麻智能<b class='flag-5'>跨</b><b class='flag-5'>域</b>時(shí)間同步技術(shù):消除多<b class='flag-5'>域</b>計(jì)算單元的<b class='flag-5'>時(shí)鐘</b>信任鴻溝

    異步時(shí)鐘處理方法大全

    該方法只用于慢到快時(shí)鐘的1bit信號(hào)傳遞。在Xilinx器件中,可以使用(* ASYNC_REG = "TRUE" *)標(biāo)記,將兩個(gè)寄存器盡量靠近綜合,降低 亞穩(wěn)態(tài)因?qū)Ь€延遲太大而傳播到第二個(gè)寄存器的可能性。
    的頭像 發(fā)表于 05-14 15:33 ?1526次閱讀
    <b class='flag-5'>跨</b>異步<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>域</b>處理方法大全

    RISC-V核低功耗MCU多電壓設(shè)計(jì)

    RISC-V核低功耗MCU的多電壓設(shè)計(jì)是一種通過優(yōu)化電源管理來降低功耗的技術(shù),RISC-V核低功耗MCU的多電壓設(shè)計(jì)通過電源劃分、電壓轉(zhuǎn)換、時(shí)序管理等技術(shù),顯著降低了功耗,同時(shí)提
    的頭像 發(fā)表于 04-27 16:06 ?1080次閱讀

    FPGA時(shí)序約束之設(shè)置時(shí)鐘

    Vivado中時(shí)序分析工具默認(rèn)會(huì)分析設(shè)計(jì)中所有時(shí)鐘相關(guān)的時(shí)序路徑,除非時(shí)序約束中設(shè)置了時(shí)鐘組或false路徑。使用set_clock_gro
    的頭像 發(fā)表于 04-23 09:50 ?1340次閱讀
    FPGA<b class='flag-5'>時(shí)序</b>約束之設(shè)置<b class='flag-5'>時(shí)鐘</b>組