91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

賽靈思Versal自適應(yīng)計算加速平臺指南

YCqV_FPGA_EETre ? 來源:Xilinx賽靈思官微 ? 作者:Xilinx ? 2021-10-11 11:33 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

賽靈思 Versal 自適應(yīng)計算加速平臺 (ACAP) 設(shè)計方法論是旨在幫助精簡 Versal 器件設(shè)計進程的一整套最佳實踐。鑒于這些設(shè)計的規(guī)模與復(fù)雜性,因此必須通過執(zhí)行特定步驟與設(shè)計任務(wù)才能確保設(shè)計每個階段都能成功完成。

本指南將分為以下五大章節(jié),遵循指南里的步驟和最佳實踐進行操作,將有助于您以盡可能最快且最高效的方式實現(xiàn)期望設(shè)計目標。

PART 1

仿真流程

為了應(yīng)對仿真范圍、仿真抽象和仿真目的等方面的不同需求,賽靈思為 Versal ACAP 設(shè)計的各組件提供了專用的流程,包括 AI 引擎、PS 和 PL。此外,賽靈思還支持對由 PL、PS 和(可選)AI 引擎組件組成的完整系統(tǒng)進行協(xié)同仿真。

具體章節(jié)提供了有關(guān)每個仿真流程的范圍和目的的詳細信息,請您下載完整版指南進行查閱。

PART 2

設(shè)計收斂

設(shè)計收斂包括滿足所有系統(tǒng)性能、時序和功耗要求,并成功確認硬件中的功能。在設(shè)計收斂階段,您可開始通過實現(xiàn)工具運行設(shè)計,因此首先需要考量的就是時序和功耗注意事項。

在此設(shè)計收斂階段、估算設(shè)計利用率,時序和功耗可以得到準確性更高的結(jié)果。這樣即可為您提供機會來重新確認時序和功耗目標是可達成的。為確認設(shè)計能夠滿足其要求,賽靈思建議制定時序基線和功耗基線。時序基線側(cè)重于在定義準確的時序約束之后,評估時序路徑。功耗基線則需要為 Vivado 提供正確的翻轉(zhuǎn)信息,以便確定準確的動態(tài)功耗信息。

當您基于基線開始迭代后,應(yīng)在改善時序時復(fù)檢功耗數(shù)值。通常,建議您盡早開啟整套功耗節(jié)省功能,然后對導(dǎo)致出現(xiàn)時序問題的個別項進行縮減,這樣有助于達成適當?shù)钠胶猓瑥亩鴿M足設(shè)計收斂目標。在實現(xiàn)階段盡早聯(lián)動開展功耗分析和時序分析能夠節(jié)省工程設(shè)計時間,實現(xiàn)更準確的工程規(guī)劃。這樣即可留出更多時間用于探索各種工程設(shè)計解決方案,不至于在設(shè)計周期后期才發(fā)現(xiàn)更合適的解決方案。

PART 3

系統(tǒng)性能收斂

Versal 器件是圍繞異構(gòu)計算引擎來構(gòu)建的,這些引擎通過 NoC 或 PL 彼此相連并通過高性能收發(fā)器和 I/O 連接到外部系統(tǒng)。在系統(tǒng)應(yīng)用與映射階段,器件接口和總體計算要求可用于指定器件中實現(xiàn)的每個計算和控制功能的目標性能。每個功能都設(shè)計為映射到最合適的硬件資源,此類資源使用對應(yīng)編程語言和編譯軟件(例如,對應(yīng)嵌入式處理器系統(tǒng)使用系統(tǒng)軟件,對應(yīng) AI 引擎或 PL 內(nèi)核使用 C/C++ 語言、對應(yīng)高性能 PL 內(nèi)核或固件則使用 RTL 等)。

各設(shè)計團隊必須先在功能級別確認功能和期望的性能,然后再將其集成到部分系統(tǒng)應(yīng)用或整個系統(tǒng)中。在集成階段中,功能可能失效,且性能可能降級。由于 Versal 器件所支持的系統(tǒng)應(yīng)用的復(fù)雜性和異構(gòu)性質(zhì),因此必須事先明確并規(guī)劃分析和調(diào)試方法論。

Vitis 和 Vivado 工具均為綜合性且互補性的設(shè)計環(huán)境,可提供在硬件中進行功能仿真、設(shè)計特性報告以及數(shù)據(jù)測量或探測所需的所有功能。具體章節(jié)提供了分步驟分析方法建議,詳情請下載完整版指南進行查閱。

PART 4

配置與調(diào)試

成功完成設(shè)計實現(xiàn)后,下一步就是將設(shè)計加載到器件中并在硬件上運行。配置是指將特定應(yīng)用的數(shù)據(jù)加載到器件內(nèi)部存儲器中的過程。如果設(shè)計在硬件上不滿足要求,則需要進行調(diào)試。具體詳細信息,可參閱相關(guān)資源獲取。

PART 5

確認

Versal ACAP 的多種不同計算域給傳統(tǒng) FPGA 確認方法帶來了諸多挑戰(zhàn)。除了可編程邏輯和處理器子系統(tǒng)外,Versal器件還包含 AI 引擎,使系統(tǒng)確認任務(wù)比傳統(tǒng) FPGA 更復(fù)雜。

此確認方法是圍繞以下關(guān)鍵概念構(gòu)建的:

? 塊/IP 確認:PL 內(nèi)各 RTL 和 HLS IP 可先單獨確認,然后再執(zhí)行系統(tǒng)集成。

? AI 引擎確認:位于接口級別的 AI 引擎可視作為 AXI-MM 或 AXI4-Stream IP。

? 系統(tǒng)確認:完成各塊確認后,即可確認整個系統(tǒng)、使用處理器來協(xié)調(diào)數(shù)據(jù)流、測試矢量生成、監(jiān)控等。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 仿真
    +關(guān)注

    關(guān)注

    54

    文章

    4482

    瀏覽量

    138244
  • ACAP
    +關(guān)注

    關(guān)注

    1

    文章

    54

    瀏覽量

    8709

原文標題:Versal ACAP 系統(tǒng)集成和確認方法指南

文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    使用Aurora 6466b協(xié)議實現(xiàn)AMD UltraScale+ FPGA與AMD Versal自適應(yīng)SoC的對接

    在本博客中,我們將介紹使用 Aurora 6466b 協(xié)議實現(xiàn) AMD UltraScale+ FPGA 與 AMD Versal 自適應(yīng) SoC 的對接。我們還將涵蓋有關(guān) IP 配置、FPGA 之間的連接、時鐘設(shè)置以及復(fù)位拓撲結(jié)構(gòu)的詳細信息。
    的頭像 發(fā)表于 01-13 14:04 ?3385次閱讀
    使用Aurora 6466b協(xié)議實現(xiàn)AMD UltraScale+ FPGA與AMD <b class='flag-5'>Versal</b><b class='flag-5'>自適應(yīng)</b>SoC的對接

    工程師必入!288 元解鎖開發(fā)板

    做項目、練技術(shù)、備賽事卻找不到高性價比開發(fā)板?合眾恒躍重磅福利——ZYNQ系列開發(fā)板限時特惠,HZ-XC-7Z010-SP_EVM寵粉價僅需288元!
    的頭像 發(fā)表于 12-17 17:48 ?757次閱讀
    工程師必入!288 元解鎖<b class='flag-5'>賽</b><b class='flag-5'>靈</b><b class='flag-5'>思</b>開發(fā)板

    AMD Versal自適應(yīng)SoC內(nèi)置自校準的工作原理

    本文提供有關(guān) AMD Versal 自適應(yīng) SoC 內(nèi)置自校準 (BISC) 工作方式的詳細信息。此外還詳述了 Versal 的異步模式及其對 BISC 的影響。
    的頭像 發(fā)表于 10-21 08:18 ?4170次閱讀

    高壓放大器驅(qū)動:基于FPGA的SPGD自適應(yīng)光學(xué)控制平臺的探索

    實驗名稱: 基于FPGA的SPGD自適應(yīng)光學(xué)控制平臺整體設(shè)計 測試目的: 在分析優(yōu)化式自適應(yīng)光學(xué)系統(tǒng)平臺的基礎(chǔ)上,結(jié)合SPGD算法原理以及項目實際需求,對SPGD
    的頭像 發(fā)表于 10-11 17:48 ?854次閱讀
    高壓放大器驅(qū)動:基于FPGA的SPGD<b class='flag-5'>自適應(yīng)</b>光學(xué)控制<b class='flag-5'>平臺</b>的探索

    MicroBlaze V處理器嵌入式設(shè)計用戶指南

    AMD 自適應(yīng)計算文檔按一組標準設(shè)計進程進行組織,以便幫助您查找當前開發(fā)任務(wù)相關(guān)的內(nèi)容。您可以在設(shè)計中心頁面上訪問 AMD Versal 自適應(yīng) SoC 設(shè)計進程。您還可以使用設(shè)計流程助手來更深入了解設(shè)計流程,并找到特定于預(yù)期設(shè)
    的頭像 發(fā)表于 09-25 16:56 ?1042次閱讀
    MicroBlaze V處理器嵌入式設(shè)計用戶<b class='flag-5'>指南</b>

    電磁干擾自適應(yīng)抑制系統(tǒng)平臺全面解析

    電磁干擾自適應(yīng)抑制系統(tǒng)平臺全面解析
    的頭像 發(fā)表于 09-17 16:12 ?664次閱讀
    電磁干擾<b class='flag-5'>自適應(yīng)</b>抑制系統(tǒng)<b class='flag-5'>平臺</b>全面解析

    電磁干擾自適應(yīng)抑制系統(tǒng)平臺全面解析

    電磁干擾自適應(yīng)抑制系統(tǒng)平臺精簡解析 北京華盛恒輝電磁干擾自適應(yīng)抑制系統(tǒng)平臺,是針對復(fù)雜電磁環(huán)境下電子設(shè)備穩(wěn)定運行需求設(shè)計的綜合性解決方案,通過整合多元技術(shù)實現(xiàn)動態(tài)、智能的干擾抑制。以下
    的頭像 發(fā)表于 09-17 16:11 ?474次閱讀

    在AMD Versal自適應(yīng)SoC上使用QEMU+協(xié)同仿真示例

    在任意設(shè)計流程中,仿真都是不可或缺的關(guān)鍵組成部分。它允許用戶在無任何物理硬件的情況下對硬件系統(tǒng)進行確認。這篇簡短的博客將介紹如何使用 QEMU + 協(xié)同仿真來對 AMD Versal 自適應(yīng) SoC
    的頭像 發(fā)表于 08-06 17:21 ?1991次閱讀
    在AMD <b class='flag-5'>Versal</b><b class='flag-5'>自適應(yīng)</b>SoC上使用QEMU+協(xié)同仿真示例

    CYW43907使用AP功能時是否具有自適應(yīng)功能?

    我們想在我們的產(chǎn)品中使用這種芯片來獲得 CE 注冊證書,CE 需要自適應(yīng)功能,但是我們在數(shù)據(jù)表和源包中找不到任何消息。functions 要執(zhí)行如下: 啟動時自動掃描并選擇干擾較小的頻道,遇到干擾
    發(fā)表于 07-09 08:21

    利用AMD VERSAL自適應(yīng)SoC的設(shè)計基線策略

    您是否準備將設(shè)計遷移到 AMD Versal 自適應(yīng) SoC?設(shè)計基線是一種行之有效的時序收斂方法,可在深入研究復(fù)雜的布局布線策略之前,幫您的 RTL 設(shè)計奠定堅實的基礎(chǔ)。跳過這些步驟可能會導(dǎo)致
    的頭像 發(fā)表于 06-04 11:40 ?775次閱讀

    Versal 600G DCMAC Subsystem LogiCORE IP產(chǎn)品指南

    AMD 自適應(yīng)計算文檔按一組標準設(shè)計進程進行組織,以便幫助您查找當前開發(fā)任務(wù)相關(guān)的內(nèi)容。您可以在設(shè)計中心頁面上訪問 AMD Versal 自適應(yīng) SoC 設(shè)計進程。您還可以使用設(shè)計流程助手來更深入了解設(shè)計流程,并找到特定于預(yù)期設(shè)
    的頭像 發(fā)表于 06-03 14:25 ?775次閱讀
    <b class='flag-5'>Versal</b> 600G DCMAC Subsystem LogiCORE IP產(chǎn)品<b class='flag-5'>指南</b>

    適用于Versal的AMD Vivado 加快FPGA開發(fā)完成Versal自適應(yīng)SoC設(shè)計

    設(shè)計、編譯、交付,輕松搞定。更快更高效。 Vivado 設(shè)計套件提供經(jīng)過優(yōu)化的設(shè)計流程,讓傳統(tǒng) FPGA 開發(fā)人員能夠加快完成 Versal 自適應(yīng) SoC 設(shè)計。 面向硬件開發(fā)人員的精簡設(shè)計流程
    的頭像 發(fā)表于 05-07 15:15 ?1327次閱讀
    適用于<b class='flag-5'>Versal</b>的AMD Vivado  加快FPGA開發(fā)完成<b class='flag-5'>Versal</b><b class='flag-5'>自適應(yīng)</b>SoC設(shè)計

    第二代AMD Versal Premium系列SoC滿足各種CXL應(yīng)用需求

    第二代 AMD Versal Premium 系列自適應(yīng) SoC 是一款多功能且可配置的平臺,提供全面的 CXL 3.1 子系統(tǒng)。該系列自適應(yīng) SoC 旨在滿足從簡單到復(fù)雜的各種 CX
    的頭像 發(fā)表于 04-24 14:52 ?1250次閱讀
    第二代AMD <b class='flag-5'>Versal</b> Premium系列SoC滿足各種CXL應(yīng)用需求

    面向AI與機器學(xué)習(xí)應(yīng)用的開發(fā)平臺 AMD/Xilinx Versal? AI Edge VEK280

    解讀: *附件:VEK280_用戶指南 開發(fā)手冊.pdf 一、核心配置與架構(gòu) ? 自適應(yīng)SoC芯片 基于AMD Versal? AI Edge系列VE2802自適應(yīng)SoC,集成AI引擎
    的頭像 發(fā)表于 04-11 18:33 ?2428次閱讀
    面向AI與機器學(xué)習(xí)應(yīng)用的開發(fā)<b class='flag-5'>平臺</b> AMD/Xilinx <b class='flag-5'>Versal</b>? AI Edge VEK280

    GLAD應(yīng)用:大氣像差與自適應(yīng)光學(xué)

    概述 激光在大氣湍流中傳輸時會拾取大氣湍流導(dǎo)致的相位畸變,特別是在長距離傳輸?shù)募す馔ㄐ畔到y(tǒng)中。這種畸變會使傳輸激光的波前劣化。通過在系統(tǒng)中引入自適應(yīng)光學(xué)系統(tǒng),可以對激光傳輸時拾取的低頻畸變進行校正
    發(fā)表于 03-10 08:55