91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何解決高工作頻率的器件高速電路板設(shè)計(jì)信號(hào)完整性問題

是德科技KEYSIGHT ? 來源:是德科技快訊 ? 作者:是德科技快訊 ? 2021-11-11 15:31 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在本文中,我們將回顧在早期的DFT(可測(cè)試性設(shè)計(jì))階段使用邊界掃描標(biāo)準(zhǔn),以增強(qiáng)可測(cè)試性以優(yōu)化您的測(cè)試策略。

您是否面臨著在高工作頻率的器件下,高速電路板設(shè)計(jì)信號(hào)完整性問題?

由于高速走線的阻抗靈敏度,不可能添加測(cè)試探針。

沒有這些測(cè)試探針,就不可能對(duì)組件互連進(jìn)行充分的測(cè)試。更小和更高的復(fù)雜性電路板,電子復(fù)雜性的增長使電子電路板密度增加,減少了增加測(cè)試接入點(diǎn)的空間。

遵循邊界掃描的可測(cè)試性設(shè)計(jì)指南將有助于您解決上述問題。

什么是“可測(cè)試性設(shè)計(jì)”或DFT ?

它是一個(gè)影響組件或系統(tǒng)設(shè)計(jì)的概念,以促進(jìn)最大化測(cè)試,診斷最大的缺陷。

o 包含附加到設(shè)計(jì)中的測(cè)試電路

o 基于邊界掃描標(biāo)準(zhǔn)IEEE 1149.1

o 最大化缺陷檢測(cè)的測(cè)試工具和方法

DFT概念的跨度?

器件級(jí)一直到系統(tǒng)級(jí)

器件級(jí)的DFT

器件是系統(tǒng)的基本模塊,一個(gè)深思熟慮的DFT體系結(jié)構(gòu)總是會(huì)為實(shí)現(xiàn)質(zhì)量確定性帶來回報(bào)。

? 越來越多的芯片供應(yīng)商提供啟用邊界掃描芯片

器件級(jí)DFT- 在IEEE 1149.1中

啟用的器件之間的缺陷檢測(cè)

通過啟用IEEE 1149.1器件能基本實(shí)現(xiàn),檢測(cè)到與其他元器件連接的數(shù)字節(jié)點(diǎn)上電路板上的結(jié)構(gòu)缺陷。

受限在檢測(cè)元器件的IO腳位上

僅限于其上的節(jié)點(diǎn)互連類型

器件級(jí)DFT- 檢測(cè)元器件

內(nèi)部的缺陷(BIST)

芯片內(nèi)部的缺陷檢測(cè)?

可以利用基本邊界掃描單元對(duì)芯片內(nèi)的節(jié)點(diǎn)進(jìn)行故障檢測(cè)。

基于陣列和基于掃描的測(cè)試架構(gòu),用于內(nèi)部缺陷檢測(cè)。

基于掃描的測(cè)試邏輯,以BIST(內(nèi)置自測(cè))的形式,使測(cè)試更加有效和普及,可以隨時(shí)在產(chǎn)品生命周期的任何階段使用。

BIST使測(cè)試生成和測(cè)試應(yīng)用具有成本效益。這使得增加元器件內(nèi)部的測(cè)試覆蓋率成為可能。

增加所需的片上系統(tǒng)(system-on-chip)和包內(nèi)系統(tǒng)(system-in-package)設(shè)計(jì),以及在生命周期的多個(gè)階段(從芯片測(cè)試到系統(tǒng)測(cè)試)中利用靈活測(cè)試方法的架構(gòu)。

提供在不同階段測(cè)試的靈活性,IP可以很容易地重復(fù)利用到不同的SOC。

在元器件上啟用DFT將有助于確保芯片無缺陷。

板級(jí)DFT

如果可用,最后一步是選擇IEEE 1149.X啟用元器件所需的功能。

設(shè)計(jì)團(tuán)隊(duì)必須限定JTAG使能部件,以補(bǔ)充到他們的功能需求和規(guī)范中。

采購團(tuán)隊(duì)對(duì)符合IEEE 1149.1標(biāo)準(zhǔn)的新元器件進(jìn)行認(rèn)證,有利于良好DFT的有效進(jìn)程。

將邏輯電平相同的芯片連接在一起。

良好的做法:

相同邏輯的元器件被鏈接到一起。

最好將電源管理芯片排除在邊界掃描鏈之外,因?yàn)檫@可能會(huì)影響板子測(cè)試期間的穩(wěn)定性。

在復(fù)雜的設(shè)計(jì)中,使用CPLD作為掃描路徑連接器(Scan Path Linker)將在測(cè)試中提供更好的邊界掃描鏈管理和靈活性。

每個(gè)電路(CPU區(qū)塊,數(shù)據(jù)處理區(qū)塊,IO管理,內(nèi)存等)的掃描路徑將有助于獨(dú)立控制TAP信號(hào)。

由多個(gè)板組成的系統(tǒng)的動(dòng)態(tài)配置,使得邊界掃描鏈可以在所有板堆疊后作為一個(gè)系統(tǒng)進(jìn)行測(cè)試。

檢測(cè)由板對(duì)板連接器問題引起的任何缺陷。

對(duì)于多板配置可編程元器件,提供在產(chǎn)品生命周期的任何階段運(yùn)行測(cè)試的選項(xiàng)。

o 環(huán)境室內(nèi)測(cè)試

o 部署后的現(xiàn)場(chǎng)測(cè)試

DFT對(duì)測(cè)試策略的影響

從器件級(jí)到系統(tǒng)級(jí)的良好DFT可以在產(chǎn)品生命周期的任何階段提供測(cè)試的靈活性。

在電路板或系統(tǒng)的設(shè)計(jì)階段,早期的邊界掃描電路進(jìn)行設(shè)計(jì)審核能確保:

在流程的早期識(shí)別缺陷

最大限度地檢測(cè)缺陷,減少誤判

減少報(bào)廢成本,從而增加投資回報(bào)率

減少RMA物流成本

提升品牌價(jià)值

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 測(cè)試
    +關(guān)注

    關(guān)注

    9

    文章

    6203

    瀏覽量

    131368
  • 電路板
    +關(guān)注

    關(guān)注

    140

    文章

    5317

    瀏覽量

    108181

原文標(biāo)題:我們的產(chǎn)品測(cè)試還好嗎?

文章出處:【微信號(hào):是德科技KEYSIGHT,微信公眾號(hào):是德科技KEYSIGHT】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    IDT信號(hào)完整性產(chǎn)品:解決高速信號(hào)傳輸難題

    IDT信號(hào)完整性產(chǎn)品:解決高速信號(hào)傳輸難題 在當(dāng)今的電子設(shè)備中,隨著計(jì)算、存儲(chǔ)和通信應(yīng)用中信號(hào)速度的不斷提高,系統(tǒng)設(shè)計(jì)師面臨著越來越大的
    的頭像 發(fā)表于 03-04 17:10 ?421次閱讀

    使用MATLAB和Simulink進(jìn)行信號(hào)完整性分析

    信號(hào)完整性是保持高速數(shù)字信號(hào)的質(zhì)量的過程。信號(hào)完整性是衡量電
    的頭像 發(fā)表于 01-23 13:57 ?7234次閱讀
    使用MATLAB和Simulink進(jìn)行<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>分析

    PK6350無源探頭在高速數(shù)字總線信號(hào)完整性測(cè)試中的應(yīng)用案例

    ,信號(hào)反射、串?dāng)_、時(shí)序偏差等信號(hào)完整性問題愈發(fā)凸顯,直接影響設(shè)備的傳輸效率與工作穩(wěn)定性。 因此,對(duì)高速數(shù)字總線的
    的頭像 發(fā)表于 01-07 13:41 ?200次閱讀
    PK6350無源探頭在<b class='flag-5'>高速</b>數(shù)字總線<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>測(cè)試中的應(yīng)用案例

    Samtec高速線纜深入解析:高速信號(hào)完整性的關(guān)鍵技術(shù)

    隨著高速計(jì)算、數(shù)據(jù)中心、人工智能和下一代通信系統(tǒng)的快速發(fā)展,高速線束線纜作為信號(hào)傳輸鏈路中的重要環(huán)節(jié),其 信號(hào)完整性(SI) 成為設(shè)計(jì)成功與
    的頭像 發(fā)表于 12-15 17:37 ?599次閱讀

    【書籍評(píng)測(cè)活動(dòng)NO.66】玩轉(zhuǎn)高速電路:基于ANSYS HFSS的無源仿真實(shí)例

    )是電子工程領(lǐng)域中的核心課題,隨著現(xiàn)代電子設(shè)備朝著更高頻率、更大帶寬和更低功耗的方向飛速發(fā)展,信號(hào)完整性問題已從傳統(tǒng)電路設(shè)計(jì)的邊緣問題演變?yōu)闆Q定系統(tǒng)成敗的關(guān)鍵因素。 《玩轉(zhuǎn)
    發(fā)表于 11-06 14:19

    技術(shù)資訊 I 信號(hào)完整性與阻抗匹配的關(guān)系

    絡(luò)參數(shù)。信號(hào)完整性與阻抗匹配之間存在什么關(guān)系?信號(hào)完整性與阻抗匹配密不可分,精確的阻抗匹配對(duì)于確保功率順利傳輸至PCB互連中的負(fù)載器件至關(guān)重
    的頭像 發(fā)表于 09-05 15:19 ?5193次閱讀
    技術(shù)資訊 I <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>與阻抗匹配的關(guān)系

    深圳 9月12-13日《信號(hào)完整性--系統(tǒng)設(shè)計(jì)及案例分析》公開課,即將開課!

    課程名稱:《信號(hào)完整性--系統(tǒng)化設(shè)計(jì)方法及案例分析》講師:于老師時(shí)間地點(diǎn):深圳9月12-13日主辦單位:賽盛技術(shù)課程特色信號(hào)完整性是內(nèi)嵌于PCB設(shè)計(jì)中的一項(xiàng)必備內(nèi)容,無論
    的頭像 發(fā)表于 07-10 11:54 ?458次閱讀
    深圳 9月12-13日《<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>--系統(tǒng)設(shè)計(jì)及案例分析》公開課,即將開課!

    什么是信號(hào)完整性?

    電子發(fā)燒友網(wǎng)站提供《什么是信號(hào)完整性?.pdf》資料免費(fèi)下載
    發(fā)表于 07-09 15:10 ?1次下載

    了解信號(hào)完整性的基本原理

    ,設(shè)計(jì)人員必須注意電路板布局并使用適當(dāng)?shù)膶?dǎo)線和連接器,從而最大限度地減少反射、噪聲和串?dāng)_。此外,還必須了解傳輸線、阻抗、回波損耗和共振等基本原理。 本文將介紹討論信號(hào)完整性時(shí)使用的一些術(shù)語,以及設(shè)計(jì)人員需要考慮的問題,然后介紹
    的頭像 發(fā)表于 05-25 11:54 ?1361次閱讀
    了解<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>的基本原理

    高頻晶振的信號(hào)完整性挑戰(zhàn):如何抑制EMI與串?dāng)_

    高速數(shù)字電路和射頻系統(tǒng)中,高頻晶振作為關(guān)鍵的頻率源,其信號(hào)完整性直接影響整個(gè)系統(tǒng)的性能。隨著電子技術(shù)的飛速發(fā)展,晶振的
    的頭像 發(fā)表于 05-22 15:35 ?937次閱讀
    高頻晶振的<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>挑戰(zhàn):如何抑制EMI與串?dāng)_

    上海 6月20-21日《信號(hào)完整性--系統(tǒng)設(shè)計(jì)及案例分析》公開課,即將開課!

    課程名稱:《信號(hào)完整性--系統(tǒng)化設(shè)計(jì)方法及案例分析》講師:于老師時(shí)間地點(diǎn):上海6月20-21日主辦單位:賽盛技術(shù)課程特色信號(hào)完整性是內(nèi)嵌于PCB設(shè)計(jì)中的一項(xiàng)必備內(nèi)容,無論
    的頭像 發(fā)表于 05-15 15:38 ?578次閱讀
    上海 6月20-21日《<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>--系統(tǒng)設(shè)計(jì)及案例分析》公開課,即將開課!

    信號(hào)完整性測(cè)試基礎(chǔ)知識(shí)

    在當(dāng)今快速發(fā)展的數(shù)字時(shí)代,高速傳輸已成為電子設(shè)備的基本要求。隨著數(shù)據(jù)傳輸速率的不斷提升,信號(hào)完整性(Signal Integrity,簡稱SI)問題變得越來越重要。信號(hào)
    的頭像 發(fā)表于 04-24 16:42 ?4171次閱讀
    <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>測(cè)試基礎(chǔ)知識(shí)

    技術(shù)資訊 | 信號(hào)完整性測(cè)試基礎(chǔ)知識(shí)

    本文重點(diǎn)信號(hào)完整性測(cè)試需要從測(cè)試電路板和原型獲取實(shí)驗(yàn)數(shù)據(jù)并加以分析。在理想的工作流程中,還會(huì)仿真信號(hào)完整
    的頭像 發(fā)表于 04-11 17:21 ?2334次閱讀
    技術(shù)資訊 | <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>測(cè)試基礎(chǔ)知識(shí)

    普源示波器在信號(hào)完整性分析中的應(yīng)用研究

    信號(hào)完整性(Signal Integrity, SI)是電子工程領(lǐng)域中一個(gè)至關(guān)重要的概念,它指的是信號(hào)在傳輸過程中保持其原始特征的能力。在高速數(shù)字
    的頭像 發(fā)表于 03-19 14:20 ?872次閱讀
    普源示波器在<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>分析中的應(yīng)用研究

    電源完整性理論基礎(chǔ)

    隨著 PCB 設(shè)計(jì)復(fù)雜度的逐步提高,對(duì)于信號(hào)完整性的分析除了反射,串?dāng)_以及 EMI 之外,穩(wěn)定可靠的電源供應(yīng)也成為設(shè)計(jì)者們重點(diǎn)研究的方向之一。尤其當(dāng)開關(guān)器件數(shù)目不斷增加,核心電壓不斷減小的時(shí)候,電源
    發(fā)表于 03-10 17:15