91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何用國產(chǎn)APR工具Aguda去做Verilog2Gds

鴻芯微納 ? 來源:鴻芯微納 ? 作者:鴻芯微納 ? 2021-12-22 11:23 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

用國產(chǎn)EDA工具做芯片是什么樣的體驗(yàn)(route篇)

05 Route

接下來進(jìn)入繞線部分,route的部分跟place和cts一樣,也是分成布線和優(yōu)化兩部分,route常用到的操作有三部分:

繞線時需要用到一些特殊的繞線規(guī)則,我們舉例說明:

實(shí)際調(diào)用這些特定的繞線規(guī)則時,把command中的set替換為assign即可。 在AG里的route部分,route和opt被整合成了一個超級命令route_optimize 一如USB接口的發(fā)展史一樣,從早先的Type A/B傻大粗笨易插錯。到現(xiàn)在Typc-c一統(tǒng)天下,連喜歡自己搞一套的Apple都慢慢轉(zhuǎn)向Type-cEDA的各個工具廠商也是一樣,都喜歡使用超級命令來控制各個步驟的運(yùn)行,原因主要是精簡流程和減少人為干涉造成的問題。帶來的問題就是一出錯Debug原因就變得比較復(fù)雜(當(dāng)然對于購買的正版的公司可以祭出召喚AE的終極大招)。 理論上route_optimize完的數(shù)據(jù)基本接近signoff,加上filler,分析完時序、設(shè)計(jì)規(guī)則等等signoff標(biāo)準(zhǔn)后,直接輸出各類交付數(shù)據(jù)。 上面大致就是拿國產(chǎn)APR工具Aguda去做Verilog2Gds的過程。

一點(diǎn)感想

在這次完整走完國產(chǎn)工具的APR flow后,有了真實(shí)體驗(yàn)才有發(fā)言權(quán),來講一講對于EDA甚至半導(dǎo)體行業(yè)的看法。從ZTE被制裁開始,到華為等一眾上了“實(shí)體名單”后,媒體們開始狂轟濫炸,半導(dǎo)體相關(guān)的標(biāo)簽映入各位看客的眼簾。

“新冠”疫情后的消費(fèi)電子品需求暴增更是直接引起了“缺芯”狂潮,甚至隔壁熱心大媽第一次搞清楚我是造芯片的而不是干挨踢的(IT),然后一個勁問我“缺鋅”補(bǔ)哈爾濱制藥的藍(lán)瓶管不管用。環(huán)境造就了這么一鍋熱湯,真正身處其中的“IC牛蛙”們才真的冷暖自知。媒體們天天喊“卡脖子”,嚴(yán)重了講幾乎是“卡身子”,卡得巧手硅農(nóng)難為無米之炊;BAT玩剩下的人均百萬,跑到IC圈來還未綻放已然萎縮,然后留下996和007的“福報(bào)”。 我不喜歡喋喋不休地討論分析說我們沒有這個那個,所以做不了一二三四然后挨了揍;我喜歡說手頭有點(diǎn)啥先做點(diǎn)啥,別把“彎道超車”這種交通法明確規(guī)定違法的行為,當(dāng)成了蛇精的如意反復(fù)念叨“快快顯靈”。

沒有的東西我們一時半會兒也不會馬上有,有的東西可以大膽嘗試用起來,尤其像APR這種可以通過時序分析、形式驗(yàn)證、后端仿真、物理驗(yàn)證等工具進(jìn)一步驗(yàn)證其結(jié)果的正確性的工具??梢杂么蟮母窬终f我們要做完整的數(shù)字電路設(shè)計(jì)的全流程工具,但突破點(diǎn)可以是APR、可以是ECO甚至更細(xì)節(jié)的某個步驟中的點(diǎn)工具,知微見著,不積“硅”步無以至千里,半導(dǎo)體發(fā)展的鐵律早就寫死在古書里了。

所以,如果上天給我再來一次的機(jī)會的話,我會對Aguda說三個字:“再試試 !”

往期回顧

DataPrep 篇

FloorPlan 篇

Place&CTS篇

點(diǎn)擊閱讀原文 加入鴻芯微納

原文標(biāo)題:用國產(chǎn)EDA工具做芯片是什么樣的體驗(yàn)

文章出處:【微信公眾號:鴻芯微納】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54010

    瀏覽量

    465990
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    339

    文章

    30741

    瀏覽量

    264078
  • eda
    eda
    +關(guān)注

    關(guān)注

    72

    文章

    3113

    瀏覽量

    182897

原文標(biāo)題:用國產(chǎn)EDA工具做芯片是什么樣的體驗(yàn)

文章出處:【微信號:giga-da,微信公眾號:鴻芯微納】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    為什么國產(chǎn)MCU的工程生態(tài)很難統(tǒng)一?

    背景 國產(chǎn) MCU 種類多、廠商眾多,生態(tài)碎片化明顯。 主要原因 廠商 SDK 不統(tǒng)一 :API、驅(qū)動結(jié)構(gòu)差異大 開發(fā)工具閉源 :無法統(tǒng)一配置流程 工程模板缺失 :初始化步驟、外設(shè)配置不一致 社區(qū)
    發(fā)表于 01-28 09:25

    2025-2026年MCU生態(tài)全景分析:國產(chǎn)替代的下一個戰(zhàn)場是\"工具鏈\"

    ,問題是:\"為什么你更傾向于選擇STM32而非國產(chǎn)MCU?\" 調(diào)研結(jié)果令人深思: 排名 原因 占比 1 開發(fā)工具不完善 68% 2 文檔不友好 52% 3 社區(qū)支持弱 47
    發(fā)表于 01-27 08:54

    [工具討論] 如果有一款國產(chǎn)圖形化配置工具STM32Cube,支持所有內(nèi)核和廠商MCU,你會用嗎?

    涉及多家廠商芯片時,要在多個工具間切換 如果有一款這樣的工具 我們想和大家討論一個假設(shè)性問題: 如果有一款國產(chǎn)的圖形化配置工具,具備以下特性,你會考慮使用嗎? 核心特性對比 對比維度
    發(fā)表于 01-26 10:30

    行芯科技GloryEX入選國產(chǎn)EDA工具口碑榜

    設(shè)計(jì)收斂效率,內(nèi)存控制也很優(yōu)秀。作為國產(chǎn)EDA方案,GloryEX已達(dá)到工業(yè)級應(yīng)用標(biāo)準(zhǔn),是一款可靠的寄生參數(shù)提取工具?!?/div>
    的頭像 發(fā)表于 12-19 12:52 ?528次閱讀

    Banana Pi 基于龍芯2K3000的國產(chǎn)信創(chuàng)工業(yè)計(jì)算網(wǎng)關(guān)設(shè)計(jì),采用無風(fēng)扇設(shè)計(jì)

    2K3000的國產(chǎn)信創(chuàng)工業(yè)計(jì)算網(wǎng)關(guān)[]() 設(shè)計(jì)原則 設(shè)計(jì)基于2K3000處理器的全功能COM-E(Type6)核心板,覆蓋處理器所有資源,避免因需求變化,而必須對核心板進(jìn)行裁剪及重新設(shè)計(jì)的工作量,增強(qiáng)通用性
    發(fā)表于 12-17 11:06

    巨霖科技分享國產(chǎn)SI仿真工具的破局之道

    11月20日,2025集成電路發(fā)展論壇(成渝)暨三十一屆集成電路設(shè)計(jì)業(yè)展覽會(ICCAD-Expo 2025)在成都正式啟幕。巨霖科技副總經(jīng)理鄧俊勇在“EDA與IC設(shè)計(jì)服務(wù)”專題論壇發(fā)表題為《國產(chǎn) SI 仿真工具破局之道》的演講。
    的頭像 發(fā)表于 12-16 10:14 ?443次閱讀
    巨霖科技分享<b class='flag-5'>國產(chǎn)</b>SI仿真<b class='flag-5'>工具</b>的破局之道

    Amphenol ANYTEK MOS繼電器APR系列:性能卓越,應(yīng)用廣泛

    Amphenol ANYTEK MOS繼電器APR系列:性能卓越,應(yīng)用廣泛 在電子設(shè)備的設(shè)計(jì)中,繼電器是不可或缺的關(guān)鍵元件。Amphenol ANYTEK推出的MOS繼電器APR系列,以其出色的性能
    的頭像 發(fā)表于 12-11 15:10 ?330次閱讀

    芯華章仿真器GalaxSim榮登“國產(chǎn)EDA工具口碑榜”

    為加速推動國產(chǎn)EDA工具生態(tài)建設(shè),發(fā)掘“好用、易用、客戶點(diǎn)贊”的好產(chǎn)品,《中國電子報(bào)》組織“國產(chǎn)EDA工具口碑榜”征集活動,并定向邀請用戶進(jìn)行口碑評價,形成業(yè)內(nèi)首份以用戶真實(shí)體驗(yàn)為首要
    的頭像 發(fā)表于 12-10 21:02 ?4030次閱讀

    是德科技VPS如何用高精度仿真和AI工具重塑安全氣囊開發(fā)流程

    精度,更加速創(chuàng)新,幫助制造商在智能化浪潮中搶占先機(jī)。本文將帶你深入了解,是德科技VPS如何用高精度仿真和AI工具,重塑安全氣囊開發(fā)流程。
    的頭像 發(fā)表于 11-17 10:52 ?573次閱讀
    是德科技VPS如<b class='flag-5'>何用</b>高精度仿真和AI<b class='flag-5'>工具</b>重塑安全氣囊開發(fā)流程

    使用NucleiStudio生成tb仿真需要的.verilog文件

    project編譯后生成仿真需要的.verilog文件: 1.打開一個工程,右鍵選擇工程名,打開Properties: 2.選擇C/C++ Build -&gt;setting,在
    發(fā)表于 11-05 07:07

    國產(chǎn)MCU開始卷開發(fā)工具了?McuStudio是對STM32Cube的拙劣模仿還是真香逆襲?

    看到壇子里老生常談國產(chǎn)MCU模仿STM32,現(xiàn)在戰(zhàn)火已經(jīng)燒到工具鏈了。STM32Cube確實(shí)香,但現(xiàn)在國產(chǎn)陣營里像McuStudio這類圖形化工具也冒了頭。 先說說直觀感受 ? 路子很
    發(fā)表于 10-31 10:18

    RISC-V工具鏈搭建

    /riscv_install_tools/bin中產(chǎn)生riscv工具鏈和pk和spike 至此,工具鏈生成完成。 2.為Rocket-chip創(chuàng)建可以產(chǎn)生RTL的環(huán)境。 1)克隆和測試chisel和firrtl
    發(fā)表于 10-29 08:02

    九霄智能國產(chǎn)EDA工具的突圍之路

    技術(shù)視角,剖開國產(chǎn)EDA工具的真實(shí)發(fā)展脈絡(luò)——那些被汗水浸潤的代碼、被反復(fù)推翻又重構(gòu)的算法模型,以及一家本土科技企業(yè)在解決「卡脖子」困境中選擇的「艱難而正確」的道路。
    的頭像 發(fā)表于 06-06 10:09 ?2668次閱讀
    九霄智能<b class='flag-5'>國產(chǎn)</b>EDA<b class='flag-5'>工具</b>的突圍之路

    TSolidX應(yīng)用:液晶掩膜結(jié)構(gòu)GDSⅡ文件的生成和導(dǎo)出

    Ⅱ文件的一些必要信息 1.2 加載完畢后,即可打開或進(jìn)行編輯 2. 導(dǎo)出GDSⅡ文件 2.1 在Layout軟件中創(chuàng)建好結(jié)構(gòu)后,如下圖找到導(dǎo)出選項(xiàng) 2.2 設(shè)置導(dǎo)出GDSⅡ文件的一些必要信息,并點(diǎn)擊OK按鈕 2.3 導(dǎo)出
    發(fā)表于 05-20 08:45

    FPGA Verilog HDL語法之編譯預(yù)處理

    Verilog HDL語言和C語言一樣也提供了編譯預(yù)處理的功能?!熬幾g預(yù)處理”是Verilog HDL編譯系統(tǒng)的一個組成部分。Verilog HDL語言允許在程序中使用幾種特殊的命令(它們不是一般
    的頭像 發(fā)表于 03-27 13:30 ?1435次閱讀
    FPGA <b class='flag-5'>Verilog</b> HDL語法之編譯預(yù)處理