91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DDR仿真需要提取到多少頻率?

微云疏影 ? 來源:一博科技 ? 作者:黃剛 ? 2022-04-07 15:55 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

DDR仿真作為一個非常普遍的仿真模塊,基本上入門SI行業(yè)的人都會首先接觸到。記得本人剛接觸這個行業(yè)的時候,也是先接觸DDR模塊的仿真。從DDR2到DDR4,可能很多同行都一直使用同一套的仿真方法,就是先提取無源鏈路(RLC鏈路或者S參數(shù)),再加入有源的模型(例如IBIS模型),然后碼型跑起來,芯片驅(qū)動接收配置調(diào)起來就能看到掃描的結(jié)果。

有源的模型這個沒什么好說的,就擺在這里,我們也只能管管模型對不對。那我們說說提取鏈路的無源參數(shù)吧。我們以DDR4的數(shù)據(jù)信號(2400Mbps)為例來說明。我們看到2400Mbps,大家都知道該速率對于的最高碼型的頻率為1200MHz,也就是我們所說的基頻。那我們在提取鏈路的S參數(shù)時,是不是只需要提取到1200MHz就好了呢?

我們首先來看看提取到下面三個頻率后加入有源模型的波形差異。

pYYBAGJOmQyANvdUAABXfI1dCRQ360.jpg

信號波形如下所示:

poYBAGJOmQyAWy1YAABiMtH_KEk710.jpg

可以看到提取到不同的頻率對波形的差別很大,尤其在1.2GHz和2.4GHz的差別,幾乎上升/下降沿都對不上,而2.4GHz和4.8GHz時在穩(wěn)定電平上的波形也有不小的差異。

那我們再提取更高的頻率看看,如下:

pYYBAGJOmQyAZM8KAABGViKXCR4106.jpg

然后我們再來看看波形結(jié)果,可以看到在這幾個頻率下,無論是沿還是穩(wěn)定電平的振蕩情況都比較接近,區(qū)別不大了。

poYBAGJOmQ2APOHdAABn6xxFmm0166.jpg

看來我們提取無源參數(shù)的時候還真不能只按照基頻來提取。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • DDR4
    +關(guān)注

    關(guān)注

    12

    文章

    345

    瀏覽量

    43083
  • 有源
    +關(guān)注

    關(guān)注

    0

    文章

    153

    瀏覽量

    23583
  • 數(shù)據(jù)信號
    +關(guān)注

    關(guān)注

    0

    文章

    61

    瀏覽量

    12297
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    Amphenol FCI Basics MicroSpaceXS? 提取工具解析

    Amphenol 的 FCI Basics 提取工具是專門為線束返工而設(shè)計(jì)的。當(dāng)需要對線束進(jìn)行重新加工時,它可以專業(yè)地移除端子定位保險(xiǎn)裝置(Terminal Positioning Assurance,TPA)和壓
    的頭像 發(fā)表于 12-11 16:00 ?404次閱讀

    DDR training的產(chǎn)生原因

    信號完整性(Signal Integrity, SI)問題:隨著DDR內(nèi)存頻率的提高,信號完整性問題變得更加突出。高速信號在傳輸過程中會受到各種因素的影響,如反射、串?dāng)_、噪聲干擾等,這些問題會導(dǎo)致
    的頭像 發(fā)表于 11-17 10:25 ?3941次閱讀
    <b class='flag-5'>DDR</b> training的產(chǎn)生原因

    銣原子頻率標(biāo)準(zhǔn) 石英頻標(biāo) 基準(zhǔn)頻率

    頻率
    jf_47371611
    發(fā)布于 :2025年11月12日 14:27:06

    到底DDR走線能不能參考電源層???

    設(shè)計(jì),我們需要更謹(jǐn)慎的去對待它,最好有一些仿真數(shù)據(jù)的支撐來確認(rèn)更大的成功率才行! 問題:大家有沒有做過一些覺得是非常規(guī)的DDR設(shè)計(jì),可以分享下? 關(guān)于一博: 一博科技成立于2003年3月,深圳創(chuàng)業(yè)板
    發(fā)表于 11-11 17:46

    DDR存儲拓展教程

    的XC7A200T系列,他們的開發(fā)板FPGA型號也和我們今年比賽用板有很大的不同。這些地方都需要我們仔仔細(xì)細(xì)地閱讀源碼去做平臺的移植工作。 三、平臺移植 關(guān)于DDR的拓展工程都在yrtl
    發(fā)表于 10-28 07:25

    DDR5 設(shè)計(jì)指南(一):DDR5 VS LPDDR5

    “ ?本文將詳細(xì)介紹 DDR5、LPDDR5 的技術(shù)細(xì)節(jié)以及 Layout 的規(guī)范要求。然后比較 CAMM2 模組與 SODIMM 的差別。? ” ?? 本文將介紹什么是 DDR5,DDR5 和之前
    的頭像 發(fā)表于 10-27 19:28 ?9769次閱讀
    <b class='flag-5'>DDR</b>5 設(shè)計(jì)指南(一):<b class='flag-5'>DDR</b>5 VS LPDDR5

    E203分享之DDR擴(kuò)展方案實(shí)施流程(中)

    的S00_AXI_ACLK、M00_AXI_ACLK,分別接系統(tǒng)頂層時鐘hfextclk、mig產(chǎn)生的用戶時鐘ui_clk,以此來實(shí)現(xiàn)跨時鐘域。 (2)例化DDR3模型(仿真的時候需要用,vivado
    發(fā)表于 10-24 07:25

    基于DDR200T開發(fā)板的e203進(jìn)行DDR3擴(kuò)展

    ,本隊(duì)將clock period設(shè)置為400MHZ,使得DDR引出的clk時鐘為100MHZ,通過該時鐘分頻出E203所需要的時鐘頻率(基于多次測試,本隊(duì)將E203的時鐘頻率設(shè)置為20
    發(fā)表于 10-21 12:43

    DDR器件管腳說明

    DDR是硬件設(shè)計(jì)的重要一環(huán),作為一名硬件工程師除了對DDR基礎(chǔ)和原理要有了解外,最重要的也就是對DDR控制器的掌握。本文章從DDR外部管腳的角度進(jìn)行描述,學(xué)習(xí)
    的頭像 發(fā)表于 10-10 09:15 ?2761次閱讀
    <b class='flag-5'>DDR</b>器件管腳說明

    一文詳解頻率合成技術(shù)

    離散的值,可以通過濾波器和開關(guān)的選擇性提取出我們需要的指定輸出頻率,最后通過放大濾波電路輸出。直接模擬頻率合成技術(shù)屬于發(fā)展的早期階段,它的特點(diǎn)是較高分辨率和穩(wěn)定度,跳變頻時間短,但是也
    的頭像 發(fā)表于 05-20 14:05 ?1.7w次閱讀
    一文詳解<b class='flag-5'>頻率</b>合成技術(shù)

    TPS51116 完整的DDRDDR2、DDR3、DDR3L、LPDDR3 和 DDR4 電源解決方案同步降壓控制器數(shù)據(jù)手冊

    TPS51116為 DDR/SSTL-2、DDR2/SSTL-18、DDR3/SSTL-15、DDR3L、LPDDR3 和 DDR4 內(nèi)存系
    的頭像 發(fā)表于 04-29 16:38 ?1224次閱讀
    TPS51116 完整的<b class='flag-5'>DDR</b>、<b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR</b>3、<b class='flag-5'>DDR</b>3L、LPDDR3 和 <b class='flag-5'>DDR</b>4 電源解決方案同步降壓控制器數(shù)據(jù)手冊

    DDR模塊的PCB設(shè)計(jì)要點(diǎn)

    在高速PCB設(shè)計(jì)中,DDR模塊是絕對繞不過去的一關(guān)。無論你用的是DDR、DDR2還是DDR3,只要設(shè)計(jì)不規(guī)范,后果就是——信號反射、時序混亂、系統(tǒng)頻繁死機(jī)。
    的頭像 發(fā)表于 04-29 13:51 ?2881次閱讀
    <b class='flag-5'>DDR</b>模塊的PCB設(shè)計(jì)要點(diǎn)

    TPS51216-EP 增強(qiáng)型產(chǎn)品 完整的 DDR2、DDR3 和 DDR3L 內(nèi)存電源解決方案 同步降壓控制器數(shù)據(jù)手冊

    TPS51216-EP 以最低的總成本和最小的空間為 DDR2、DDR3 和 DDR3L 內(nèi)存系統(tǒng)提供完整的電源。它將同步降壓穩(wěn)壓控制器 (VDDQ) 與 2A 灌/拉跟蹤 LDO (VTT) 和緩
    的頭像 發(fā)表于 04-26 11:12 ?871次閱讀
    TPS51216-EP 增強(qiáng)型產(chǎn)品 完整的 <b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR</b>3 和 <b class='flag-5'>DDR</b>3L 內(nèi)存電源解決方案 同步降壓控制器數(shù)據(jù)手冊

    大型文件秒開、多開任務(wù)流暢——DDR5的優(yōu)勢遠(yuǎn)不止頻率

    如果把CPU比作廚師,內(nèi)存就是廚房的操作臺,DDR5內(nèi)存相當(dāng)于給廚師換了一個更大、更快、更整潔的操作臺,做起菜來自然效率提升。隨著DDR5內(nèi)存價(jià)格逐步下降,這項(xiàng)具備更高帶寬和超大容量的新技術(shù),正在
    的頭像 發(fā)表于 04-18 10:34 ?71次閱讀
    大型文件秒開、多開任務(wù)流暢——<b class='flag-5'>DDR</b>5的優(yōu)勢遠(yuǎn)不止<b class='flag-5'>頻率</b>

    DDR3 SDRAM配置教程

    DDR3 SDRAM(Double-Data-Rate ThreeSynchronous Dynamic Random Access Memory)是DDR SDRAM的第三代產(chǎn)品,相較于DDR2,
    的頭像 發(fā)表于 04-10 09:42 ?4168次閱讀
    <b class='flag-5'>DDR</b>3 SDRAM配置教程