91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

定制RISC-V處理器簡(jiǎn)化設(shè)計(jì)驗(yàn)證

星星科技指導(dǎo)員 ? 來源:嵌入式計(jì)算設(shè)計(jì) ? 作者:Brandon Lewis,Saumi ? 2022-06-21 09:40 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

RISC-V 被稱為開放標(biāo)準(zhǔn)指令集架構(gòu) (ISA),其基本指令已被凍結(jié)以最小化復(fù)雜性。但最近它添加了廣泛的自定義擴(kuò)展和增強(qiáng)功能,使其在構(gòu)建特定應(yīng)用系統(tǒng)的 SoC 設(shè)計(jì)人員中越來越受歡迎。

這些架構(gòu)中采用的定制功能通常通過硬件/軟件協(xié)同設(shè)計(jì)策略得到增強(qiáng),該策略優(yōu)化軟件以最大限度地發(fā)揮 RISC-V 處理器 IP 的專業(yè)能力。

但無論系統(tǒng)是否在軟硬件協(xié)同設(shè)計(jì)環(huán)境中開發(fā),構(gòu)建穩(wěn)定的 SoC 設(shè)計(jì)和驗(yàn)證流程的過程仍然涉及大量設(shè)置和耗時(shí)的手動(dòng)更改。研究估計(jì) SoC 驗(yàn)證占用了 SoC 總設(shè)計(jì)時(shí)間和成本的 50-80%,而且使用 RISC-V 處理器的驗(yàn)證工程師的工作量比 Arm SoC 還要多,因?yàn)?CPU 本身以及任何定制都必須經(jīng)過驗(yàn)證。

RISC-硬件設(shè)計(jì)驗(yàn)證提供商 Imperas 最近的一份聲明稱:“開源 IP 的日益普及也促進(jìn)了將驗(yàn)證作為 SoC 項(xiàng)目初始階段的傳入質(zhì)量檢查的團(tuán)隊(duì)的增長(zhǎng)?!?V 處理器模型和用于軟件仿真的虛擬原型,讀取?!按送?,修改或擴(kuò)展基本核心功能的設(shè)計(jì)選項(xiàng)從一開始就取決于一個(gè)有效的設(shè)計(jì)驗(yàn)證框架。”

圍繞可定制的 RISC-V IP 規(guī)范化驗(yàn)證

事實(shí)上,隨著 RISC-V 的成熟,越來越多的設(shè)計(jì)團(tuán)隊(duì)選擇“修改或擴(kuò)展基本核心功能”,以至于 RISC-V 基金會(huì)已經(jīng)組織了特殊興趣小組來規(guī)范目標(biāo)用例的擴(kuò)展功能集。這些工作組可以在下圖的左側(cè)看到,自春季發(fā)布該表以來,其中許多已經(jīng)從待處理轉(zhuǎn)變?yōu)榛顒?dòng)。

pYYBAGKxIgaAanVUAAFr6SGCCxc966.png

作為回應(yīng),ImperasDV 工具正在尋求通過與當(dāng)前 UVM SystemVerilog 技術(shù)兼容的“黃金參考模型”來簡(jiǎn)化 RISC-V SoC 設(shè)計(jì)驗(yàn)證過程。它的環(huán)境采用鎖步比較設(shè)計(jì)驗(yàn)證方法,允許在 Verilog 或 SystemVerilog 中編程的被測(cè)設(shè)備 (DUT) 運(yùn)行和構(gòu)建裝配級(jí)程序。這有助于解決異步事件,從而在發(fā)現(xiàn)錯(cuò)誤時(shí)減少調(diào)試分析時(shí)間。

poYBAGKxIg-ANrAYAAJm9fDkFsM487.png

該工具的主要組成部分是:

指令測(cè)試生成器

RTL DUT 子系統(tǒng)

功能覆蓋測(cè)量

測(cè)試臺(tái)/線束

命令 DV 子系統(tǒng)

該工具的外殼可容納整個(gè) RISC-V ISA,包括特權(quán)操作模式,并與最新的 Vector、DSP/SIMD、Bitmanip 和 Crypto (Scalar) 擴(kuò)展兼容。從架構(gòu)的角度來看,ImperasDV 提供了一個(gè)支持 RISC-V 驗(yàn)證接口 (RVVI) 標(biāo)準(zhǔn)的驗(yàn)證環(huán)境。這簡(jiǎn)化了客戶 RTL、參考模型和測(cè)試平臺(tái)之間的集成。

pYYBAGKxIheAd1A_AAJ6f6OzbSE015.png

如前所述,該集成有助于復(fù)雜超標(biāo)量流水線的鎖步和比較驗(yàn)證,并且該平臺(tái)可以容納多個(gè)硬件線程并完成無序指令。Imperas 的黃金參考模型確保平臺(tái)評(píng)估的操作數(shù)據(jù)正確執(zhí)行,即使跨不同版本,這要?dú)w功于對(duì)特定修訂的可配置版本控制支持。

開源協(xié)同設(shè)計(jì)現(xiàn)在開始

ImperasDV RISC-V 驗(yàn)證工具鏈已被許多半導(dǎo)體行業(yè)領(lǐng)先的 RISC-V 供應(yīng)商采用,其中一些供應(yīng)商已經(jīng)擁有可工作的硅原型,目前正在開展第二代設(shè)計(jì)。其中包括 Codasip、EM Microelectronics (Swatch)、NSITEXE (Denso)、Nvidia Networking (Mellanox)、OpenHW Group、MIPS Technology、Seagate Technology、Silicon Labs 和 Valtrix Systems,以及其他尚未公開的公司。

當(dāng)然,我們還沒有解決硬件/軟件協(xié)同設(shè)計(jì)等式的另一面:嵌入式軟件開發(fā)。在這里,Imperas 還通過建模和仿真解決方案加快設(shè)計(jì)周期,只是這些解決方案基于開源開放虛擬平臺(tái) (OVP) 模型。

該公司的riscvOVPsim 指令集模擬器 (ISS)允許以高達(dá) 1,000 MIPS 的速度開發(fā)和調(diào)試針對(duì) RISC-V 處理器目標(biāo)的代碼。它利用 Imperas 的 OVP 快速處理器模型庫來提供指令精確的單核 RISC-V 配置和變體,甚至被 RISC-V 基金會(huì)的合規(guī)性框架和測(cè)試套件使用。

pYYBAGKxIiGAMCknAAJyD__iF7M074.png

最重要的是,可以從 GitHub 免費(fèi)下載riscvOVPsim,并且可以在www.ovpworld.org/riscvOVPsimPlus找到包含新 RISC-V 矢量擴(kuò)展的增強(qiáng)測(cè)試套件。

riscvOVPsim 的可用升級(jí)包括虛擬平臺(tái)開發(fā)和仿真、多核軟件開發(fā)、可擴(kuò)展平臺(tái)套件和多處理器主機(jī) (MPonMP) 加速軟件上的 QuantumLeap 多處理器目標(biāo)。

Imperas 產(chǎn)品組合以及來自快速發(fā)展的 RISC-V 生態(tài)系統(tǒng)的其他工具,為您今天開始自己的開放式處理器設(shè)計(jì)提供了足夠的資源。

作者:Brandon Lewis,Saumitra Jagdale

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20248

    瀏覽量

    252128
  • soc
    soc
    +關(guān)注

    關(guān)注

    40

    文章

    4574

    瀏覽量

    229079
  • 仿真
    +關(guān)注

    關(guān)注

    54

    文章

    4480

    瀏覽量

    138209
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    新思科技VC Formal解決方案在RISC-V驗(yàn)證中的應(yīng)用

    ——地球上人均 6 顆。從“RISC-V 將無處不在”到“RISC-V,就現(xiàn)在”,RISC-V 已幾乎覆蓋所有應(yīng)用。當(dāng)前,RISC-V 已成功躋身世界主流
    的頭像 發(fā)表于 02-24 16:38 ?476次閱讀

    重磅合作!Quintauris 聯(lián)手 SiFive,加速 RISC-V 在嵌入式與 AI 領(lǐng)域落地

    之后,要打造的是高可靠性、高能效還支持可擴(kuò)展的 RISC-V 設(shè)計(jì)方案。而且合作的核心目標(biāo)特別明確: 讓 RISC-V 處理器在嵌入式、物聯(lián)網(wǎng)、AI 系統(tǒng)里更快普及; 用集成式 IP 和軟件平臺(tái)
    發(fā)表于 12-18 12:01

    Andes晶心科技推出全新32位RISC-V處理器D23-SE

    Andes晶心科技為高效能、低功耗32/64位元RISC-V處理器的領(lǐng)先供應(yīng)商,今日宣布推出全新D23-SE核心。這款處理器體積小巧且具備功能安全設(shè)計(jì),專為功能車用安全應(yīng)用打造。 D23-SE 以
    的頭像 發(fā)表于 12-17 10:51 ?1808次閱讀

    直播預(yù)約 |開源芯片系列講座第30期:“一生一芯”計(jì)劃——從零開始設(shè)計(jì)自己的RISC-V處理器芯片

    鷺島論壇開源芯片系列講座第30期「“一生一芯”計(jì)劃從零開始設(shè)計(jì)自己的RISC-V處理器芯片」11月17日(周三)20:00精彩開播期待與您云相聚,共襄學(xué)術(shù)盛宴!|直播信息報(bào)告題目“一生一芯”計(jì)劃
    的頭像 發(fā)表于 11-10 12:03 ?811次閱讀
    直播預(yù)約 |開源芯片系列講座第30期:“一生一芯”計(jì)劃——從零開始設(shè)計(jì)自己的<b class='flag-5'>RISC-V</b><b class='flag-5'>處理器</b>芯片

    為什么RISC-V是嵌入式應(yīng)用的最佳選擇

    最近RISC-V基金會(huì)在社交媒體上發(fā)文,文章說物聯(lián)網(wǎng)和嵌入式系統(tǒng)正在迅速發(fā)展,需要更高的計(jì)算性能、更低的功耗和人工智能。RISC-V是為未來而建的,包括超高效的MCU到高性能應(yīng)用處理器,RIS
    的頭像 發(fā)表于 11-07 10:09 ?1600次閱讀

    基于E203 RISC-V的音頻信號(hào)處理系統(tǒng) -協(xié)處理器的乘累加過程

    協(xié)處理器簡(jiǎn)介 RISC-V具有很高的可擴(kuò)展性,既預(yù)留出了指令編碼空間,也提供了預(yù)定義的Custom指令;RISC-V的標(biāo)準(zhǔn)指令集僅使用了少部分指令編碼空間,更多的指令編碼空間被預(yù)留給用戶進(jìn)行擴(kuò)展
    發(fā)表于 10-28 06:18

    提高RISC-V在Drystone測(cè)試中得分的方法

    Drystone 是一種常用的計(jì)算機(jī)性能基準(zhǔn)測(cè)試,主要用來測(cè)量整數(shù)(非浮點(diǎn))計(jì)算性能。 影響 RISC-V 在 Drystone 測(cè)試中得分的因素主要有以下幾個(gè): 處理器核心設(shè)計(jì):處理器核心
    發(fā)表于 10-21 13:58

    利用事務(wù)級(jí)加速實(shí)現(xiàn)高速、高質(zhì)量的RISC-V驗(yàn)證

    引言RISC-V架構(gòu)以其開放性和高度可定制的特性,正在重塑處理器設(shè)計(jì)格局。然而,這種靈活性也帶來了顯著的驗(yàn)證挑戰(zhàn),使其驗(yàn)證復(fù)雜度遠(yuǎn)超傳統(tǒng)固定
    的頭像 發(fā)表于 09-18 10:08 ?2019次閱讀
    利用事務(wù)級(jí)加速實(shí)現(xiàn)高速、高質(zhì)量的<b class='flag-5'>RISC-V</b><b class='flag-5'>驗(yàn)證</b>

    明晚開播 |開源芯片系列講座第28期:高性能RISC-V處理器芯片

    鷺島論壇開源芯片系列講座第28期「高性能RISC-V處理器芯片」明晚(30日)20:00精彩開播期待與您云相聚,共襄學(xué)術(shù)盛宴!|直播信息報(bào)告題目高性能RISC-V處理器芯片報(bào)告簡(jiǎn)介
    的頭像 發(fā)表于 07-29 17:02 ?1306次閱讀
    明晚開播 |開源芯片系列講座第28期:高性能<b class='flag-5'>RISC-V</b>微<b class='flag-5'>處理器</b>芯片

    開芯院采用芯華章P2E硬件驗(yàn)證平臺(tái)加速RISC-V驗(yàn)證

    學(xué),基于開芯院昆明湖4核設(shè)計(jì),預(yù)期實(shí)現(xiàn)倍數(shù)級(jí)的效率提升,解決RISC-V CPU設(shè)計(jì)在驗(yàn)證中用例運(yùn)行時(shí)間長(zhǎng)和調(diào)試難度大的雙重挑戰(zhàn)。 復(fù)雜的RISC-V處理器設(shè)計(jì)
    的頭像 發(fā)表于 07-18 10:08 ?2465次閱讀
    開芯院采用芯華章P2E硬件<b class='flag-5'>驗(yàn)證</b>平臺(tái)加速<b class='flag-5'>RISC-V</b><b class='flag-5'>驗(yàn)證</b>

    直播預(yù)約 |開源芯片系列講座第28期:高性能RISC-V處理器芯片

    鷺島論壇開源芯片系列講座第28期「高性能RISC-V處理器芯片」7月30日(周三)20:00精彩開播期待與您云相聚,共襄學(xué)術(shù)盛宴!|直播信息報(bào)告題目高性能RISC-V處理器芯片報(bào)告
    的頭像 發(fā)表于 07-14 17:34 ?1248次閱讀
    直播預(yù)約 |開源芯片系列講座第28期:高性能<b class='flag-5'>RISC-V</b>微<b class='flag-5'>處理器</b>芯片

    RISC-V和ARM有何區(qū)別?

    在微處理器架構(gòu)領(lǐng)域,ARM與RISC-V是兩個(gè)備受關(guān)注的體系。ZLG致遠(yuǎn)電子在推出ARM核心版后,又推出了基于RISC-V的MR6450核心版,這引發(fā)了人們對(duì)這兩種架構(gòu)差異的深入探討。ARM
    的頭像 發(fā)表于 06-24 11:38 ?2015次閱讀
    <b class='flag-5'>RISC-V</b>和ARM有何區(qū)別?

    HPM5E31IGN單核 32 位 RISC-V 處理器

    HPM5E31IGN單核 32 位 RISC-V 處理器在當(dāng)今嵌入式系統(tǒng)領(lǐng)域,RISC-V架構(gòu)正以開源、靈活和高性價(jià)比的優(yōu)勢(shì)快速崛起。HPM5E31IGN作為先楫半導(dǎo)體的一款單核32位RISC
    發(fā)表于 05-29 09:23

    HXS320F28027數(shù)字信號(hào)處理器(32位RISC-V DSP)

    HXS320F28027數(shù)字信號(hào)處理器(32位RISC-V DSP)HXS320F28027是中科昊芯(Haawking)基于自主研發(fā)的H28x內(nèi)核推出的32位定點(diǎn)RISC-V DSP架構(gòu)數(shù)字信號(hào)
    發(fā)表于 05-21 10:21

    Condor使用Cadence托管云服務(wù)開發(fā)高性能RISC-V處理器

    Condor 是一家美國初創(chuàng)企業(yè),致力于開發(fā)高性能 RISC-V處理器。公司的目標(biāo)是通過創(chuàng)新技術(shù)徹底革新整個(gè)行業(yè),打破高性能計(jì)算的極限。
    的頭像 發(fā)表于 05-08 09:03 ?1071次閱讀