91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

開芯院采用芯華章P2E硬件驗(yàn)證平臺加速RISC-V驗(yàn)證

工程師 ? 來源:廠商供稿 ? 作者:芯華章科技 ? 2025-07-18 10:08 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

近日,系統(tǒng)級驗(yàn)證 EDA 解決方案提供商芯華章科技與北京開源芯片研究院(以下簡稱 “開芯院”)宣布,雙方基于芯華章的P2E 硬件驗(yàn)證系統(tǒng)雙模驗(yàn)證平臺,共同探索適用于 RISC-V 架構(gòu)的高效驗(yàn)證方法學(xué),基于開芯院昆明湖4核設(shè)計(jì),預(yù)期實(shí)現(xiàn)倍數(shù)級的效率提升,解決RISC-V CPU設(shè)計(jì)在驗(yàn)證中用例運(yùn)行時間長和調(diào)試難度大的雙重挑戰(zhàn)。

復(fù)雜的RISC-V處理器設(shè)計(jì)驗(yàn)證,往往存在用例運(yùn)行時間長和調(diào)試難度大的雙重挑戰(zhàn),因此CPU 設(shè)計(jì)團(tuán)隊(duì)通常利用雙平臺配合實(shí)現(xiàn)驗(yàn)證任務(wù),傳統(tǒng)驗(yàn)證方法帶來的挑戰(zhàn)如下:

Prototyping 平臺負(fù)責(zé)大量軟件測試、性能分析等,但軟件測試作為 CPU 子系統(tǒng)的主力驗(yàn)證方法,依然會遇到 RTL 設(shè)計(jì)問題,Prototyping平臺由于自身的調(diào)試能力問題導(dǎo)致調(diào)試效率較低;

Emulator 平臺負(fù)責(zé) CPU 指令集級別隨機(jī)驗(yàn)證、初始軟件測試版本構(gòu)建和深度問題調(diào)試,但由于Prototyping 和 Emulator 平臺的驗(yàn)證環(huán)境的差異,可能導(dǎo)致 Emulator 平臺無法復(fù)現(xiàn)問題,Emulator 運(yùn)行速率低導(dǎo)致 case 運(yùn)行時間過長。

因此,開發(fā)一套針對RISC-V 架構(gòu)的高效驗(yàn)證方法學(xué)迫在眉睫。

芯華章的P2E 硬件驗(yàn)證系統(tǒng)集成了原型驗(yàn)證和硬件仿真雙模式,依托自主研發(fā)的一體化 HPE Compiler,支持芯片設(shè)計(jì)的自動綜合、智能分割、優(yōu)化實(shí)現(xiàn)和深度調(diào)試。該平臺基于統(tǒng)一芯片、硬件和軟件,實(shí)現(xiàn)了硬件仿真和原型驗(yàn)證的無縫集成,能有效縮短芯片驗(yàn)證周期,已在獲得國內(nèi)外眾多頭部芯片設(shè)計(jì)廠商的廣泛采用。

針對CPU 設(shè)計(jì)驗(yàn)證的雙重挑戰(zhàn),芯華章和開芯院充分利用HuaProP2E雙模能力,開發(fā)出一套高效、全面的驗(yàn)證方法學(xué):

基于相同的驗(yàn)證環(huán)境,同樣的編譯流程,相同的硬件平臺,同時構(gòu)建 Prototyping DB 和 Emulator DB,確保了不同平臺之間差異最?。?/p>

驗(yàn)證工程師在 Prototyping DB 運(yùn)行測試用例,一旦遇到深層問題,切換到 Emulator DB 實(shí)施硬件調(diào)試;

Emulator DB 提供靈活 trigger 和全信號可視的能力,為深層調(diào)試提供保障。

2025 年 7 月 11 日,本次合作的研究成果發(fā)布,基于昆明湖4 核設(shè)計(jì),在相同的驗(yàn)證環(huán)境下,同時產(chǎn)生 Prototyping 和 Emulator 雙 DB,其中 Prototyping 性能達(dá)到 9.2MHz,Emulator 性能為 5.2MHz。Emulator 平臺開啟 massive probe 功能,添加 230萬條信號 用于 Core 的調(diào)試,并添加 dynamic trigger 功能用于高速定位出錯的時間點(diǎn)。

此外,此次探索完全基于芯華章云平臺進(jìn)行部署和調(diào)試。從對RISC-V 感興趣的設(shè)計(jì)公司角度來看,這極大簡化了 RISC-V IP 的評估成本,設(shè)計(jì)公司直接登錄云平臺即可實(shí)施評估;從開芯院角度而言,更多的玩家在線體驗(yàn)和測試也有助于 RISC-V IP 更快地收斂和成熟。

開芯院唐丹博士:

“RISC-V 生態(tài)的繁榮離不開高效的驗(yàn)證技術(shù)支持。與芯華章的合作,能夠充分整合雙方資源,有望為 RISC-V 驗(yàn)證方法學(xué)帶來新的突破,進(jìn)一步提升我國在開源芯片領(lǐng)域的技術(shù)競爭力?!?/p>

芯華章聯(lián)合CEO謝仲輝表示

“此次與開芯院的合作,是芯華章在推動國產(chǎn) EDA 技術(shù)與開源芯片生態(tài)融合發(fā)展道路上的重要一步。我們希望通過雙方的共同努力,能夠?yàn)?RISC-V 處理器的驗(yàn)證難題提供創(chuàng)新解決方案,助力 RISC-V 架構(gòu)在更多領(lǐng)域?qū)崿F(xiàn)廣泛應(yīng)用?!?/p>

隨著合作的深入開展,芯華章與開芯院將持續(xù)分享研究成果,推動相關(guān)技術(shù)在行業(yè)內(nèi)的應(yīng)用與推廣,為國產(chǎn)RISC-V 處理器的研發(fā)與產(chǎn)業(yè)發(fā)展貢獻(xiàn)力量。

b7f7cb98-6378-11f0-a6aa-92fbcf53809c.jpg

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • eda
    eda
    +關(guān)注

    關(guān)注

    72

    文章

    3113

    瀏覽量

    182819
  • 硬件驗(yàn)證
    +關(guān)注

    關(guān)注

    0

    文章

    4

    瀏覽量

    6289
  • RISC-V
    +關(guān)注

    關(guān)注

    48

    文章

    2883

    瀏覽量

    52923
  • 芯華章
    +關(guān)注

    關(guān)注

    0

    文章

    195

    瀏覽量

    11979
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    思爾、MachineWare與Andes晶心科技聯(lián)合推出RISC-V協(xié)同仿真方案,加速芯片開發(fā)

    前言思爾、MachineWare與晶心科技(AndesTechnology)聯(lián)合發(fā)布一款協(xié)同仿真解決方案,旨在應(yīng)對日益復(fù)雜的RISC-V芯片設(shè)計(jì)。該方案融合了MachineWare的SIM-V虛擬
    的頭像 發(fā)表于 01-22 10:03 ?604次閱讀
    思爾<b class='flag-5'>芯</b>、MachineWare與Andes晶心科技聯(lián)合推出<b class='flag-5'>RISC-V</b>協(xié)同仿真方案,<b class='flag-5'>加速</b>芯片開發(fā)

    思爾原型驗(yàn)證系統(tǒng)助力昆明湖V2成功啟動GUI OpenEuler

    近日,院團(tuán)隊(duì)同思爾(S2C)在新一代原型驗(yàn)證系統(tǒng)S8-100上成功完成對雙核RISC-V
    的頭像 發(fā)表于 11-19 11:10 ?727次閱讀
    思爾<b class='flag-5'>芯</b>原型<b class='flag-5'>驗(yàn)證</b>系統(tǒng)助力昆明湖<b class='flag-5'>V2</b>成功啟動GUI OpenEuler

    喜訊|昊RISC-V DSP榮獲“中國RISC-V生態(tài)推廣獎

    成果,成功斬獲"RISC-V生態(tài)推廣示范案例"獎項(xiàng)!這是對中科昊堅(jiān)持自主創(chuàng)新、推動RISC-V產(chǎn)業(yè)化、構(gòu)建開放共贏生態(tài)體系的權(quán)威認(rèn)可。技術(shù)突破:RISC-V落地
    的頭像 發(fā)表于 11-18 09:01 ?2262次閱讀
    喜訊|昊<b class='flag-5'>芯</b><b class='flag-5'>RISC-V</b> DSP榮獲“中國<b class='flag-5'>芯</b>”<b class='flag-5'>RISC-V</b>生態(tài)推廣獎

    采用華章高性能數(shù)字仿真器GalaxSim,RISC-V 驗(yàn)證獲近3倍效率提升

    和周期驅(qū)動雙引擎在仿真性能上的優(yōu)勢,成功將“香山”第三代昆明湖架構(gòu)RISC-V處理器的驗(yàn)證效率提升近3倍,為國產(chǎn)開源高性能處理器的研發(fā)迭代注入關(guān)鍵動力。 作為國產(chǎn) RISC-V 生態(tài)的核心推動者,
    的頭像 發(fā)表于 11-17 16:07 ?1968次閱讀
    <b class='flag-5'>開</b><b class='flag-5'>芯</b><b class='flag-5'>院</b><b class='flag-5'>采用</b><b class='flag-5'>芯</b><b class='flag-5'>華章</b>高性能數(shù)字仿真器GalaxSim,<b class='flag-5'>RISC-V</b> <b class='flag-5'>驗(yàn)證</b>獲近3倍效率提升

    華章GalaxEC HEC工具破解RISC-V驗(yàn)證難題

    11月3日,由中國計(jì)算機(jī)學(xué)會主辦的年度盛會CCF DAC圓滿落幕。華章研發(fā)副總裁劉軍受邀致主題演講,系統(tǒng)分享了GalaxEC HEC工具從技術(shù)架構(gòu)到RISC-V算子完備驗(yàn)證場景的精準(zhǔn)
    的頭像 發(fā)表于 11-13 11:04 ?471次閱讀
    <b class='flag-5'>芯</b><b class='flag-5'>華章</b>GalaxEC HEC工具破解<b class='flag-5'>RISC-V</b><b class='flag-5'>驗(yàn)證</b>難題

    RISC-V芯片已量產(chǎn),性能、功耗平衡更佳

    作為瑞微一款集成RISC-V模塊的智能視覺芯片,采用四核Arm Cortex-A7與RISC-V MCU的異構(gòu)架構(gòu)。該芯片內(nèi)置2.
    的頭像 發(fā)表于 10-23 09:13 ?1.1w次閱讀
    瑞<b class='flag-5'>芯</b>微<b class='flag-5'>RISC-V</b>芯片已量產(chǎn),性能、功耗平衡更佳

    利用事務(wù)級加速實(shí)現(xiàn)高速、高質(zhì)量的RISC-V驗(yàn)證

    引言RISC-V架構(gòu)以其開放性和高度可定制的特性,正在重塑處理器設(shè)計(jì)格局。然而,這種靈活性也帶來了顯著的驗(yàn)證挑戰(zhàn),使其驗(yàn)證復(fù)雜度遠(yuǎn)超傳統(tǒng)固定架構(gòu)處理器。RISC-V
    的頭像 發(fā)表于 09-18 10:08 ?2019次閱讀
    利用事務(wù)級<b class='flag-5'>加速</b>實(shí)現(xiàn)高速、高質(zhì)量的<b class='flag-5'>RISC-V</b><b class='flag-5'>驗(yàn)證</b>

    華章RISC-V敏捷驗(yàn)證方案再升級

    7月17-18日,在中國規(guī)模最大、規(guī)格最高的RISC-V峰會上,華章向數(shù)千名專業(yè)用戶展示其面向RISC-V指令集打造的完整敏捷驗(yàn)證方案,其
    的頭像 發(fā)表于 07-21 17:03 ?1076次閱讀
    <b class='flag-5'>芯</b><b class='flag-5'>華章</b><b class='flag-5'>RISC-V</b>敏捷<b class='flag-5'>驗(yàn)證</b>方案再升級

    2025 RISC-V中國峰會|思爾以數(shù)字EDA賦能產(chǎn)業(yè)生態(tài),加速商業(yè)創(chuàng)新

    7月16日至19日,2025RISC-V中國峰會在上海舉行。作為RISC-V生態(tài)深度參與者和重要推動者,思爾在峰會期間表現(xiàn)亮眼:不僅于展區(qū)展示最新數(shù)字EDA解決方案,并與
    的頭像 發(fā)表于 07-21 10:53 ?1083次閱讀
    2025 <b class='flag-5'>RISC-V</b>中國峰會|思爾<b class='flag-5'>芯</b>以數(shù)字EDA賦能產(chǎn)業(yè)生態(tài),<b class='flag-5'>加速</b>商業(yè)創(chuàng)新

    2025華章向新驗(yàn)證技術(shù)研討會圓滿收官

    近日,華章向新驗(yàn)證技術(shù)研討會于上海圓滿舉辦。此次活動中,華章攜手中興微電子、EDA 國創(chuàng)中心的技術(shù)專家,與芯片設(shè)計(jì)、系統(tǒng)級公司的
    的頭像 發(fā)表于 07-15 11:51 ?1144次閱讀
    2025<b class='flag-5'>芯</b><b class='flag-5'>華章</b>向新<b class='flag-5'>驗(yàn)證</b>技術(shù)研討會圓滿收官

    思爾邀您共赴2025 RISC-V中國峰會!

    在上海張江科學(xué)會堂盛大啟幕。作為國內(nèi)首家數(shù)字EDA供應(yīng)商,思爾(S2C)將受邀亮相本屆RISC-V中國峰會。思爾還將聯(lián)合
    的頭像 發(fā)表于 06-26 09:52 ?1311次閱讀
    思爾<b class='flag-5'>芯</b>邀您共赴2025 <b class='flag-5'>RISC-V</b>中國峰會!

    思爾攜手Andes晶心科技,加速先進(jìn)RISC-V 芯片開發(fā)

    RISC-V生態(tài)快速發(fā)展和應(yīng)用場景不斷拓展的背景下,芯片設(shè)計(jì)正面臨前所未有的復(fù)雜度挑戰(zhàn)。近日,RISC-V處理器核領(lǐng)先廠商Andes晶心科技與思爾(S2C)達(dá)成重要合作,其雙核單集
    的頭像 發(fā)表于 06-05 09:45 ?1128次閱讀
    思爾<b class='flag-5'>芯</b>攜手Andes晶心科技,<b class='flag-5'>加速</b>先進(jìn)<b class='flag-5'>RISC-V</b> 芯片開發(fā)

    硬件輔助驗(yàn)證(HAV) 對軟件驗(yàn)證的價值

    硬件輔助驗(yàn)證 (HAV) 有著悠久的歷史,如今作為軟件驅(qū)動驗(yàn)證的必備技術(shù),再度受到關(guān)注。 RISC-V 可能是說明這一點(diǎn)的最好例子。HAV 能夠執(zhí)行多個周期的軟件驅(qū)動
    的頭像 發(fā)表于 05-13 18:21 ?1969次閱讀

    華章以AI+EDA重塑芯片驗(yàn)證效率

    近日,作為國內(nèi)領(lǐng)先的系統(tǒng)級驗(yàn)證EDA解決方案提供商,華章分別攜手飛騰信息技術(shù)、中興微電子在IC設(shè)計(jì)驗(yàn)證領(lǐng)域最具影響力的會議DVCon China進(jìn)行聯(lián)合演講,針對各個場景下
    的頭像 發(fā)表于 04-18 14:07 ?1722次閱讀
    <b class='flag-5'>芯</b><b class='flag-5'>華章</b>以AI+EDA重塑芯片<b class='flag-5'>驗(yàn)證</b>效率

    來科技攜手芒科技發(fā)布RISC-V CPU系統(tǒng)仿真平臺

    專業(yè)RISC-V處理器IP及解決方案公司來科技與杭州芒科技深入合作,共同研發(fā)推出來全系列RISC-V CPU系統(tǒng)仿真
    的頭像 發(fā)表于 03-19 14:36 ?1719次閱讀