91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB布局和參考回流路徑的設(shè)計對電路EMC性能的影響

硬件攻城獅 ? 來源:硬件攻城獅 ? 作者:硬件攻城獅 ? 2022-12-08 14:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCB 布局和參考回流路徑的設(shè)計在電路的 EMC 性能中都是至關(guān)重要的因素,且對于電源轉(zhuǎn)換電路來說尤其重要。因此設(shè)計初期將回流路徑可視化是重要的一個環(huán)節(jié),通過將回流路徑可視化,可以輔助設(shè)計和控制整個回路的區(qū)域。

可視化回流路徑可以直觀看到整個信號或者電源的工作區(qū)域,從而找到減少回路感抗和高頻阻抗的方法。在單層PCB設(shè)計時,我們沒有完整的地返回平面,有時這就需要引用額外的去耦電容或者“飛線”,以便減少回路面積。圖1為一個飛線的例子。

61073f3e-76af-11ed-8abf-dac502259ad0.png

圖1:單層飛線連接GND

在兩層板中,相對于單層板具有更多的優(yōu)勢,因為層與層之間走線可以由過孔連接,并優(yōu)化回路面積。圖 2 顯示了在頂層和底層通過過孔連接GND,并改善回流路徑的示例。

6142250e-76af-11ed-8abf-dac502259ad0.png

圖2兩層板示意圖

有時在做PCB設(shè)計的時候會建議割地處理(例如模擬和數(shù)字地),但根據(jù)我們的經(jīng)驗,這樣做往往會導(dǎo)致額外的EMC問題。

一、可視化完整的回流路徑

在設(shè)計過程中,我們建議將所有電源和信號路徑的正向和返回電流分三步繪制。步驟 1:在原理圖上繪制的完整的電源路徑。第2步:在PCB圖上同樣繪制電源路徑。步驟 3:根據(jù)上面兩步的結(jié)果,優(yōu)化 PCB 布局和最小化環(huán)路面積。

在討論DC-DC電路設(shè)計時,回流路徑的設(shè)計一直是關(guān)注的重點。如圖 3 所示,一款DC-DC降壓電路的原理圖和PCB布局。圖 3a:原理圖。圖 3b:PCB。

61767f16-76af-11ed-8abf-dac502259ad0.png

圖 3:a)原理圖 b)PCB

對圖3電路可視化回流路徑,參考圖4。電流的正向路徑為ABCD ,電流返回路徑為EFG 。

6198870a-76af-11ed-8abf-dac502259ad0.png

圖4:PCB的輸出濾波部分

在直流或低頻(低于100kHz ),電流會沿著阻值最小的路徑返回源端。在較高頻率下,回流信號會走感抗最小路徑。該感抗由電流的正向和返回路徑所形成的環(huán)路面積決定。當回流路徑直接位于電流正向路徑下方時,此時整個環(huán)路面積最小,感抗也最小。這意味著如果有完整的地平面,高頻電流會直接在正向路徑下方的地平面回流到源端,如圖 4 所示。

接下來,讓我們看看圖 5 所示。

62360cc8-76af-11ed-8abf-dac502259ad0.png

圖5:DC-DC濾波電路PCB

如圖所示,我們假設(shè)電流路徑從 U1(DC-DC芯片)的 Vin 開始。在這種情況下,高頻電流有多個可能的返回路徑。高頻電流會根據(jù)頻率不同選擇經(jīng)過C7,C8或C9返回芯片源端,如圖5所示。例如,100MHz 的噪聲可能會選擇通過較小容值的C9回流,而較低頻率的噪聲(例如 500kHz)可能會選擇通過較大容值的 C7 或 C8回流。

二、經(jīng)驗法則

為了減少了電流環(huán)路面積,并有助于減少開關(guān)電源的輻射和傳導(dǎo)發(fā)射,有以下是幾個 EMC 經(jīng)驗法則:

1.在可能的情況下,在信號層底下保持完整的參考平面

2. 將去耦和旁路電容盡可能靠近 IC 引腳放置。

3. 高速信號線盡量短,且挨著地線布線,以確保低阻抗路徑(最小環(huán)路面積)。

4. 在內(nèi)部開關(guān)和續(xù)流二極管之間放置RC吸收電路,且吸收電路走線盡量短。

5. 在開關(guān)元件(IC、電感等)下方鋪設(shè)完整參考平面。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電源
    +關(guān)注

    關(guān)注

    185

    文章

    18841

    瀏覽量

    263505
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4404

    文章

    23877

    瀏覽量

    424241
  • emc
    emc
    +關(guān)注

    關(guān)注

    176

    文章

    4390

    瀏覽量

    191562

原文標題:PCB 布局對電路EMC性能的影響

文章出處:【微信號:mcu168,微信公眾號:硬件攻城獅】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    石英晶體器件PCB布局建議

    在時鐘與射頻電路設(shè)計中,石英晶體及晶體濾波器的PCB布局直接關(guān)系到系統(tǒng)的穩(wěn)定性與性能表現(xiàn)。
    的頭像 發(fā)表于 12-30 14:52 ?511次閱讀
    石英晶體器件<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>建議

    線束——EMC里的隱形殺手

    一前言在現(xiàn)代電子設(shè)備中,電磁兼容性(EMC)是確保設(shè)備正常運行的重要因素。隨著電子產(chǎn)品向小型化、高性能發(fā)展,PCB(印刷電路板)設(shè)計愈加復(fù)雜,其中線束的
    的頭像 發(fā)表于 11-18 11:34 ?2746次閱讀
    線束——<b class='flag-5'>EMC</b>里的隱形殺手

    改善EMCPCB設(shè)計原理

    電磁兼容EMC是電子設(shè)備穩(wěn)定運行的核心要求,它包含電磁輻射和電磁敏感性兩個雙向問題。而PCB作為元件的物理載體,其設(shè)計直接決定了EMC性能的下限,如果是不合理的層
    的頭像 發(fā)表于 10-22 15:45 ?670次閱讀

    三極管 PCB 布局問題與優(yōu)化建議

    MDD辰達半導(dǎo)體三極管在電子電路中廣泛應(yīng)用于放大、開關(guān)、調(diào)制等場合。雖然器件本身的性能參數(shù)很重要,但在實際應(yīng)用中,PCB布局往往直接決定了電路
    的頭像 發(fā)表于 09-25 14:00 ?728次閱讀
    三極管 <b class='flag-5'>PCB</b> <b class='flag-5'>布局</b>問題與優(yōu)化建議

    PCB布局技巧:如何為普通整流橋設(shè)計更優(yōu)散熱路徑?

    中高電流應(yīng)用中,合理的PCB布局不僅能提升整流橋的散熱效率,還能增強系統(tǒng)的可靠性與壽命。本文將從PCB散熱路徑設(shè)計的角度,系統(tǒng)性分析普通整流橋的布局
    的頭像 發(fā)表于 06-10 10:18 ?1059次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>布局</b>技巧:如何為普通整流橋設(shè)計更優(yōu)散熱<b class='flag-5'>路徑</b>?

    PCBEMC設(shè)計指南

    本文檔的主要內(nèi)容介紹的是工程開發(fā)中 PCBEMC設(shè)計指南
    發(fā)表于 06-08 09:50 ?35次下載

    EMC設(shè)計—PCB高級EMC設(shè)計

    目錄 EMC理論基礎(chǔ) EMC測試實質(zhì) PCB的接地設(shè)計 PCB內(nèi)部EMC設(shè)計 EMC去耦分析
    發(fā)表于 05-28 16:54

    EMC 設(shè)計避坑指南:四不口訣

    最小路徑”,環(huán)路越大→輻射越強! 雷卯實驗室關(guān)鍵知識點 : · 信號電流必成環(huán)路,回流路徑緊貼流出路徑 · 低頻(kHz 級)走 “電阻最小路徑
    的頭像 發(fā)表于 05-28 16:50 ?663次閱讀
    <b class='flag-5'>EMC</b> 設(shè)計避坑指南:四不口訣

    PCBEMC設(shè)計(二):模塊劃分及特殊器件的布局

    PCB的電磁兼容(EMC)設(shè)計中,合理的模塊劃分和器件布局是基礎(chǔ)環(huán)節(jié),直接影響電磁場的發(fā)射與接收特性,并決定了后續(xù)布線的質(zhì)量。頻率產(chǎn)生器件、驅(qū)動器、電源模塊和濾波元件的位置及排列方向都會對整體
    的頭像 發(fā)表于 05-23 18:30 ?995次閱讀
    <b class='flag-5'>PCB</b>的<b class='flag-5'>EMC</b>設(shè)計(二):模塊劃分及特殊器件的<b class='flag-5'>布局</b>

    PCBEMC設(shè)計(一):層的設(shè)置與排布原則

    PCB的電磁兼容性(EMC)設(shè)計首先要考慮層的設(shè)置,這是因為單板層數(shù)的組成、電源層和地層的分布位置以及平面的分割方式對EMC性能有著決定性的影響。為昕MarsPCBlayerstack
    的頭像 發(fā)表于 05-17 16:17 ?1290次閱讀
    <b class='flag-5'>PCB</b>的<b class='flag-5'>EMC</b>設(shè)計(一):層的設(shè)置與排布原則

    符合EMCPCB設(shè)計準則

    板邊緣(含通孔邊界)與其他布線之間的最小間距應(yīng)設(shè)定為大于0.3mm,以確保電氣隔離與機械穩(wěn)定性。 (2) 板邊GND走線布局:為優(yōu)化電磁兼容性(EMC),建議PCB板邊緣采用完整的GND(地線)走線進行包圍,形成有效的屏蔽層。
    的頭像 發(fā)表于 05-15 16:42 ?857次閱讀

    4500字,講述DC/DC電源PCB布局

    噪聲。如果問題與印刷電路板( PCB布局有關(guān),則很難確定原因。EMC也是很注重PCB布局,這就
    發(fā)表于 04-29 14:00

    解決噪聲問題試試從PCB布局布線入手

    直流(DC)路徑會產(chǎn)生相當大的壓降,低電流路徑往往對噪聲很敏感。適當PCB布局布線的關(guān)鍵在于確定關(guān)鍵路徑,然后安排器件,并提供足夠的銅面積以
    發(fā)表于 04-22 09:46

    EMC思想來設(shè)計DC/DC電源的PCB

    在DC/DC芯片的應(yīng)用中,我們需要提前來規(guī)劃EMC的設(shè)計,避免在后期把太多的時間和精力花在整改和優(yōu)化上。其實DC/DC電源的PCB設(shè)計,在滿足基本電源工作的功能之外,考慮功率路徑滿足通流能力,
    發(fā)表于 04-15 13:40

    DC-DC 的 PCB布局設(shè)計小技巧

    的穩(wěn)定性和它的性能起著至關(guān)重要的影響,不恰當?shù)?b class='flag-5'>PCB布局,可能會導(dǎo)致一系列的問題,比如: 1,效率過低芯片過熱 2、驅(qū)動波形的不穩(wěn)定 3、EMI問題 4、輸出紋波過大超標 5、芯片不工作或者直接燒毀這些不
    發(fā)表于 03-11 10:48