91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

UCIe能否統(tǒng)一多晶片系統(tǒng)封裝內(nèi)互連技術(shù)?

中科院半導(dǎo)體所 ? 來(lái)源:TechSugar ? 2023-02-01 16:53 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

《道德經(jīng)》里說(shuō)“圖難于其易,為大于其細(xì)。天下難事,必作于易;天下大事必作于細(xì)?!逼鋵?shí)芯片也是這樣,要做大,先做小,這里的從小做起不僅是指器件建模、RTL描述或IP實(shí)現(xiàn),還包括以真正的“芯?!苯M合來(lái)搭建大芯片。

在當(dāng)前先進(jìn)工藝開(kāi)發(fā)的大型SoC中,根據(jù)主要功能劃分出計(jì)算、存儲(chǔ)、接口等不同模塊,每個(gè)模塊選擇最合適的工藝制造完成后,再通過(guò)封裝技術(shù)組合在一起,已經(jīng)成為了一種常見(jiàn)選擇。這種“硬核拼搭”的樂(lè)高積木式開(kāi)發(fā)方法,可以有效化解集成度持續(xù)提高帶來(lái)的風(fēng)險(xiǎn),例如良率面積限制、開(kāi)發(fā)成本過(guò)高等問(wèn)題,因而逐漸成為行業(yè)發(fā)展的熱點(diǎn)方向。

小芯片之間如何拼接,成為多晶片系統(tǒng)(Multi Die System)設(shè)計(jì)方法學(xué)實(shí)現(xiàn)的關(guān)鍵。在多晶片系統(tǒng)(Multi Die System)出現(xiàn)的早期,由于技術(shù)新穎,都是各廠商自己摸索,采用自有技術(shù)實(shí)現(xiàn)不同小芯片之間的連接。但各家都是自研接口技術(shù),不僅重復(fù)開(kāi)發(fā)工作繁重,而且也難以真正發(fā)揮多晶片系統(tǒng)(Multi Die System)的效力,如果能夠?qū)⑿玖5慕涌诩夹g(shù)標(biāo)準(zhǔn)化,則不僅可以加速推廣多晶片系統(tǒng)(Multi Die System)技術(shù),減少重復(fù)開(kāi)發(fā)工作量,也可以打破廠商界限,將不同供應(yīng)商的芯粒組合在一起,從而進(jìn)一步提高資源利用率和開(kāi)發(fā)效率,最終圍繞芯粒建立一個(gè)大型的生態(tài)系統(tǒng)。

正當(dāng)其時(shí)的UCIe

近年來(lái),已有不同的行業(yè)組織提出了適用于多晶片系統(tǒng)的芯粒間(Die-to-Die)互連技術(shù)規(guī)格,而通用芯?;ミB標(biāo)準(zhǔn)UCIe(Universal Chiplet Interconnect Express)在2022年3月發(fā)布,作為較晚出現(xiàn)的技術(shù)標(biāo)準(zhǔn),UCIe不僅獲得了半導(dǎo)體生態(tài)鏈上各主要廠商的支持,也是到目前為止,技術(shù)規(guī)范定義最完整的一個(gè)標(biāo)準(zhǔn)。

9d00342e-980a-11ed-bfe3-dac502259ad0.png

圖片來(lái)源:新思科技

從UCIe聯(lián)盟公布的白皮書(shū)來(lái)看,UCIe 1.0標(biāo)準(zhǔn)支持即插即用,在協(xié)議層支持PCIe或CXL等成熟技術(shù),也支持用戶(hù)自定義的流式傳輸,兼具普適性與靈活性;在協(xié)議上,UCIe定義了完整的芯粒間互連堆棧,確保了支持UCIe技術(shù)的芯粒相互之間的互操作性,這是實(shí)現(xiàn)多裸片系統(tǒng)的前提條件;雖然是為芯粒技術(shù)定制,但UCIe既支持封裝內(nèi)集成,也支持封裝間互連,可用于數(shù)據(jù)中心等大型系統(tǒng)設(shè)備間的互連組裝;對(duì)封裝內(nèi)互連,UCIe既支持成本優(yōu)先的普通封裝,也支持能效或性能優(yōu)先的立體封裝??偠灾?,得到了半導(dǎo)體及應(yīng)用領(lǐng)域各環(huán)節(jié)核心廠商支持的UCIe,具備了成為普適技術(shù)的基礎(chǔ)。

9d0e04fa-980a-11ed-bfe3-dac502259ad0.png

不同封裝UCIe參數(shù)

UCIe規(guī)范概述

UCIe是一個(gè)三層協(xié)議。物理層負(fù)責(zé)電信號(hào)、時(shí)鐘、鏈路協(xié)商、邊帶等,芯粒適配器(Die-to-Die Adpater)層為提供鏈路狀態(tài)管理和參數(shù)控制,它可選地通過(guò)循環(huán)冗余校驗(yàn) (CRC) 和重試機(jī)制保證數(shù)據(jù)的可靠傳輸,UCIe接口通過(guò)這兩層與標(biāo)準(zhǔn)互連協(xié)議層相連。

9d1c8c78-980a-11ed-bfe3-dac502259ad0.png

其中,物理層是最底層,這一層是封裝介質(zhì)的電氣接口。它包括電氣模擬前端AFE、發(fā)射器、接收器以及邊帶信道,可實(shí)現(xiàn)兩個(gè)裸片間的參數(shù)交換和協(xié)商。該層還具備邏輯PHY,可實(shí)現(xiàn)鏈路初始化、訓(xùn)練和校準(zhǔn)算法,以及通道的測(cè)試和修復(fù)功能。

芯粒適配器層負(fù)責(zé)鏈路管理功能以及協(xié)議仲裁和協(xié)商。它包括基于循環(huán)冗余校驗(yàn) CRC 和重試機(jī)制,以及可選的糾錯(cuò)功能。

協(xié)議層可支持對(duì)一個(gè)或多個(gè) UCIe 支持協(xié)議的實(shí)現(xiàn)。這些協(xié)議基于流控單元(Flit),用戶(hù)可根據(jù)需要選擇PCIe/CXL協(xié)議,也可以根據(jù)應(yīng)用自定義流式傳輸協(xié)議。優(yōu)化的協(xié)議層可為用戶(hù)提供更高的效率和更低的延遲。

能否統(tǒng)一封裝內(nèi)互連技術(shù)?

芯粒間接口技術(shù)標(biāo)準(zhǔn)化,既可以為眾廠商提供技術(shù)發(fā)展路線(xiàn)圖做參考,又可以讓不同廠商生產(chǎn)的符合標(biāo)準(zhǔn)的芯粒自由組合,打破良率尺寸限制,建立起基于先進(jìn)封裝技術(shù)的SoC開(kāi)發(fā)新生態(tài)。

在當(dāng)前已有的協(xié)議中,UCIe在協(xié)議完整性、支持廠商等方面都具有優(yōu)勢(shì),也具備進(jìn)一步的發(fā)展空間,例如支持更高的數(shù)據(jù)速率和3D封裝等,只不過(guò)由于UCIe技術(shù)相對(duì)較新,要成功推廣,還需要產(chǎn)業(yè)鏈上核心廠商在IP、工具和制造等方面提供足夠的支持。






審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • soc
    soc
    +關(guān)注

    關(guān)注

    40

    文章

    4576

    瀏覽量

    229152
  • crc
    crc
    +關(guān)注

    關(guān)注

    0

    文章

    205

    瀏覽量

    30843
  • 晶片系統(tǒng)
    +關(guān)注

    關(guān)注

    0

    文章

    3

    瀏覽量

    5710
  • UCIe
    +關(guān)注

    關(guān)注

    0

    文章

    53

    瀏覽量

    2017

原文標(biāo)題:為什么UCIe最適合多晶片系統(tǒng) ?

文章出處:【微信號(hào):bdtdsj,微信公眾號(hào):中科院半導(dǎo)體所】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    TE推出的AMPMODU互連系統(tǒng)有何特點(diǎn)?赫聯(lián)電子怎么樣?

      AMPMODU互連系統(tǒng)是適用于板對(duì)板、線(xiàn)對(duì)板和線(xiàn)對(duì)線(xiàn)應(yīng)用的系列全面模塊化信號(hào)互連系統(tǒng),引腳間距從 1.00 mm (0.039”) 到 3.96 mm (0.156”),廣泛應(yīng)用于幾乎所有需要
    發(fā)表于 01-05 10:15

    Cadence公司成功流片第三代UCIe IP解決方案

    為推動(dòng)小芯片創(chuàng)新的下波浪潮,Cadence 成功流片其第三代通用小芯片互連技術(shù)UCIe)IP 解決方案,在臺(tái)積電先進(jìn)的 N3P 工藝上實(shí)現(xiàn)了業(yè)界領(lǐng)先的每通道 64Gbps 速率。隨
    的頭像 發(fā)表于 12-26 09:59 ?385次閱讀
    Cadence公司成功流片第三代<b class='flag-5'>UCIe</b> IP解決方案

    UCIe協(xié)議代際躍遷驅(qū)動(dòng)開(kāi)放芯粒生態(tài)構(gòu)建

    在芯片技術(shù)從 “做大單片” (單片SoC)向 “小芯片組合” (芯粒式設(shè)計(jì))轉(zhuǎn)型的當(dāng)下,統(tǒng)一的互聯(lián)標(biāo)準(zhǔn)變得至關(guān)重要。UCIe協(xié)議便是
    的頭像 發(fā)表于 11-14 14:32 ?1284次閱讀
    <b class='flag-5'>UCIe</b>協(xié)議代際躍遷驅(qū)動(dòng)開(kāi)放芯粒生態(tài)構(gòu)建

    量子與下技術(shù):雷迪埃面向量子的新型互連技術(shù)

    。、量子技術(shù)互連挑戰(zhàn)這挑戰(zhàn)的關(guān)鍵核心在于個(gè)至關(guān)重要的部件——互連。無(wú)論是線(xiàn)纜、連接器,還是
    的頭像 發(fā)表于 11-10 16:59 ?1929次閱讀
    量子與下<b class='flag-5'>一</b>代<b class='flag-5'>技術(shù)</b>:雷迪埃面向量子的新型<b class='flag-5'>互連</b><b class='flag-5'>技術(shù)</b>

    技術(shù)資訊 I 基于芯粒(小晶片)的架構(gòu)掀起汽車(chē)設(shè)計(jì)革命

    隨著汽車(chē)行業(yè)快速增長(zhǎng),全球芯片市場(chǎng)對(duì)高性能芯片的需求大幅上漲。這增長(zhǎng)主要源于高級(jí)駕駛輔助系統(tǒng)(ADAS)、電動(dòng)汽車(chē)(EV)和智能網(wǎng)聯(lián)汽車(chē)的普及。這些技術(shù)需要快速數(shù)據(jù)處理、增強(qiáng)傳感器融合以及更優(yōu)
    的頭像 發(fā)表于 09-12 16:08 ?674次閱讀
    <b class='flag-5'>技術(shù)</b>資訊 I 基于芯粒(小<b class='flag-5'>晶片</b>)的架構(gòu)掀起汽車(chē)設(shè)計(jì)革命

    Broadcom光電共封裝技術(shù)解析

    光電共封裝(Co-Packaged Optics,CPO)代表了光互連技術(shù)的新發(fā)展方向,這種技術(shù)將光學(xué)器件直接集成到電子線(xiàn)路的同一封裝
    的頭像 發(fā)表于 08-19 14:12 ?1.1w次閱讀
    Broadcom光電共<b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>解析

    系統(tǒng)級(jí)封裝技術(shù)解析

    本文主要講述什么是系統(tǒng)級(jí)封裝技術(shù)。 從封裝內(nèi)部的互連方式來(lái)看,主要包含引線(xiàn)鍵合、倒裝、硅通孔(TSV)、引線(xiàn)框架外引腳堆疊
    的頭像 發(fā)表于 08-05 15:09 ?2366次閱讀
    <b class='flag-5'>系統(tǒng)</b>級(jí)<b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>解析

    新思科技UCIe IP解決方案實(shí)現(xiàn)片上網(wǎng)絡(luò)互連

    通用芯粒互連技術(shù)UCIe)為半導(dǎo)體行業(yè)帶來(lái)了諸多可能性,在Multi-Die設(shè)計(jì)中實(shí)現(xiàn)了高帶寬、低功耗和低延遲的Die-to-Die連接。它支持定制HBM(cHBM)等創(chuàng)新應(yīng)用,滿(mǎn)足了I/O裸片
    的頭像 發(fā)表于 08-04 15:17 ?2743次閱讀

    2025智多晶FPGA技術(shù)研討會(huì)成功舉辦

    近日,“2025智多晶FPGA技術(shù)研討會(huì)”在武漢成功舉辦。本次交流會(huì)以“智繪新篇 晶質(zhì)領(lǐng)航”為主題,智多晶專(zhuān)業(yè)技術(shù)團(tuán)隊(duì)在會(huì)上揭曉了公司匠心打造的多款FPGA芯片新產(chǎn)品、多項(xiàng)新應(yīng)用方案。
    的頭像 發(fā)表于 07-01 18:21 ?2746次閱讀

    TE推出AMPMODU互連系統(tǒng)具有哪些產(chǎn)品特性?-赫聯(lián)電子

      AMPMODU互連系統(tǒng)是適用于板對(duì)板、線(xiàn)對(duì)板和線(xiàn)對(duì)線(xiàn)應(yīng)用的系列全面模塊化信號(hào)互連系統(tǒng),引腳間距從 1.00 mm (0.039”) 到 3.96 mm (0.156”),廣泛應(yīng)用于幾乎所有需要
    發(fā)表于 06-30 09:59

    技術(shù)資訊 I 完整的 UCIe 信號(hào)完整性分析流程和異構(gòu)集成合規(guī)性檢查

    3D異質(zhì)集成(3DHI)技術(shù)可將不同類(lèi)型、垂直堆疊的半導(dǎo)體芯片或芯粒(chiplet)集成在起,打造高性能系統(tǒng)。因此,處理器、內(nèi)存和射頻等不同功能可以集成到單個(gè)芯片或封裝上,從而提高
    的頭像 發(fā)表于 06-13 16:27 ?630次閱讀
    <b class='flag-5'>技術(shù)</b>資訊 I 完整的 <b class='flag-5'>UCIe</b> 信號(hào)完整性分析流程和異構(gòu)集成合規(guī)性檢查

    XSR芯片間互連技術(shù)的定義和優(yōu)勢(shì)

    XSR 即 Extra Short Reach,是種專(zhuān)為Die to Die之間的超短距離互連而設(shè)計(jì)的芯片間互連技術(shù)??梢酝ㄟ^(guò)芯粒互連(N
    的頭像 發(fā)表于 06-06 09:53 ?2342次閱讀
    XSR芯片間<b class='flag-5'>互連</b><b class='flag-5'>技術(shù)</b>的定義和優(yōu)勢(shì)

    VirtualLab:用于微結(jié)構(gòu)晶片檢測(cè)的光學(xué)系統(tǒng)

    摘要 在半導(dǎo)體工業(yè)中,晶片檢測(cè)系統(tǒng)被用來(lái)檢測(cè)晶片上的缺陷并找到它們的位置。為了確保微結(jié)構(gòu)所需的圖像分辨率,檢測(cè)系統(tǒng)通常使用高NA物鏡,并且工作在UV波長(zhǎng)范圍
    發(fā)表于 05-28 08:45

    分享兩種前沿片上互連技術(shù)

    隨著臺(tái)積電在 2011年推出第版 2.5D 封裝平臺(tái) CoWoS、海力士在 2014 年與 AMD 聯(lián)合發(fā)布了首個(gè)使用 3D 堆疊的高帶寬存儲(chǔ)(HBM)芯片,先進(jìn)封裝技術(shù)帶來(lái)的片上
    的頭像 發(fā)表于 05-22 10:17 ?1155次閱讀
    分享兩種前沿片上<b class='flag-5'>互連</b><b class='flag-5'>技術(shù)</b>

    多晶硅錠定向凝固生長(zhǎng)方法

    鑄錠澆注法是較早出現(xiàn)的技術(shù),該方法先將硅料置于熔煉坩堝中加熱熔化,隨后利用翻轉(zhuǎn)機(jī)械將其注入模具內(nèi)結(jié)晶凝固,最初主要用于生產(chǎn)等軸多晶硅。近年來(lái),為提升
    的頭像 發(fā)表于 03-13 14:41 ?1309次閱讀