91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

聯(lián)華電子和Cadence共同合作開發(fā)3D-IC混合鍵合(hybrid-bonding)參考流程

Cadence楷登 ? 來源:Cadence楷登 ? 2023-02-03 11:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

聯(lián)華電子(NYSE:UMC;TWSE:2303)與楷登電子(美國 Cadence 公司,NASDAQ:CDNS)今日共同宣布,采用 Integrity 3D-IC 平臺的 Cadence 3D-IC 參考工作流程已通過聯(lián)電的芯片堆棧技術(shù)認證,將進一步縮短產(chǎn)品上市時間。

聯(lián)電的混合鍵合解決方案已經(jīng)做好支持廣泛技術(shù)節(jié)點集成的準備,適用于邊緣 AI、圖像處理和無線通信應(yīng)用。采用聯(lián)電的 40nm 低功耗(40LP)工藝作為片上堆棧技術(shù)的展示,雙方合作驗證了該設(shè)計流程中的關(guān)鍵 3D-IC 功能,包括使用 Cadence 的 Integrity 3D-IC 平臺實現(xiàn)系統(tǒng)規(guī)劃和智能橋突創(chuàng)建。Cadence Integrity 3D-IC 平臺是業(yè)界首款綜合解決方案,在單一平臺中集成了系統(tǒng)規(guī)劃、芯片和封裝實現(xiàn)以及系統(tǒng)分析。

聯(lián)華電子元件技術(shù)開發(fā)及設(shè)計支援副總經(jīng)理鄭子銘表示:“過去一年,我們的客戶在不犧牲設(shè)計面積或增加成本的情況下,尋求設(shè)計效能的提升方法,讓業(yè)界對 3D-IC 解決方案的興趣大為提升。成本效益和設(shè)計可靠度的提升是聯(lián)電混合鍵合技術(shù)的兩大主軸,同時也是此次與 Cadence 合作所創(chuàng)造的成果與優(yōu)勢,未來將可讓共同客戶享受 3D 設(shè)計架構(gòu)所帶來的優(yōu)勢,同時大幅減省設(shè)計整合所需時間。”

Cadence 數(shù)字與簽核事業(yè)部研發(fā)副總裁 Don Chan 表示:“隨著物聯(lián)網(wǎng)、人工智能5G 應(yīng)用設(shè)計復(fù)雜性的日益增加,片上技術(shù)自動化對芯片設(shè)計師越來越重要。Cadence 3D-IC 工作流程與 Integrity 3D-IC 平臺針對 UMC 的混合鍵合技術(shù)進行了優(yōu)化,為客戶提供全面的設(shè)計、驗證和實現(xiàn)解決方案,使他們能夠自信地創(chuàng)建并驗證創(chuàng)新的 3D-IC 設(shè)計,同時縮短產(chǎn)品推向市場的時間。”

該參考流程以 Cadence 的 Integrity 3D-IC 平臺為核心,圍繞高容量、多技術(shù)分層的數(shù)據(jù)庫構(gòu)建而成。該平臺在統(tǒng)一的管理平臺下提供 3D 設(shè)計完整的設(shè)計規(guī)劃、實現(xiàn)和分析。通過在設(shè)計初期執(zhí)行熱能、功耗和靜態(tài)時序分析,可以實現(xiàn) 3D 芯片堆棧中的多個晶粒的同步設(shè)計和分析。該流程還支持針對連接精度的系統(tǒng)級布局與原理圖(LVS)檢查,針對覆蓋和對齊的電氣規(guī)則檢查(ERC),以及在 3D 堆棧設(shè)計結(jié)構(gòu)中的熱分布分析。

除了 Integrity 3D-IC 平臺,Cadence 3D-IC 流程還包括 Innovus 設(shè)計實現(xiàn)系統(tǒng),Quantus 寄生提取解決方案,Tempus 時序簽核解決方案,Pegasus 驗證系統(tǒng),Voltus IC 電源完整性解決方案和Celsius 熱求解器。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • IC
    IC
    +關(guān)注

    關(guān)注

    36

    文章

    6410

    瀏覽量

    185617
  • 3D
    3D
    +關(guān)注

    關(guān)注

    9

    文章

    3011

    瀏覽量

    115024
  • 封裝
    +關(guān)注

    關(guān)注

    128

    文章

    9249

    瀏覽量

    148615
  • Cadence
    +關(guān)注

    關(guān)注

    68

    文章

    1011

    瀏覽量

    146915
  • 聯(lián)華電子
    +關(guān)注

    關(guān)注

    0

    文章

    58

    瀏覽量

    17239

原文標題:聯(lián)華電子和 Cadence 共同合作開發(fā) 3D-IC 混合鍵合(hybrid-bonding)參考流程

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    熱壓工藝的技術(shù)原理和流程詳解

    熱壓(Thermal Compression Bonding,TCB)是一種先進的半導體封裝工藝技術(shù),通過同時施加熱量和壓力,將芯片與基板或其他材料緊密連接在一起。這種技術(shù)能夠在微觀層面上實現(xiàn)材料間的牢固連接,為半導體器件提
    的頭像 發(fā)表于 12-03 16:46 ?2671次閱讀
    熱壓<b class='flag-5'>鍵</b><b class='flag-5'>合</b>工藝的技術(shù)原理和<b class='flag-5'>流程</b>詳解

    AI重塑EDA,3D-IC成關(guān)鍵戰(zhàn)場:Cadence的洞察與應(yīng)變

    電子發(fā)燒友網(wǎng)報道(文/吳子鵬)當摩爾定律逼近物理極限,3D-IC成為延續(xù)算力指數(shù)級增長的新選擇;當大模型發(fā)展一日千里,AI開始反向定義芯片設(shè)計與需求。兩條技術(shù)曲線在同一時空交匯,EDA工具鏈的智能化
    的頭像 發(fā)表于 11-27 08:51 ?7455次閱讀

    強強合作 西門子與日月光合作開發(fā) VIPack 先進封裝平臺工作流程

    ? 西門子數(shù)字化工業(yè)軟件宣布,將與半導體封裝測試制造服務(wù)提供商日月光集團(ASE)展開合作 ,依托西門子已獲 3Dblox 全面認證的 Innovator3D IC 解決方案,為日月光
    的頭像 發(fā)表于 10-23 16:09 ?3860次閱讀
    強強<b class='flag-5'>合作</b> 西門子與日月光<b class='flag-5'>合作開發(fā)</b> VIPack 先進封裝平臺工作<b class='flag-5'>流程</b>

    芯片工藝技術(shù)介紹

    Bonding),而先進方法主要指IBM在1960年代開發(fā)的倒裝芯片(Flip Chip)。倒裝芯片
    的頭像 發(fā)表于 10-21 17:36 ?2540次閱讀
    芯片<b class='flag-5'>鍵</b><b class='flag-5'>合</b>工藝技術(shù)介紹

    Cadence AI芯片與3D-IC設(shè)計流程支持臺積公司N2和A16工藝技術(shù)

    上市周期,以滿足 AI 和 HPC 客戶的應(yīng)用需求。Cadence 與臺積公司在 AI 驅(qū)動的 EDA、3D-IC、IP 及光子學等領(lǐng)域展開了緊密合作,推出全球領(lǐng)先的半導體產(chǎn)品。
    的頭像 發(fā)表于 10-13 13:37 ?2272次閱讀

    詳解先進封裝中的混合技術(shù)

    在先進封裝中, Hybrid bonding( 混合)不僅可以增加I/O密度,提高信號完整性,還可以實現(xiàn)低功耗、高帶寬的異構(gòu)集成。它是主
    的頭像 發(fā)表于 09-17 16:05 ?2080次閱讀
    詳解先進封裝中的<b class='flag-5'>混合</b><b class='flag-5'>鍵</b><b class='flag-5'>合</b>技術(shù)

    3D集成賽道加速!混合技術(shù)開啟晶體管萬億時代

    當傳統(tǒng)制程微縮逼近物理極限,芯片巨頭們正在另一條賽道加速沖刺——垂直方向。Counterpoint Research最新報告指出,混合Hybrid
    的頭像 發(fā)表于 07-28 16:32 ?481次閱讀

    LG電子重兵布局混合設(shè)備研發(fā),鎖定2028年大規(guī)模量產(chǎn)目標

    近日,LG 電子宣布正式啟動混合設(shè)備的開發(fā)項目,目標在 2028 年實現(xiàn)該設(shè)備的大規(guī)模量產(chǎn),這一舉措標志著 LG
    的頭像 發(fā)表于 07-15 17:48 ?651次閱讀

    混合Hybrid Bonding)工藝介紹

    所謂混合hybrid bonding),指的是將兩片以上不相同的Wafer或Die通過金屬互連的
    的頭像 發(fā)表于 07-10 11:12 ?3460次閱讀
    <b class='flag-5'>混合</b><b class='flag-5'>鍵</b><b class='flag-5'>合</b>(<b class='flag-5'>Hybrid</b> <b class='flag-5'>Bonding</b>)工藝介紹

    從微米到納米,銅-銅混合重塑3D封裝技術(shù)格局

    電子發(fā)燒友網(wǎng)綜合報道 半導體封裝技術(shù)正經(jīng)歷從傳統(tǒng)平面架構(gòu)向三維立體集成的革命性躍遷,其中銅 - 銅混合技術(shù)以其在互連密度、能效優(yōu)化與異構(gòu)集成方面的突破,成為推動
    發(fā)表于 06-29 22:05 ?1678次閱讀

    混合工藝介紹

    所謂混合hybrid bonding),指的是將兩片以上不相同的Wafer或Die通過金屬互連的
    的頭像 發(fā)表于 06-03 11:35 ?2468次閱讀
    <b class='flag-5'>混合</b><b class='flag-5'>鍵</b><b class='flag-5'>合</b>工藝介紹

    混合市場空間巨大,這些設(shè)備有機會迎來爆發(fā)

    電子發(fā)燒友綜合報道 ?作為HBM和3D NAND的核心技術(shù)之一,混合合在近期受到很多關(guān)注,相關(guān)設(shè)備廠商尤其是國產(chǎn)設(shè)備廠商的市場前景巨大。那么混合
    的頭像 發(fā)表于 06-03 09:02 ?3083次閱讀

    Cadence攜手臺積公司,推出經(jīng)過其A16和N2P工藝技術(shù)認證的設(shè)計解決方案,推動 AI 和 3D-IC芯片設(shè)計發(fā)展

    :CDNS)近日宣布進一步深化與臺積公司的長期合作,利用經(jīng)過認證的設(shè)計流程、經(jīng)過硅驗證的 IP 和持續(xù)的技術(shù)協(xié)作,加速 3D-IC 和先進節(jié)點技術(shù)的芯片開發(fā)進程。作為臺積公司 N2P、
    的頭像 發(fā)表于 05-23 16:40 ?1852次閱讀

    先進封裝爆發(fā),但TC BondingHybrid Bonding推遲進入市場

    電子發(fā)燒友網(wǎng)報道(文/吳子鵬)熱壓技術(shù)(TC Bonding)作為一種先進封裝技術(shù),通過同時施加熱量與壓力實現(xiàn)材料連接。其核心原理是借助熱能促使金屬凸點(如銅凸點)表面原子擴散,并
    的頭像 發(fā)表于 04-09 01:06 ?2776次閱讀

    芯片封裝技術(shù)工藝流程以及優(yōu)缺點介紹

    為邦定。 目前主要有四種技術(shù):傳統(tǒng)而可靠的引線鍵合(Wire Bonding)、性能優(yōu)異的倒裝芯片(Flip Chip)、自動化程度高的載帶自動
    的頭像 發(fā)表于 03-22 09:45 ?6394次閱讀
    芯片封裝<b class='flag-5'>鍵</b><b class='flag-5'>合</b>技術(shù)工藝<b class='flag-5'>流程</b>以及優(yōu)缺點介紹