通用加法器集成電路

加法器應(yīng)用舉例
用4×2選1數(shù)據(jù)選擇器74157和4位全加器7483,構(gòu)成4位二進(jìn)制加/減器。
在二進(jìn)制補碼系統(tǒng)中,減法功能由加“減數(shù)”的補碼實現(xiàn)。

關(guān)于減法電路探討
二進(jìn)制減法運算

(1)式的實現(xiàn)方法: (以4位數(shù)相減為例)

借位信號實現(xiàn)減2n 的功能: 當(dāng)A+B反+1 的高位有進(jìn)位時,
該進(jìn)位信號和2n 相減使最高位為0, 反之為1。
分兩種情況討論:


由符號決定求補的邏輯圖
利用7483(四位二進(jìn)制加法器)構(gòu)成8421BCD碼加法器.
二進(jìn)制數(shù)和8421BCD碼對照表


總結(jié)上表,可得:


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
集成電路
+關(guān)注
關(guān)注
5452文章
12572瀏覽量
374578 -
二進(jìn)制
+關(guān)注
關(guān)注
2文章
809瀏覽量
43037 -
加法器
+關(guān)注
關(guān)注
6文章
183瀏覽量
31423 -
減法電路
+關(guān)注
關(guān)注
0文章
15瀏覽量
8292 -
數(shù)據(jù)選擇器
+關(guān)注
關(guān)注
2文章
173瀏覽量
16939
發(fā)布評論請先 登錄
相關(guān)推薦
熱點推薦
加法器,加法器是什么意思
加法器,加法器是什么意思
加法器 : 加法器是為了實現(xiàn)加法的?! 〖词钱a(chǎn)生數(shù)的和的裝置。加數(shù)和被加數(shù)為輸入,和數(shù)與
發(fā)表于 03-08 16:48
?5925次閱讀
十進(jìn)制加法器,十進(jìn)制加法器工作原理是什么?
十進(jìn)制加法器,十進(jìn)制加法器工作原理是什么?
十進(jìn)制加法器可由BCD碼(二-十進(jìn)制碼)來設(shè)計,它可以在二進(jìn)制加法器的基礎(chǔ)上加上適當(dāng)?shù)摹靶U边壿媮韺崿F(xiàn),該校正邏
發(fā)表于 04-13 10:58
?1.5w次閱讀
FPU加法器的設(shè)計與實現(xiàn)
浮點運算器的核心運算部件是浮點加法器,它是實現(xiàn)浮點指令各種運算的基礎(chǔ),其設(shè)計優(yōu)化對于提高浮點運算的速度和精度相當(dāng)關(guān)鍵。文章從浮點加法器算法和電路實現(xiàn)的角度給出設(shè)計
發(fā)表于 07-06 15:05
?47次下載
同相加法器電路原理與同相加法器計算
同相加法器輸入阻抗高,輸出阻抗低 反相加法器輸入阻抗低,輸出阻抗高.加法器是一種數(shù)位電路,其可進(jìn)行數(shù)字的加法計算。當(dāng)選用同相加法器時,如A輸
發(fā)表于 09-13 17:23
?5.9w次閱讀
Verilog基本功之:流水線設(shè)計Pipeline Design
第一部分什么是流水線 第二部分什么時候用流水線設(shè)計 第三部分使用流水線的優(yōu)缺點 第四部分流水線加法器舉例 一. 什么是流水線 流水線設(shè)計就是將組合邏輯系統(tǒng)地分割,并在各個部分(分級)之間插入寄存器
發(fā)表于 09-25 17:12
?7749次閱讀
加法器的原理及采用加法器的原因
有關(guān)加法器的知識,加法器是用來做什么的,故名思義,加法器是為了實現(xiàn)加法的,它是一種產(chǎn)生數(shù)的和的裝置,那么加法器的工作原理是什么,為什么要采用
同相加法器和反相加法器的區(qū)別是什么
同相加法器和反相加法器是運算放大器在模擬電路設(shè)計中常用的兩種基本電路結(jié)構(gòu),它們在信號處理方面有著不同的特性和應(yīng)用場景。
串行加法器和并行加法器的區(qū)別?
串行加法器和并行加法器是兩種基本的數(shù)字電路設(shè)計,用于執(zhí)行二進(jìn)制數(shù)的加法運算。它們在設(shè)計哲學(xué)、性能特點以及應(yīng)用場景上有著明顯的區(qū)別。
加法器的應(yīng)用舉例
評論