91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

解析DDR設(shè)計中容性負(fù)載補(bǔ)償?shù)淖饔?/h1>

高速先生成員--孫小兵

我們先來了解一下容性負(fù)載和感性負(fù)載對鏈路阻抗的影響。仿真鏈路模型如下圖所示。鏈路中有三段50Ω的理想傳輸線,第一段和第二段之間增加一個電容模擬容性負(fù)載,第二段和第三段之間增加一個電感模擬感性負(fù)載,鏈路末端是一個1KΩ的電阻相當(dāng)于開路。利用TDR仿真工具看整個鏈路的阻抗情況。

wKgaomRjU0OAA-9IAABdLpxr3h8968.jpg

這里先簡單介紹一下阻抗曲線結(jié)果如何看。坐標(biāo)橫軸表示時間,對應(yīng)傳輸線從一端看過去不同傳輸時刻的位置點,坐標(biāo)縱軸表示阻抗值。從下面阻抗曲線來看。鏈路在傳輸1ns時阻抗發(fā)生變化,而在鏈路中第一段傳輸線的傳輸時延是0.5ns。為什么時間刻度不對應(yīng)呢?原因是看鏈路時域阻抗的方法是通過信號反射原理,比較輸入電壓和反射回來的電壓幅值。脈沖信號需要有一個來回的過程。所以阻抗曲線中時間點實際是傳輸線時延的兩倍。

wKgZomRjU0OAdkq2AABESvIjB5Q076.jpg

從上面鏈路阻抗曲線結(jié)果來看,容性負(fù)載導(dǎo)致鏈路阻抗瞬間降低,然后又緩慢上升恢復(fù)到原來走線阻抗。感性負(fù)載導(dǎo)致鏈路阻抗先慢慢升高,然后緩慢恢復(fù)到鏈路阻抗上。對于鏈路中的出現(xiàn)的容性突變和感性突變,信號感受到的阻抗變化并不是只存在一瞬間的,而是隨時間變化的。

了解了鏈路中容性負(fù)載和感性負(fù)載對鏈路阻抗的影響后,下面我們就來看看在DDR的Fly_By設(shè)計鏈路中容性負(fù)載對鏈路阻抗的影響。如下是常見的DDR一拖五的Fly_By拓?fù)涞脑O(shè)計方案,鏈路中一個主控拖五個負(fù)載顆粒,端接電阻放在最后一個顆粒后面。

wKgaomRjU0SAYaH_AAAnWTS3vgw691.jpg

我們先對比下做容性負(fù)載補(bǔ)償前后DDR鏈路前端顆粒信號質(zhì)量情況,因為對于Fly_By鏈路,前端顆粒的信號質(zhì)量是最差的。下圖是有無做容性負(fù)載補(bǔ)償鏈路中前端顆粒仿真得出的信號眼圖。

wKgZomRjU0SAQSZfAACLHKAdHDs603.jpgwKgaomRjU0WAMVQxAAB17a8FIB8526.jpg

從以上仿真結(jié)果來看,當(dāng)沒有做容性負(fù)載補(bǔ)償時前端顆粒接收信號眼高為193mV,而做了容性負(fù)載補(bǔ)償之后,信號眼高升高到303mV。因此在多負(fù)載鏈路中,容性負(fù)載補(bǔ)償對負(fù)載信號質(zhì)量有明顯地改善。

那容性負(fù)載對鏈路究竟是產(chǎn)生怎樣的影響呢?容性負(fù)載補(bǔ)償具體需要怎么做,為什么做容性負(fù)載補(bǔ)償可以改善鏈路上的信號質(zhì)量?下面就通過對鏈路阻抗的觀察分析進(jìn)行闡述。

分別提取上面鏈路中支路走線做容性負(fù)載補(bǔ)償前后的S參數(shù),利用仿真軟件看鏈路TDR詳情如下,探測點選在主控一端。藍(lán)色曲線是未做容性負(fù)載補(bǔ)償?shù)逆溌纷杩?,區(qū)域1主干道阻抗是40Ω,分支部分阻抗最低約32Ω,區(qū)域2平均阻抗大致為34Ω。紅色曲線是做容性負(fù)載補(bǔ)償?shù)逆溌纷杩菇Y(jié)果,分支部分剛開始的阻抗趨向50Ω,但會馬上下降,分支部分阻抗最低約37Ω, 區(qū)域2平均阻抗大致為41Ω。

wKgZomRjU0WAAByaAABO__8qbL8058.jpg

由上面的純鏈路阻抗結(jié)果分析可知,信號在分支部分感受到的阻抗會比實際走線阻抗偏低6-10Ω,而容性負(fù)載補(bǔ)償就是將分支部分的阻抗故意抬高,使得鏈路整體阻抗更趨于匹配。

前面我們只考慮了分支Stub和過孔的影響。除了這些影響因素,芯片封裝電容和Die電容也是影響鏈路阻抗的重要原因,這些因素將導(dǎo)致鏈路阻抗更低。下面我們接著分析鏈路增加芯片寄生電容的影響。由于一般芯片的寄生電容值大致在3pF左右,故我們在每一個負(fù)載位置掛一個3pF的電容來模擬芯片寄生電容的影響。下面是增加芯片寄生電容前后鏈路阻抗曲線結(jié)果。

wKgaomRjU0aAXnyHAABRKK1_06U158.jpgwKgZomRjU0aAf_DTAABND_uGKAE775.jpg

由上面兩張阻抗曲線結(jié)果圖來看,芯片寄生電容的影響將導(dǎo)致鏈路阻抗再降低5Ω左右。沒有做容性負(fù)載補(bǔ)償時,信號在分支部分感受到的阻抗只有30Ω。而做了容性負(fù)載補(bǔ)償?shù)逆溌?,信號在分支部分感受到的阻抗大致?5Ω,這可能比主干道的40Ω還是偏差較大,但也是更趨于接近了。

下圖是一個DDR一拖三Fly_By鏈路的阻抗測試結(jié)果,主干道和支路走線阻抗都控制在50Ω,沒有做容性負(fù)載補(bǔ)償處理。綠色曲線是光板阻抗測試結(jié)果,紅色曲線是貼了DDR顆粒的阻抗測試結(jié)果??梢钥闯龉獍迩闆r下分支部分阻抗會比主干道偏低3Ω,而增加了顆粒封裝寄生電容的影響,分支部分阻抗只有44Ω,比主干道阻抗偏低6Ω。

wKgaomRjU0eANpPwAAByoMC9nyQ961.jpg

由以上測試和仿真結(jié)果分析可知,在多負(fù)載的Fly_By鏈路中,由于分支Stub,過孔寄生電容,芯片封裝電容和Die電容等因素,導(dǎo)致負(fù)載呈容性,使得信號在支路部分感受到的阻抗將會比實際走線阻抗偏低。而容性負(fù)載補(bǔ)償就是事先將支路部分走線阻抗做高,或者將主干線阻抗降低,用以平衡或者抵消容性負(fù)載導(dǎo)致阻抗偏低的影響,使得鏈路整體阻抗更趨近于匹配,從而改善信號質(zhì)量。

審核編輯黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • DDR
    DDR
    +關(guān)注

    關(guān)注

    11

    文章

    754

    瀏覽量

    69106
  • 容性負(fù)載
    +關(guān)注

    關(guān)注

    1

    文章

    26

    瀏覽量

    15198
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    什么是負(fù)載箱?

    負(fù)載箱是用于模擬電網(wǎng)感性負(fù)載的裝置,通常由電容器、電抗器等元件組成。在電力系統(tǒng),
    發(fā)表于 09-25 10:51

    AC to DC電源負(fù)載,為什么AC電壓輸入小時負(fù)載也?。?/a>

    小弟正在測試開關(guān)電源的負(fù)載,不是很明白,為何AC在90V輸入時負(fù)載為2000uF;而AC
    發(fā)表于 09-10 09:03

    電源的負(fù)載是什么?

    DC/DC電源模塊,一般有一個最大負(fù)載。那么在設(shè)計電路的時候,1.輸出端濾波電容應(yīng)該不能超過這個最大值?2.輸出端如果接運放等芯片的時候,怎么判斷該芯片等效的
    發(fā)表于 11-26 14:31

    感性與負(fù)載的區(qū)別及無功功率補(bǔ)償

    的無功功率可由負(fù)荷輸出的無功功率得到補(bǔ)償,這就是無功功率補(bǔ)償的基本原理。一般而言,
    發(fā)表于 05-22 07:28

    負(fù)載對電源有什么影響?

    負(fù)載的大小對電源各性能的影響、或者說負(fù)載對電源設(shè)計的要求。大家有什么高見不?探討一下!比
    發(fā)表于 10-17 04:19

    解析DDR設(shè)計負(fù)載補(bǔ)償作用

    先對比下做負(fù)載補(bǔ)償前后DDR鏈路前端顆粒信號質(zhì)量情況,因為對于Fly_By鏈路,前端顆粒的信號質(zhì)量是最差的。下圖是有無做
    發(fā)表于 05-16 17:57

    并聯(lián)有源電力濾波器補(bǔ)償負(fù)載諧波放大抑制研究

    針對并聯(lián)型有源濾波器在補(bǔ)償負(fù)載時出現(xiàn)的諧波放大現(xiàn)象進(jìn)行了研究,在分析電容濾波型負(fù)載的基礎(chǔ)上,建立了有源電力濾波器
    發(fā)表于 02-18 13:05 ?39次下載

    小型DC/DC開關(guān)電源負(fù)載的研究

    小型DC/DC開關(guān)電源負(fù)載的研究  0 引言   在DC/DC開關(guān)電源的應(yīng)用,輸出負(fù)載端外接電容能起到濾波、抑制干擾的
    發(fā)表于 01-04 10:09 ?4463次閱讀
    小型DC/DC開關(guān)電源<b class='flag-5'>容</b><b class='flag-5'>性</b><b class='flag-5'>負(fù)載</b>的研究

    什么是負(fù)載

    負(fù)載:和電源相比,負(fù)載電流超前負(fù)載電壓一個相位差,此時負(fù)載
    發(fā)表于 06-09 22:31 ?8786次閱讀

    運放設(shè)計:偏置電流如何補(bǔ)償?相位補(bǔ)償如何選擇?負(fù)載該怎么處理?資料下載

    電子發(fā)燒友網(wǎng)為你提供運放設(shè)計:偏置電流如何補(bǔ)償?相位補(bǔ)償如何選擇?負(fù)載該怎么處理?資料下載的電子資料下載,更有其他相關(guān)的電路圖、源代碼、
    發(fā)表于 04-11 08:51 ?15次下載
    運放設(shè)計:偏置電流如何<b class='flag-5'>補(bǔ)償</b>?相位<b class='flag-5'>補(bǔ)償</b>如何選擇?<b class='flag-5'>容</b><b class='flag-5'>性</b><b class='flag-5'>負(fù)載</b>該怎么處理?資料下載

    DDR3系列之負(fù)載補(bǔ)償

    同樣,如果再考慮封裝電容及Die電容的,那么整個負(fù)載的有效阻抗就會更低于PCB的設(shè)計阻抗,這樣就會導(dǎo)致整體的阻抗不連續(xù)。
    的頭像 發(fā)表于 04-07 15:59 ?3453次閱讀
    <b class='flag-5'>DDR</b>3系列之<b class='flag-5'>容</b><b class='flag-5'>性</b><b class='flag-5'>負(fù)載</b><b class='flag-5'>補(bǔ)償</b>

    運放負(fù)載該怎么處理?

    運放負(fù)載該怎么處理? 運放(放大器)是電子電路中常用的一種器件,用于放大電壓、電流或功率信號。在運放的輸出端接入負(fù)載時,可能會導(dǎo)致
    的頭像 發(fā)表于 11-06 11:32 ?2740次閱讀

    什么是負(fù)載、阻負(fù)載和感性負(fù)載負(fù)載有哪些用電器

    負(fù)載、阻負(fù)載和感性負(fù)載是電路中常見的三種負(fù)載
    的頭像 發(fā)表于 02-06 09:32 ?1.3w次閱讀

    無功補(bǔ)償補(bǔ)償會出現(xiàn)負(fù)載

    無功補(bǔ)償是電力系統(tǒng)中一項重要的技術(shù)措施,可用于提高電網(wǎng)的功率因數(shù),優(yōu)化電力質(zhì)量。然而,我們是否需要擔(dān)心無功補(bǔ)償補(bǔ)償而導(dǎo)致
    的頭像 發(fā)表于 02-27 14:13 ?1856次閱讀

    感性負(fù)載,負(fù)載,阻負(fù)載介紹

    感性負(fù)載負(fù)載,阻負(fù)載的定義 線圈負(fù)載叫感性,
    的頭像 發(fā)表于 02-10 09:26 ?7832次閱讀
    感性<b class='flag-5'>負(fù)載</b>,<b class='flag-5'>容</b><b class='flag-5'>性</b><b class='flag-5'>負(fù)載</b>,阻<b class='flag-5'>性</b><b class='flag-5'>負(fù)載</b>介紹