91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Tensilica處理器及Xtensa LX7處理器介紹

40°研究院 ? 來源:40°研究院 ? 作者:40°研究院 ? 2024-09-10 11:24 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1. 背景介紹

1.1. Tensilica介紹

Tensilica 是一個迅速成長的公司,公司主要產(chǎn)品是在專業(yè)性應(yīng)用程序微處理器上,為現(xiàn)今高容量嵌入式系統(tǒng)提供最優(yōu)良的解決方案。公司成立于1997年7月,該公司的投資者包括三家聲名卓著的創(chuàng)投公司:Oak Investment Partners, Worldview Technology Partners 和 Foundation Capital, 與高科技電子業(yè)內(nèi)著名的五家公司:Cisco Systems,Inc,Matsushita Electric Industrial Company Ltd, Altera Corporation,NEC Corporation 和 Conexant Systems。Tensilica的創(chuàng)始人為Chris Rowen,同時也是第一任CEO,他原來曾任職于Intel,Stanford,MIPS,SGI和Synopsys,同時他也是可重構(gòu)處理思想的提出者和實踐者。

Tensilica公司創(chuàng)立的目的則是提供一種可以實現(xiàn)可重構(gòu)的、核基于ASIC的、擁有對應(yīng)軟件開發(fā)工具的專用微處理器解決方法。通過前期技術(shù)上的發(fā)展以及三輪融資,Xtensa處理器誕生了。圖1展示了Tensilica公司創(chuàng)業(yè)起步階段的發(fā)展?fàn)顩r:

圖1:Tensilica公司創(chuàng)業(yè)起步階段的發(fā)展?fàn)顩r

Tensilica公司于2013年3月被Cadence公司以3.8億的價格收購,為Cadence在當(dāng)時最大的一次收購。Tensilica公司2012年銷售額為4400萬美元,收購價超過其營業(yè)額的八倍,這也充分顯示了Tensilica公司的價值。

1.2. SOC處理器

在如今復(fù)雜的SOC設(shè)計中可以看到有很多種的嵌入式處理器,從通用的處理器到專用的處理器。

通用的嵌入式處理器雖然可以很好的處理各種的控制任務(wù),但當(dāng)遇到像神經(jīng)網(wǎng)路處理、基帶數(shù)據(jù)包處理、圖像處理、音頻處理以及信息加密處理這中復(fù)雜的大數(shù)據(jù)處理時,它們的結(jié)構(gòu)、處理方法以及帶寬的限制使其顯示出極大地劣勢。而且對于內(nèi)存大小、cache尺寸和總線接口等的可選擇性較小,一般是通過提升頻率來提高性能,限制較大。

芯片設(shè)計者也曾將目光轉(zhuǎn)向硬接線邏輯(設(shè)計RTL級blocks)來提升某些主要功能的性能。不過RTL設(shè)計的設(shè)計周期很長,而且驗證所花費的時間更長,同時它也缺少必要的可編程性和靈活性。

Xtensa LX系列處理器具有很強(qiáng)的可重構(gòu)性和可拓展性,是進(jìn)行復(fù)雜密集型數(shù)字信號處理應(yīng)用的理想之選,而一個固化的RTL應(yīng)用也只能作為其他選擇。Xtensa 處理器具有不同于其它傳統(tǒng)式的嵌入式處理器核心,改變了單芯片系統(tǒng)的設(shè)計規(guī)則。采用 Xtensa 的技術(shù)時,系統(tǒng)設(shè)計工程師可以挑選所需的單元架構(gòu),再加上自創(chuàng)的新指令與硬件執(zhí)行單元,就可以設(shè)計出比其它傳統(tǒng)方式強(qiáng)大數(shù)倍的處理器核心。Xtensa 生產(chǎn)器可以針對每一個處理器的特殊組合,自動有效地產(chǎn)生出一套包括操作系統(tǒng),完善周全的軟件工具。可以自由裝組的 Xtensa 處理器,其設(shè)計方式彈性大,功效高,是所有高合成的單芯片系統(tǒng)的最佳選擇。它采用硬件可重構(gòu)加軟件編程的方式,既提升了處理器的運算性能又通過軟件便于實現(xiàn)控制[1]。

2. Xtensa處理器的結(jié)構(gòu)

對于Xtensa處理器結(jié)構(gòu),接下來分硬件結(jié)構(gòu)和指令集架構(gòu)兩部分分別介紹。

2.1. Xtensa處理器的硬件結(jié)構(gòu)

純硬件的系統(tǒng)便于進(jìn)行計算,不便于實現(xiàn)控制,而軟件系統(tǒng)則正好相反(如圖2),Xtensa處理器正好利用了兩者的優(yōu)勢來進(jìn)行處理器設(shè)計,它采用硬件可重構(gòu)加軟件編程的方式,既提升了處理器的運算性能又通過軟件便于實現(xiàn)控制。

圖2 軟硬件在計算和控制方面的優(yōu)劣勢[2]

Xtensa LX7處理器結(jié)構(gòu)如圖3所示。

圖3 Xtensa LX7處理器結(jié)構(gòu)圖[3]

由上圖可以看到,Xtensa LX7處理器的硬件結(jié)構(gòu)包含基本模塊、可重構(gòu)模塊、可選擇模塊、用戶定義模塊、功能模塊、以及拓展模塊。Xtensa LX7處理器以基本模塊為核心,SOC開發(fā)者可以根據(jù)需要的功能在功能模塊通過編碼或者圖形界面選擇相應(yīng)的模塊進(jìn)行組合或者對可重構(gòu)模塊進(jìn)行對應(yīng)重構(gòu)來優(yōu)化運算的性能,并能夠使用戶在較短的時間內(nèi)設(shè)計出面向特定應(yīng)用的處理器。

基本模塊包含Instruction Fetch/Decode模塊,用來進(jìn)行指令的抓取和譯碼;Base ALU模塊,是一個基本的32位的ALU;控制模塊和一些寄存器模塊,用來實現(xiàn)控制和寄存。

可重構(gòu)模塊包含Instruction/Data Memory Management and Error Protection模塊,用來實現(xiàn)對指令和數(shù)據(jù)存儲器尺寸、奇偶校驗和ECC的重構(gòu);Data Load/Store模塊,用來重構(gòu)Load/Store通路的位寬以及單雙向;Base Register File模塊,可重構(gòu)Register的尺寸;Processor Interface Control模塊,可以實現(xiàn)對接口不再對系統(tǒng)總線進(jìn)行依賴,可以實現(xiàn)對interface、port和queue的重構(gòu);Write Buffer 模塊,可以實現(xiàn)對1-32個buffer的選擇;iDMA模塊,通過重構(gòu)實現(xiàn)接口直接讀取處理器的本地數(shù)據(jù);還有Instruction/Data 的一些存儲(Cache、RAMs和ROMs)、一些寄存器(Data-Address Watch Rrgisters、Instruction-Address Watch Register)以及timer和中斷控制同樣是可充配置的。

用戶自定義模塊包含Designer-Defined Functional Units,用來實現(xiàn)基礎(chǔ)功能之外的用戶自定義的一些功能;Designer-Defined Data Load/Store Unit,可以實現(xiàn)多路的Load/Store通路,提升性能。

外部模塊包含連接在數(shù)據(jù)總線上的一些外設(shè)包括RAM、DMA、Device以及一些與端口接口相連的Memory。

2.2. Xtensa處理器的ISA

這個32位的Xtensa LX7處理器的結(jié)構(gòu)特色是有一套專門為嵌入式系統(tǒng)設(shè)計、精簡而高效能的16與24位指令集。其基本結(jié)構(gòu)擁有80個 RISC 指令,其中包括32位基本的ALU,6個管理特殊功能的寄存器,32或64個普通功能32位寄存器。這些32位寄存器都設(shè)有加速運作功能的窗口。下面分別介紹一些Xtensa處理器ISA的特性。

2.2.1. 基礎(chǔ)性質(zhì)

Xtensa處理器有大量的可重構(gòu)的選項,可以讓用戶獲取實現(xiàn)所需功能和性能的邏輯;高效能的16/24位指令集和用戶自定義的可變長度指令集(長度為4-16bytes的任意值)使內(nèi)存長度和性能達(dá)到最佳狀態(tài);選用5-7級ISA流水來對不同的內(nèi)存進(jìn)行加速;拓展的DSP也可實現(xiàn)最高31級流水;可選擇的隊列(FIFO)、端口(GPIO)和查找接口有著幾乎無限的I/O帶寬來進(jìn)行數(shù)據(jù)的傳輸,不受系統(tǒng)帶寬的影響;可以選擇通過硬件的預(yù)取來降低內(nèi)存的延遲;自動生成細(xì)粒度的門控時鐘可以實現(xiàn)功耗的降低;可以通過FLIX來實現(xiàn)指令的并行。

2.2.2. 兼容性

兼容性是Xtensa處理器ISA的根本,因為只有具有很強(qiáng)的兼容性才能很好的應(yīng)用到第三方的應(yīng)用軟件和開發(fā)工具上去。所有的可重構(gòu)、可拓展的Xtensa處理器都對主要的操作系統(tǒng)、調(diào)試工具以及輸入校驗設(shè)備兼容。同時所有版本的處理器都向上兼容,同時用戶自定義的指令可以重復(fù)使用。

2.2.3. 拓展性

Xtensa處理器可以很方便的將指令無縫的添加到處理器的數(shù)據(jù)通路中。任何相關(guān)的C數(shù)據(jù)類型、軟件工具鏈和需要的進(jìn)行綜合的EDA腳本都是自動生成。數(shù)據(jù)通路、相關(guān)的指令以及C數(shù)據(jù)類型都是用TIE(Tensilica Instruction Extension)語言來寫的。

2.2.4. 可重構(gòu)性

Xtensa處理器提供預(yù)驗證的模塊,當(dāng)用戶的設(shè)計需要時隨時可以將其添加到設(shè)計中去,可以又快又好的實現(xiàn)所需設(shè)計。所有可重構(gòu)的選項如圖4所示。由圖可知可重構(gòu)的部分包含:在不同的應(yīng)用下選用不同的DSP (HiFi DSPs for Audio/Voice/Speech,Vision P5 and P6 DSPs for Imaging and Vision,ConnX BBE16EP, BBE32EP and BBE64EP DSPs,F(xiàn)usion F1 DSP,F(xiàn)usion G3 DSP),實現(xiàn)DSP的重構(gòu);多重自定義長度的GPIO ports對外設(shè)進(jìn)行控制和監(jiān)測;Queue中的接口寬度可選擇;32位乘法器與16位的乘法器和MAC;單精度/雙精度,標(biāo)量/矢量浮點數(shù)模塊的選擇;對于VLIW和一般的指令可以通過三路64位的FLIX實現(xiàn)交叉存取。

圖4 Xtensa LX7 處理器最大范圍的可重構(gòu)選項

2.2.5. 其他性能

高低字節(jié)排序的可選擇;1或2個通用的load/store unit,每個的尺寸為32-,64-,128-,256-,512-bits可選;1-32個輸入可選擇輸入buffer; 多重自定義長度的接口是數(shù)據(jù)通過FIFO進(jìn)出;FLIX的長度可選,最高128bits;數(shù)據(jù)和指定的Cache采用4路組相連,最大為128K,運用write-back和write-through的cache寫入?yún)f(xié)議;可選擇的對本地內(nèi)存的奇偶校驗和ECC。

動態(tài)功耗和漏電流功耗較小;通過中斷控制來進(jìn)行片上調(diào)試;可選擇的16位處理器ID,支持大規(guī)模并行陣列結(jié)構(gòu);支持第三方的JTAG debug probe進(jìn)行片上調(diào)試的硬件。

3. 通過Xtensa處理器為SOC設(shè)計增加靈活性和拓展性

Cadence為Soc設(shè)計者提供可以通過軟件編程使其設(shè)計更加靈活性和長壽命的解決方案,以及對于特定的應(yīng)用提供定制處理器?,F(xiàn)在用戶可以通過TIE(Tensilica Instruction Extension)語言設(shè)計一款功能、指令設(shè)定可拓展原始處理器設(shè)計者從未想過的特性。

TIE語言可以描述指令、寄存器、拓展單元和I/O,然后這些會自動生成并添加到處理器中。TIE語言與verilog類似,用來描述希望的指令、操作數(shù)、編碼和執(zhí)行語義。TIE文件是Xtensa處理器發(fā)生器的輸入文件,處理器發(fā)生器自動的建立重構(gòu)的處理器和完整的軟件工具鏈,該軟件工具鏈包含所有的可重構(gòu)的功能和新的TIE指令。

TIE語言可以讓用戶將產(chǎn)品性能提升和創(chuàng)造其獨特性。Xtensa處理器的拓展性可以將優(yōu)化的特性添加或者應(yīng)用到任何需要優(yōu)化處理器成本、功耗、應(yīng)用性能的平臺上。

3.1. 靈活性

就像你可以從一系列預(yù)先確定的功能選項中選擇特定的功能來提升處理器的性能,現(xiàn)在可以創(chuàng)造可以提升標(biāo)準(zhǔn)或者自定義算法指令以及更大的帶寬的數(shù)據(jù)接口。通過使用提供的工具,應(yīng)用的熱點可以被定義,同時添加用來更高性能處理這些熱點的指令,從而不再需要提升時鐘頻率或者重寫大量的軟件。

3.2. 獨一性

對于通用處理器固化的功能,不同算法運算可能性能會有差異。通用處理器在進(jìn)行通用計算時有優(yōu)勢,但是不擅長計算任何一個特定的算法。Xtensa處理器為用戶提供了通過能夠加速特定算法的硬件來區(qū)別的高性能的執(zhí)行各種算法(其思想如圖5所示)。這意味著只要用戶定義的處理器達(dá)到了在相同軟件上執(zhí)行的性能,該設(shè)計就不可能被復(fù)制。

圖5 Xtensa LX7處理器提供的添加用戶定義的功能和接口的思想

3.3. 通過FLIX進(jìn)行并行操作

由圖5可知,用戶自定義功能的實現(xiàn)是通過FLIX。FLIX結(jié)構(gòu)使得Xtensa LX7處理器稱為一個VLIW處理器,如果需要可以實現(xiàn)2-30的并行。FLIX指令的長度為4bytes到16bytes之間的任意值。這種可變長度的FLIX指令可以與Xtensa處理器標(biāo)準(zhǔn)的16/32 bits指令無縫混合,所以不會有模式轉(zhuǎn)換上的損失。圖6展示了用戶使用FLIX創(chuàng)造VLIW進(jìn)行2-30級的并行操作

通過FLIX(可變長度指令字)Xtensa處理器可以除去在使用VLIW時指令寄存器的冗余損失。事實上,使用FLIX的Xtensa可以同時提供高性能和曉得代碼長度。使用FLIX的損失是很小的,只是增加了2000個門用來進(jìn)行指令的控制和譯碼,但是帶來的好處是很大的。

Xtensa的C/C++編譯器自動的從源代碼中提取出并行操作并將多種操作加到FLIX中,所以即使不通過額外的軟件資源同樣可以獲得并行計算好處。通過這種方法,一個three-issue的Xtensa LX7處理器在一個較低的頻率下運行也可以達(dá)到對應(yīng)其他設(shè)備在相當(dāng)高時鐘頻率下的性能。

圖6. 用戶使用FLIX創(chuàng)造VLIW進(jìn)行2-30級的并行操作

還有關(guān)于接口的可重構(gòu)方法,以及對應(yīng)的軟件部分由同組其他成員調(diào)研,在此不做講解。

4. 總結(jié)

Xtensa 處理器的實現(xiàn)了對硬件和軟件的共同設(shè)計,通過硬件重構(gòu)進(jìn)行高性能的計算,通過軟件編程進(jìn)行高效率的控制。而且Xtensa 處理器結(jié)構(gòu)技術(shù)先進(jìn)、指令精簡,可以幫助系統(tǒng)設(shè)計師大量縮減編碼的長度,從而提高指令的密集度并降低能耗。這對于高合成的單芯片系統(tǒng) ASIC 而言,是減低成本的重要關(guān)健。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20253

    瀏覽量

    252231
  • asic
    +關(guān)注

    關(guān)注

    34

    文章

    1274

    瀏覽量

    124575
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    恩智浦全新S32N7處理器釋放軟件定義汽車(SDV)的全部潛力

    · S32N7處理器系列實現(xiàn)核心車輛功能的全面數(shù)字化和集中化 · 汽車制造商能夠降低系統(tǒng)復(fù)雜性,并在整個車隊釋放AI驅(qū)動的創(chuàng)新潛力 · 博世率先在其車輛集成平臺中部署S32N7 拉斯維加斯國際消費
    的頭像 發(fā)表于 01-19 17:06 ?6.6w次閱讀
    恩智浦全新S32N<b class='flag-5'>7</b><b class='flag-5'>處理器</b>釋放軟件定義汽車(SDV)的全部潛力

    Cortex-M0 處理器介紹

    功耗的32位處理器。 Cortex-M0是Cortex-M家族中的M0系列。最大特點是低功耗的設(shè)計。Cortex-M0為32位、3級流水線RISC處理器,其核心仍為馮.諾依曼結(jié)構(gòu),是指令和數(shù)據(jù)共享同一總線的架構(gòu)
    發(fā)表于 01-16 08:04

    海光3350處理器能被廣泛應(yīng)用的原因

    集特海光3350工控主板GM7-5601配置了1顆海光3350處理器、8核16線程設(shè)計,2根DDR4內(nèi)存插槽,最大支持64GB、4個千兆網(wǎng)口、板載網(wǎng)絡(luò)控制、10個USB接口、10個COM接口。支持統(tǒng)信UOS、麒麟、Window
    的頭像 發(fā)表于 01-09 16:22 ?738次閱讀
    海光3350<b class='flag-5'>處理器</b>能被廣泛應(yīng)用的原因

    S32Z2:安全可靠的高性能實時處理器

    S32Z2:安全可靠的高性能實時處理器 在汽車電子和工業(yè)控制等領(lǐng)域,高性能實時處理器的需求日益增長。今天我們要探討的NXP S32Z2處理器,就是一款在安全和性能方面表現(xiàn)卓越的產(chǎn)品。 文件下載
    的頭像 發(fā)表于 12-24 11:10 ?379次閱讀

    S32E2:引領(lǐng)電動汽車控制與智能驅(qū)動的高性能實時處理器

    將詳細(xì)介紹S32E2處理器的特點、應(yīng)用場景、使能工具以及功能安全等方面的內(nèi)容。 文件下載: NXP Semiconductors S32E2實時處理器.pdf 一、S32E2處理器概述
    的頭像 發(fā)表于 12-24 11:10 ?335次閱讀

    ESP32S工具鏈

    你提到的 Xtensa LX7Xtensa LX6 是 Tensilica(現(xiàn)屬于Cadence)設(shè)計的
    發(fā)表于 11-26 07:33

    Cortex-M0+處理器的HardFault錯誤介紹

    在ARM處理器中,如果一個程序產(chǎn)生了錯誤并且被處理器檢測到,就會產(chǎn)生錯誤異常。Cortex-M0+處理器只有一種異常用以處理錯誤:HardFault。
    的頭像 發(fā)表于 10-14 10:50 ?3383次閱讀
    Cortex-M0+<b class='flag-5'>處理器</b>的HardFault錯誤<b class='flag-5'>介紹</b>

    TDA4VL-Q1處理器技術(shù)文檔總結(jié)

    TDA4VE TDA4AL TDA4VL 處理器系列基于進(jìn)化的 Jacinto? 7 架構(gòu),面向智能視覺相機(jī)應(yīng)用,并建立在 TI 十多年來在視覺處理器市場領(lǐng)導(dǎo)地位積累的廣泛市場知識之上。TDA4AL
    的頭像 發(fā)表于 10-10 09:47 ?2012次閱讀
    TDA4VL-Q1<b class='flag-5'>處理器</b>技術(shù)文檔總結(jié)

    ?AM68A/AM68處理器技術(shù)文檔摘要

    AM68 可擴(kuò)展處理器系列基于進(jìn)化的 Jacinto? 7 架構(gòu),面向智能視覺相機(jī)和通用計算應(yīng)用,并建立在 TI 十多年來在視覺處理器市場領(lǐng)導(dǎo)地位積累的廣泛市場知識之上。AM68x 系列專為工廠自動化、樓宇自動化和其他市場中各種
    的頭像 發(fā)表于 10-08 10:44 ?2113次閱讀
    ?AM68A/AM68<b class='flag-5'>處理器</b>技術(shù)文檔摘要

    工業(yè)算力怎么選?ZMC6000系列I3/I5/I7處理器,精準(zhǔn)匹配不同工業(yè)場景需求!

    工控機(jī)的“算力”是工業(yè)自動化的關(guān)鍵。致遠(yuǎn)電子ZMC6000系列工業(yè)PC,配備英特爾I3、I5、I7處理器,滿足不同場景的算力需求。本文將介紹這三款處理器的性能,看它們?nèi)绾螢楣I(yè)場景賦能
    的頭像 發(fā)表于 09-18 11:38 ?985次閱讀
    工業(yè)算力怎么選?ZMC6000系列I3/I5/I<b class='flag-5'>7</b><b class='flag-5'>處理器</b>,精準(zhǔn)匹配不同工業(yè)場景需求!

    德州儀器AM68x Jacinto 8處理器技術(shù)解析

    Texas Instruments AM68x 64位Jacinto? 8 TOPS Vision SoC處理器是一款基于Eval Jacinto 7架構(gòu)的可擴(kuò)展處理器。該系列面向智能視覺攝像機(jī)
    的頭像 發(fā)表于 08-27 15:08 ?1110次閱讀
    德州儀器AM68x Jacinto 8<b class='flag-5'>處理器</b>技術(shù)解析

    國民技術(shù)能否開展一個M7處理器的試用活動。

    國民技術(shù)最近推出了M7處理器,看起來能力很強(qiáng),電子發(fā)燒友能不能聯(lián)合國民技術(shù)開展一個M7使用的活動,讓大家了解下M7核的國民技術(shù)。
    發(fā)表于 05-20 22:04

    Cadence推出Tensilica NeuroEdge 130 AI協(xié)處理器

    楷登電子(美國 Cadence 公司,Nasdaq:CDNS)近日宣布推出 Cadence Tensilica NeuroEdge 130 AI 協(xié)處理器(AICP)。這是一款新型處理器,專為補充
    的頭像 發(fā)表于 05-17 09:38 ?1389次閱讀

    純國產(chǎn)化飛騰D2000/8處理器工控主板GM7-2602-21:自主可控的工業(yè)計算核心

    GM7-2602-21 是集特智能推出的一款基于國產(chǎn)飛騰D2000/8處理器的Mini ITX工控主板。作為全國產(chǎn)化硬件解決方案的代表,該主板以自主可控、安全可靠為核心設(shè)計理念,廣泛應(yīng)用于工業(yè)自動化
    的頭像 發(fā)表于 04-12 09:51 ?2976次閱讀

    英特爾至強(qiáng)6處理器助力數(shù)據(jù)中心整合升級

    繼去年9月重磅推出英特爾 至強(qiáng) 6900性能核處理器后,英特爾進(jìn)一步擴(kuò)充至強(qiáng)6產(chǎn)品家族,于近期發(fā)布了包括至強(qiáng)6700性能核處理器及至強(qiáng)6500性能核處理器在內(nèi)的多款新品,以更豐富的產(chǎn)品組合、卓越性能與出色能效,應(yīng)對橫跨數(shù)據(jù)中心、
    的頭像 發(fā)表于 03-13 17:36 ?1487次閱讀