91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

EMC信號完整性落地實測1---走出玄學

西安樂拓精益 ? 2022-05-24 16:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

無論我們從51單片機STM32電路,運放,傳感器,ADC采集還是可控硅晶閘管等等電源電路跨入到電子工程師的行業(yè),我們通常會長時間處于低頻的電子電路設計調(diào)試階段,通常我們處理的是幾百Hz或者幾KHz的信號通路。偶爾會有RS232,RS485,IIC,SPI或者CAN總線之類的通訊讓我們的PCB經(jīng)歷幾百KHz的信號。這些其實涵蓋了大部分的電子應用場景,我們在這個階段更多的關注電路功能的實現(xiàn),并沒有也不太需要考慮信號完整性或者EMC的問題。

總有一天我們會在新的項目中發(fā)現(xiàn)我們遇到了一些瓶頸。有時候通訊會莫名其妙的通訊錯誤,有些PCB板子會莫名其妙的有很大的干擾,達到M級信號的板子按以前的布線習慣變得不再穩(wěn)定可靠。這時,阻礙電子工程師進階的EMC和信號完整性問題擺在了我們面前。如果你遇到了類似的問題,那么恭喜,說明你已經(jīng)到了另一個新臺階了。

EMC和信號完整性是獨立于電子電路功能設計的另一門學問了,我們可以找到很多這方面的資料,大部分會告訴我們理論知識和經(jīng)驗準則。比如,在高速信號的情況下,電容電阻都不再單純的看做是電容和電阻了,甚至連路徑上的過孔也會有影響。PCB布線不再是布通就可以了,還需要考慮信號流動的路徑;布線和布線之間的間距以及下方是否鋪地也要考慮了,甚至關鍵的信號布線長度都需要考慮等等。這些對于射頻工程師來說都是需要掌握的基本技巧,對于其他領域的廣大電子工程師來說,這些就是高手和普通選手之間的進階知識了。

對于大多數(shù)工程師來說,EMC和信號完整性的一些經(jīng)驗法則,近乎玄學,我們知道要按照這條法則去做,但是并不直觀的知道這樣做和不這樣做差別多大,沒有直觀的感受。因為這些法則的總結是靠非常昂貴的專業(yè)設備,在不計成本的實驗中總結的,我們普通大眾電子工程師是沒有機會去做實驗感受和吸收的,只能被動接受這樣的理論指導,完全沒有其他電子電路知識那樣的體驗。

我們通過LOTO虛擬示波器和它的EMC測試模塊,對一些重要的EMC和信號完整性經(jīng)驗法則進行直觀的落地實測,方便大家直觀看到,這些法則的效果,打破玄學,加深理解。

我們動手的第一條法則:信號發(fā)射出去的驅(qū)動路徑和回流到地構成的返回路徑,圍繞出來的環(huán)路面積越小越好。環(huán)路面積越大,造成的噪聲耦合和EMI電磁干擾越嚴重。

如下圖所示:

poYBAGKMjPWAaE6IAAA6s9vzs7Y277.png

poYBAGKMjP2ASdAnAAEniViyiSI873.png

為了落地實測,我們簡單做了一個實驗板,原理圖和PCB如下所示,有需要的同學可以直接跟我要源文件:

pYYBAGKMjQiAIvzgAAFRKzt91Ag830.pngpoYBAGKMjRiADBByAAEvVxsu1kc232.png

板子使用USB供電或者外接5V電源供電,一個電源開關,放了4個3.3V的有源運放,分別是80M,48M,11M,3.68M。當然你可以放自己想要觀測的頻率的晶振。這些晶振通過跳線選擇一個晶振頻率輸出,沿著A出發(fā),經(jīng)過2號區(qū)域,到3號區(qū)域,然后經(jīng)過4號區(qū)域返回到5號區(qū)域。在PCB右側(cè)的跳線可以選擇這個晶振信號的負載電阻是多大,從1M到200歐可以選擇一個。這樣我們可以直觀看到,一個高速信號,頻率是跳線選擇的晶振頻率,在PCB上驅(qū)動了一個跳線選擇的負載電阻,形成了PCB絲印上的A->C的環(huán)路。我們也可以在兩個跳線上通過跳線把沿著信號布線下面的一條地線連接通,那么信號的環(huán)路變成了A->B,比原來的A->C小了環(huán)路面積小了很多。我們看下實物:

poYBAGKMjSaAEiY7AA8MFSgmrso410.png

我們選擇48M晶振,然后使用負載100K,使用A->C環(huán)路,LOTO虛擬示波器OSCH02,以及E01模塊,我們實測1區(qū)域的EMC信號完整性的情況,搭建場景如下:

pYYBAGKMjTCAPqchABxU2eXyCyo666.png

我們在測試板的1號區(qū)域,測得EMI的頻譜如下所示,可以看到有一個幅值非常大的48MHz的電磁輻射,幅值超過了0.15V:

poYBAGKMjTiAGU8OAAFSCYKpbu8532.png

我們可以以48M為中心頻率,查看細節(jié):

poYBAGKMjUCAXgPIAAFh1eNJsqw301.png

我們保持其他不變,通過接地跳線把信號的地回路改為A->B,同樣在測試板的1號區(qū)域,測得EMI的頻譜如下所示,可以看到48MHz的電磁輻射明顯減小,幅值變?yōu)?.073V:

pYYBAGKMjUmABxs6AAFYZuJooqk996.png

同理,我們測下3.68M晶振的也是類似的情況,如下圖所示,規(guī)律也是環(huán)路面積大,EMI電磁干擾強度就大,不同的是,3.68M晶振的頻譜圖里會看到很多諧波分量,這是由于我們這個窗口的監(jiān)測范圍是125M,在這個范圍內(nèi),可以顯示3.68M的多次諧波。晶振本身是近似方波的信號,所以會有很多次諧波,只是之前測的48M的多次諧波超出了窗口觀測范圍沒有看到而已。高次諧波并不是客觀存在的,他是FFT的數(shù)學表達,我們在觀測EMC的頻譜時要注意這一點。

pYYBAGKMjVGAe1RAAAFumXvkZq8061.png

我們很直觀的看到,同一個高頻信號,在PCB電路板上不同的路徑造成不同的環(huán)路面積的情況下,截然不同的EMI電磁干擾強度。我們不僅僅驗證信號完整性布線準則的最小環(huán)路面積要求,也可以用LOTO示波器+E01電磁兼容擴展檢測模塊來直接測試我們已有的電路板的電磁兼容EMC問題。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB設計
    +關注

    關注

    396

    文章

    4921

    瀏覽量

    95278
  • 電磁干擾
    +關注

    關注

    36

    文章

    2483

    瀏覽量

    107937
  • 電磁兼容性
    +關注

    關注

    7

    文章

    498

    瀏覽量

    34687
  • EMC測試
    +關注

    關注

    10

    文章

    167

    瀏覽量

    28047
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    IDT信號完整性產(chǎn)品:解決高速信號傳輸難題

    IDT信號完整性產(chǎn)品:解決高速信號傳輸難題 在當今的電子設備中,隨著計算、存儲和通信應用中信號速度的不斷提高,系統(tǒng)設計師面臨著越來越大的信號
    的頭像 發(fā)表于 03-04 17:10 ?421次閱讀

    SI合集002|信號完整性測量應用簡介,快速掌握關鍵點

    一、信號完整性定義信號完整性(SignalIntegrity,簡稱SI)是衡量信號從驅(qū)動端經(jīng)傳輸線抵達接收端后,波形
    的頭像 發(fā)表于 01-26 10:58 ?197次閱讀
    SI合集002|<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>測量應用簡介,快速掌握關鍵點

    使用MATLAB和Simulink進行信號完整性分析

    信號完整性是保持高速數(shù)字信號的質(zhì)量的過程。信號完整性是衡量電信號從源傳輸?shù)侥繕宋恢脮r的質(zhì)量的關鍵
    的頭像 發(fā)表于 01-23 13:57 ?7233次閱讀
    使用MATLAB和Simulink進行<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>分析

    Cadence工具如何解決芯粒設計中的信號完整性挑戰(zhàn)

    在芯粒設計中,維持良好的信號完整性是最關鍵的考量因素之一。隨著芯片制造商不斷突破性能與微型化的極限,確保組件間信號的純凈與可靠面臨著前所
    的頭像 發(fā)表于 12-26 09:51 ?332次閱讀
    Cadence工具如何解決芯粒設計中的<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>挑戰(zhàn)

    串擾如何影響信號完整性和EMI

    歡迎來到 “掌握 PCB 設計中的 EMI 控制” 系列的第六篇文章。本文將探討串擾如何影響信號完整性和 EMI,并討論在設計中解決這一問題的具體措施。
    的頭像 發(fā)表于 08-25 11:06 ?9920次閱讀
    串擾如何影響<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>和EMI

    信號完整性(SI)與電磁兼容EMC)的共性與差異分析

    的接地設計和屏蔽措施可同時改善信號完整性EMC。3.工具與方法使用相似的仿真工具(如SPICE、HFSS、ADS)和測試設備(如示波器、頻譜分析儀)。阻抗匹配和端接
    的頭像 發(fā)表于 07-29 11:32 ?943次閱讀
    <b class='flag-5'>信號</b><b class='flag-5'>完整性</b>(SI)與電磁兼容<b class='flag-5'>性</b>(<b class='flag-5'>EMC</b>)的共性與差異分析

    什么是信號完整性

    電子發(fā)燒友網(wǎng)站提供《什么是信號完整性?.pdf》資料免費下載
    發(fā)表于 07-09 15:10 ?1次下載

    了解信號完整性的基本原理

    作者:Cece Chen 投稿人:DigiKey 北美編輯 隨著支持人工智能 (AI) 的高性能數(shù)據(jù)中心的興起,信號完整性 (SI) 變得至關重要,這樣才能以更高的速度傳輸海量數(shù)據(jù)。為確保信號
    的頭像 發(fā)表于 05-25 11:54 ?1361次閱讀
    了解<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>的基本原理

    Samtec虎家大咖說 | 淺談信號完整性以及電源完整性

    前言 在這一期的Samtec虎家大咖說節(jié)目中,Samtec信號完整性(SI)和電源完整性(PI)專家Scott McMorrow、Rich Mellitz和Istvan Novak回答了觀眾的提問
    發(fā)表于 05-14 14:52 ?1196次閱讀
    Samtec虎家大咖說 | 淺談<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>以及電源<b class='flag-5'>完整性</b>

    ?車聯(lián)網(wǎng)V2X通信:貼片電容信號完整性優(yōu)化與EMC設計

    車聯(lián)網(wǎng)V2X通信:貼片電容信號完整性優(yōu)化與EMC設計 隨著車聯(lián)網(wǎng)(V2X)向5G/6G高階通信演進,車載通信模塊需在毫米波頻段(如24GHz、77GHz)實現(xiàn)高速率數(shù)據(jù)傳輸,同時抵御電機諧波、雷達
    的頭像 發(fā)表于 05-12 15:22 ?785次閱讀
    ?車聯(lián)網(wǎng)V2X通信:貼片電容<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>優(yōu)化與<b class='flag-5'>EMC</b>設計

    受控阻抗布線技術確保信號完整性

    核心要點受控阻抗布線通過匹配走線阻抗來防止信號失真,從而保持信號完整性。高速PCB設計中,元件與走線的阻抗匹配至關重要。PCB材料的選擇(如低損耗層壓板)對減少信號衰減起關鍵作用。受控
    的頭像 發(fā)表于 04-25 20:16 ?1332次閱讀
    受控阻抗布線技術確保<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>

    信號完整性測試基礎知識

    在當今快速發(fā)展的數(shù)字時代,高速傳輸已成為電子設備的基本要求。隨著數(shù)據(jù)傳輸速率的不斷提升,信號完整性(Signal Integrity,簡稱SI)問題變得越來越重要。信號完整性是高速互連
    的頭像 發(fā)表于 04-24 16:42 ?4170次閱讀
    <b class='flag-5'>信號</b><b class='flag-5'>完整性</b>測試基礎知識

    電源完整性分析及其應用

    引言 電源完整性這一概念是以信號完整性為基礎的,兩者的出現(xiàn)都源自電路開關速度的提高。當高速信號的翻轉(zhuǎn)時間和系統(tǒng)的時鐘周期可以相比時,具有分布參數(shù)的
    發(fā)表于 04-23 15:39

    技術資訊 | 信號完整性測試基礎知識

    本文重點信號完整性測試需要從測試電路板和原型獲取實驗數(shù)據(jù)并加以分析。在理想的工作流程中,還會仿真信號完整性指標,并將其與實際測量值進行比較。信號
    的頭像 發(fā)表于 04-11 17:21 ?2334次閱讀
    技術資訊 | <b class='flag-5'>信號</b><b class='flag-5'>完整性</b>測試基礎知識

    普源示波器在信號完整性分析中的應用研究

    信號完整性(Signal Integrity, SI)是電子工程領域中一個至關重要的概念,它指的是信號在傳輸過程中保持其原始特征的能力。在高速數(shù)字電路和通信系統(tǒng)中,信號
    的頭像 發(fā)表于 03-19 14:20 ?872次閱讀
    普源示波器在<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>分析中的應用研究