91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

為何TI的GPMC并口,更常被用于連接FPGA、ADC?我給出3個(gè)理由

Tronlong創(chuàng)龍科技 ? 2022-05-27 10:53 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1GPMC并口簡介

GPMC(General Purpose Memory Controller)是TI處理器特有的通用存儲(chǔ)器控制器接口,是AM335x、AM437x、AM5708、AM5728等處理器專用于與外部存儲(chǔ)器設(shè)備的接口,如:

● 類似于異步SRAM內(nèi)存和專用集成電路(ASIC)設(shè)備。

●異步,同步,和頁面模式(僅適用于非復(fù)用模式)突發(fā)NOR閃存設(shè)備。

●NAND閃存。

ADC器件。

ffbbfe6c-dd12-11ec-b80f-dac502259ad0.png

圖 1GPMC概述

2GPMC并口特點(diǎn)

為什么工業(yè)領(lǐng)域在與FPGA/ADC通信的時(shí)候,更喜歡使用GPMC接口呢?本文給出3個(gè)理由,那就是:高帶寬、連接模式豐富、配置靈活。具體如下:

PS:下文將介紹基于AM570x GPMC的ARM + FPGA通信案例、多通道AD(AD7606/ADS8568)采集綜合案例。


(1)高帶寬,速率可達(dá)100MB/s以上

以AM57x為例,通過GPMC接口與FPGA連接,采用DMA的方式讀取FPGA端的數(shù)據(jù),速度可達(dá)69MB/s,實(shí)際上通過配置GPMC接口的時(shí)序參數(shù)和不同工作模式,速率可超過100MB/s。


(2)連接模式豐富,靈活的8位和16位異步存儲(chǔ)器接口

由于有g(shù)pmc_ad[15:0] 16個(gè)信號(hào)引腳可支持地址線與數(shù)據(jù)線復(fù)用和非復(fù)用模式,這讓GPMC與外設(shè)的連接模式變得很豐富,可以和寬范圍的外部設(shè)備通信,如:

●外部異步或同步8-bit位寬內(nèi)存或設(shè)備(非突發(fā)設(shè)備)

●外部異步或同步16-bit位寬內(nèi)存或設(shè)備

●外部16-bit非復(fù)用NOR Flash設(shè)備

●外部16-bit地址和數(shù)據(jù)復(fù)用NOR Flash設(shè)備

●外部8-bit和16-bitNAND Flash設(shè)備

●外部16-bit偽SRAM(pSRAM)設(shè)備


下面介紹幾種連接模式。

1)16-bit Address/Data Multiplexed(地址線與數(shù)據(jù)線復(fù)用模式)

ffdefdcc-dd12-11ec-b80f-dac502259ad0.png

圖 2

2)16-bit Nonmultiplexed(地址線與數(shù)據(jù)線非復(fù)用模式)

003b2f8e-dd13-11ec-b80f-dac502259ad0.png

圖 3

3)8-bit Nonmultiplexed(地址線與數(shù)據(jù)線非復(fù)用模式)

007359f4-dd13-11ec-b80f-dac502259ad0.png

圖 4

4)8-bitNAND(僅使用數(shù)據(jù)線模式)

此模式適用于無需地址線的場合,例如GPMC與NAND FLASH連接。NAND FLASH無需地址線,通過數(shù)據(jù)線D[x:0]發(fā)送讀寫命令,進(jìn)行數(shù)據(jù)讀取/寫入。

00bcd160-dd13-11ec-b80f-dac502259ad0.png

圖 5

(3)配置靈活,具有多達(dá)8個(gè)片選

GPMC基本編程模型提供了最大的靈活性,以支持八個(gè)可配置片選中不同的時(shí)序參數(shù)和位寬配置??筛鶕?jù)外部設(shè)備的特點(diǎn),使用最佳的片選設(shè)置。

●可選擇不同的協(xié)議,以支持通用異步或同步隨機(jī)訪問設(shè)備(NOR閃存,SRAM)或支持特定的NAND器件。

●地址和數(shù)據(jù)總線可在同一個(gè)外部總線上復(fù)用。

●讀和寫訪問可獨(dú)立定義為異步或同步。

●系統(tǒng)請(qǐng)求(字節(jié),16位字,突發(fā))是通過單次或多次訪問進(jìn)行。外部設(shè)備訪問配置文件(單或多個(gè)優(yōu)化的突發(fā)長度,本地包或仿真包)是基于外部設(shè)備特性(支持協(xié)議,總線寬度,數(shù)據(jù)緩沖區(qū)大小,本地包支持)。

●系統(tǒng)突發(fā)讀或?qū)懻?qǐng)求是同步突發(fā)(多個(gè)讀,或多個(gè)寫)。在沒有突發(fā)或頁面模式時(shí)是由外部存儲(chǔ)器或ASIC設(shè)備支持,系統(tǒng)突發(fā)讀或?qū)懻?qǐng)求轉(zhuǎn)換為連續(xù)單一的同步或異步訪問(單一讀,或單一寫)。僅在單一同步或 單一異步讀或?qū)懩J较轮С?位寬的設(shè)備。

為了模擬一個(gè)可編程的內(nèi)部等待狀態(tài),一個(gè)外部等待引腳可被監(jiān)控,以在開始(初始訪問時(shí)間)和突發(fā)訪問期間動(dòng)態(tài)的控制外部訪問。

00ed8d78-dd13-11ec-b80f-dac502259ad0.png

圖 6GPMC框圖

3GPMC并口應(yīng)用案例

創(chuàng)龍科技基于AM5708、AM5728設(shè)計(jì)的工業(yè)評(píng)估板——TL570x-EVM、TL5728-EasyEVM,由核心板和評(píng)估底板組成。核心板經(jīng)過專業(yè)的PCB Layout和高低溫測試驗(yàn)證,穩(wěn)定可靠,可滿足運(yùn)動(dòng)控制、工業(yè)PC、機(jī)器視覺、智能電力、視頻監(jiān)測等工業(yè)應(yīng)用環(huán)境。

* AM5708

013e7800-dd13-11ec-b80f-dac502259ad0.jpg

圖7SOM-TL570x核心板

016ec97e-dd13-11ec-b80f-dac502259ad0.jpg

圖8TL570x-EVM開發(fā)板

* AM5728

01ceb4a6-dd13-11ec-b80f-dac502259ad0.png

圖9SOM-TL5728核心板

020e2a5a-dd13-11ec-b80f-dac502259ad0.jpg

圖10TL5728-EasyEVM開發(fā)板

02b6ac7a-dd13-11ec-b80f-dac502259ad0.gif

02d2d242-dd13-11ec-b80f-dac502259ad0.png

圖 11

本文講解基于AM570x GPMC的ARM + FPGA通信案例、多通道AD采集綜合案例。


3.1基于GPMC的ARM + FPGA通信案例


3.1.1案例功能


DSP端使用EDMA將數(shù)據(jù)搬運(yùn)到指定的內(nèi)存空間物理地址(GPMC片選基地址),再將數(shù)據(jù)讀取回來并保存到DSP端L2SRAM,并校驗(yàn)數(shù)據(jù)讀寫的正確性、計(jì)算數(shù)據(jù)讀寫速率。ARM端通過MessageQ發(fā)送讀寫地址與讀寫大小到DSP端,DSP端讀寫對(duì)應(yīng)內(nèi)存空間,并返回傳輸時(shí)間及傳輸速率到ARM端。GPMC的初始化由ARM端驅(qū)動(dòng)程序?qū)崿F(xiàn)。


程序工作流程框圖如下所示。

030f7120-dd13-11ec-b80f-dac502259ad0.png

圖 12

3.1.2案例測試


將TL-HSAD-LX采集卡通過TL-HSAD-LX-PinBoard轉(zhuǎn)接板和軟排線,插到TL570x-EVM評(píng)估板的GPMC拓展接口J5上,并使用5V2A電源給TL-HSAD-LX采集卡供電,硬件連接圖如下。

033caa64-dd13-11ec-b80f-dac502259ad0.png

圖 13

038dd6b4-dd13-11ec-b80f-dac502259ad0.png

圖 14測試結(jié)果

EDMA單次傳輸數(shù)據(jù)大小為2KByte(0x800),總共循環(huán)100次。如需再次測試讀寫速度,請(qǐng)重新運(yùn)行DSP端程序。


從上圖可看到本次測試的誤碼率為0%(errcnt: 0);平均寫入時(shí)間約為101us,寫入速率約為38.53MB/s;平均讀取時(shí)間約為118us,讀取速率約為32.98MB/s。


備注:本次測試板卡通過軟排線的形式連接,軟排線的長度會(huì)影響誤碼率和讀寫帶寬,目前測得最高速率為38.53MB/s(寫入速率)。如將FPGA設(shè)計(jì)于底板,最高速率可到69MB/s(寫入時(shí)間為28us)


3.2基于GPMC的多通道AD采集綜合案例


3.2.1案例功能


AM570x DSP端使用EDMA通過GPMC接口采集AD7606或ADS8568模塊8通道的AD信號(hào),同時(shí)由DSP端對(duì)其中6通道的AD信號(hào)進(jìn)行FFT處理,最后將8通道時(shí)域數(shù)據(jù)和經(jīng)FFT處理的6通道頻域數(shù)據(jù)保存到DSP端L2SRAM中,可通過仿真器與CCS軟件查看對(duì)應(yīng)通道的時(shí)域波形和頻域波形。


程序保存通道0的時(shí)域數(shù)據(jù)和經(jīng)FFT處理的頻域數(shù)據(jù)至CMEM(共享內(nèi)存)空間,通過IPC組件通知ARM端讀取該通道的時(shí)域數(shù)據(jù)和頻域數(shù)據(jù),使用Qt在LCD顯示屏上進(jìn)行波形繪制,最后將數(shù)據(jù)保存到文件中。


本案例默認(rèn)配置AD7606模塊采樣周期為6us,即采樣率約為167KHz;配置ADS8568模塊采樣周期分別為5us,即采樣率為200KHz。程序工作流程框圖如下所示:

03b58e66-dd13-11ec-b80f-dac502259ad0.png

圖 15

3.2.2案例測試


將Tronlong的TL7606I(AD7606)模塊或TL8568I(ADS8568)模塊插入評(píng)估板GPMC擴(kuò)展接口,并對(duì)模塊進(jìn)行獨(dú)立供電。TL7606I模塊使用5V電源供電,J1跳線帽連接到0,使用±5V量程。TL8568I模塊使用12V電源供電,軟件已配置為±12V量程。


將模塊的待測輸通道正確連接信號(hào)發(fā)生器,信號(hào)發(fā)生器輸出頻率為4KHz、峰峰值為2Vpp(即幅值為1V)的正弦波信號(hào)。待測信號(hào)電壓請(qǐng)勿超過模塊量程,否則可能會(huì)導(dǎo)致模塊損壞。評(píng)估板接入LCD顯示屏,并通過仿真器連接到PC機(jī)。硬件連接示意圖如下:

03e391bc-dd13-11ec-b80f-dac502259ad0.png

圖 16TL7606I模塊硬件連接示意圖

043d1ade-dd13-11ec-b80f-dac502259ad0.png

圖 17TL7606I模塊硬件連接示意圖

045e438a-dd13-11ec-b80f-dac502259ad0.png

圖 18TL8568I模塊硬件連接示意圖

程序運(yùn)行后,即可在LCD顯示屏上看到通道0的時(shí)域波形和頻域波形。

04c66758-dd13-11ec-b80f-dac502259ad0.png

圖 19時(shí)域波形

04f1740c-dd13-11ec-b80f-dac502259ad0.png

圖 20頻域波形

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • ARM
    ARM
    +關(guān)注

    關(guān)注

    135

    文章

    9553

    瀏覽量

    391905
  • FPGA設(shè)計(jì)
    +關(guān)注

    關(guān)注

    9

    文章

    431

    瀏覽量

    28143
  • 嵌入式主板
    +關(guān)注

    關(guān)注

    7

    文章

    6107

    瀏覽量

    37079
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    TI AM62L經(jīng)典再進(jìn)化!高能效,低功耗全新發(fā)布

    介紹這款核心板的優(yōu)勢。 Ti AM62LX處理器專為成本敏感、功耗受限的嵌入式工業(yè)應(yīng)用設(shè)計(jì)。配備雙核Cortex-A53@1.25GHz,2路千兆以太網(wǎng)接口、3個(gè)CAN FD接口、2個(gè)
    發(fā)表于 03-06 17:44

    基于FPGA和雙路AD9288 ADC的便攜式示波器項(xiàng)目

    之前推薦的基于FPGA+ADC的示波器,大家都反饋ADC比較難買,那今天帶來一個(gè)較簡單的方案,值得愛好者深度體驗(yàn)!
    的頭像 發(fā)表于 02-26 16:05 ?420次閱讀
    基于<b class='flag-5'>FPGA</b>和雙路AD9288 <b class='flag-5'>ADC</b>的便攜式示波器項(xiàng)目

    使用變頻調(diào)速方案的10個(gè)理由

    在工業(yè)自動(dòng)化領(lǐng)域,變頻調(diào)速技術(shù)已成為電機(jī)控制的核心解決方案。隨著電力電子技術(shù)和微處理器技術(shù)的進(jìn)步,變頻器在節(jié)能降耗、工藝優(yōu)化和設(shè)備保護(hù)等方面展現(xiàn)出顯著優(yōu)勢。以下是采用變頻調(diào)速方案的10個(gè)關(guān)鍵理由
    的頭像 發(fā)表于 01-29 07:41 ?423次閱讀
    使用變頻調(diào)速方案的10<b class='flag-5'>個(gè)</b><b class='flag-5'>理由</b>

    ADS1285EVM-PDK評(píng)估模塊技術(shù)解析:面向能源勘探的高精度32位ADC解決方案

    套件包括一個(gè)精密主機(jī)接口 (PHI) 控制器板,用于完整的平臺(tái)解決方案。PHI控制器板允許ADS1285EVM通過USB端口連接到計(jì)算機(jī),USB端口與開發(fā)用于全面評(píng)估ADS1285
    的頭像 發(fā)表于 09-09 11:23 ?1063次閱讀
    ADS1285EVM-PDK評(píng)估模塊技術(shù)解析:面向能源勘探的高精度32位<b class='flag-5'>ADC</b>解決方案

    每一個(gè)N型連接器,都是與這世界握手的方式

    如你所見,只是一名在江門工廠上班的工程師??烧沁@一顆顆N型接頭,讓把工作當(dāng)修行,把連接當(dāng)信仰。 ——Ken|連接器工程師,持續(xù)打磨信號(hào)世界的小螺絲釘.
    的頭像 發(fā)表于 08-07 16:42 ?793次閱讀
    每一<b class='flag-5'>個(gè)</b>N型<b class='flag-5'>連接</b>器,都是<b class='flag-5'>我</b>與這世界握手的方式

    TC3XX 的端口可以同時(shí)被 EvADC 和 DSADC 用于 ADC 轉(zhuǎn)換嗎?

    1、TC3XX 的端口可以同時(shí)被 EvADC 和 DSADC 用于 ADC 轉(zhuǎn)換嗎? 例如,TC36X系列的AN1引腳 2、同時(shí)重新分配同一個(gè)引腳,是否會(huì)影響EVAADC和DSADC
    發(fā)表于 08-07 08:19

    FPGA利用DMA IP核實(shí)現(xiàn)ADC數(shù)據(jù)采集

    本文介紹如何利用FPGA和DMA技術(shù)處理來自AD9280和AD9708 ADC的數(shù)據(jù)。首先,探討了這兩種ADC的特點(diǎn)及其與FPGA的接口兼容性。接著,詳細(xì)說明了使用Xilinx VIV
    的頭像 發(fā)表于 07-29 14:12 ?5105次閱讀

    ADCFPGA之間LVDS接口設(shè)計(jì)需要考慮的因素

    本文描述了ADCFPGA之間LVDS接口設(shè)計(jì)需要考慮的因素,包括LVDS數(shù)據(jù)標(biāo)準(zhǔn)、LVDS接口數(shù)據(jù)時(shí)序違例解決方法以及硬件設(shè)計(jì)要點(diǎn)。
    的頭像 發(fā)表于 07-29 10:01 ?5398次閱讀
    <b class='flag-5'>ADC</b>和<b class='flag-5'>FPGA</b>之間LVDS接口設(shè)計(jì)需要考慮的因素

    求助,關(guān)于并口監(jiān)控的問題

    各位大佬,我們實(shí)驗(yàn)室有一臺(tái)設(shè)備,以一個(gè)單片機(jī)作為微型計(jì)算機(jī),有一個(gè)db25并口輸出接口用來連接針式打印機(jī),現(xiàn)在想把它跟工控機(jī)
    發(fā)表于 07-15 17:42

    Eplan編寫基于連接的線號(hào)命名格式要點(diǎn)記錄

    (版本Eplan P8 2.9 SP1) 在非標(biāo)設(shè)計(jì)中,目前流行基于連接的信號(hào)命名方式,基本組成元素是設(shè)備標(biāo)識(shí)符+端子號(hào)。 在以上eplan版本中一直找不到要求格式的設(shè)置方法,軟件配置元素又非常雜亂
    發(fā)表于 06-16 13:00

    FPGA與高速ADC接口簡介

    本文介紹FPGA與高速ADC接口方式和標(biāo)準(zhǔn)以及JESD204與FPGA高速串行接口。
    的頭像 發(fā)表于 06-12 14:18 ?3163次閱讀
    <b class='flag-5'>FPGA</b>與高速<b class='flag-5'>ADC</b>接口簡介

    RK3576 + FPGA并口通信方案,實(shí)測高達(dá)280MB/s

    在工業(yè)通信領(lǐng)域,技術(shù)革新與突破始終是推動(dòng)行業(yè)發(fā)展的核心動(dòng)力。今天,為大家?guī)砘贒SMC/FlexBus并口的RK3576J與FPGA通信方案,核心板國產(chǎn)化率高達(dá)100%,為工控場景帶來高效、穩(wěn)定的通信新體驗(yàn)。
    的頭像 發(fā)表于 05-21 11:51 ?1859次閱讀
    RK3576 + <b class='flag-5'>FPGA</b><b class='flag-5'>并口</b>通信方案,實(shí)測高達(dá)280MB/s

    請(qǐng)問可以將EEPROM和FPGA連接到FX3 I2C線路上嗎?

    的客戶使用帶有 UVC 32 位配置的 FX3。 他們希望將 EEPROM 和 FPGA 連接到 I2C 線路。 這有什么問題嗎? 因?yàn)?EEPROM 是用來啟動(dòng)的,所以我想檢查一下
    發(fā)表于 05-21 06:33

    RK3576+紫光同創(chuàng)FPGA并口通信方案 基于DSMC/FlexBus并口的RK3576J與FPGA通信方案

    為大家?guī)砘贒SMC/FlexBus并口的RK3576J與FPGA通信方案
    的頭像 發(fā)表于 05-20 11:45 ?4704次閱讀
    RK3576+紫光同創(chuàng)<b class='flag-5'>FPGA</b><b class='flag-5'>并口</b>通信方案 基于DSMC/FlexBus<b class='flag-5'>并口</b>的RK3576J與<b class='flag-5'>FPGA</b>通信方案

    如何使用FPGA驅(qū)動(dòng)并行ADC和DAC芯片,使用不同編碼方式的ADC與DAC時(shí)的注意事項(xiàng)

    ADC和DAC是FPGA與外部信號(hào)的接口,從數(shù)據(jù)接口類型的角度劃分,有低速的串行接口和高速的并行接口。FPGA經(jīng)常用來采集中高頻信號(hào),因此使用并行ADC和DAC居多。本文將介紹如何使用
    的頭像 發(fā)表于 03-14 13:54 ?2196次閱讀
    如何使用<b class='flag-5'>FPGA</b>驅(qū)動(dòng)并行<b class='flag-5'>ADC</b>和DAC芯片,使用不同編碼方式的<b class='flag-5'>ADC</b>與DAC時(shí)的注意事項(xiàng)