91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

2022 Sigrity Aurora SPB 17.4 版本更新 I 對未布線網(wǎng)絡(luò)的拓?fù)涮崛〖敖?/h1>

914cad90-22c8-11ed-9ade-dac502259ad0.png

Allegro和 Sigrity 軟件最新發(fā)布了一系列的產(chǎn)品更新(SPB17.4 QIR4 release)。我們將通過實(shí)例講解、視頻演示讓您深入了解 Allegro PCB Editor、Allegro System Capture、Allegro Package Designer Plus(本期內(nèi)容)、Sigrity Aurora(本期內(nèi)容)、Sigrity SystemSI、Sigrity SystemPI等產(chǎn)品的新功能及用法,助力提升設(shè)計(jì)質(zhì)量和設(shè)計(jì)效率。

Cadence Sigrity Aurora 為 PCB 設(shè)計(jì)前、設(shè)計(jì)中和布局后提供傳統(tǒng)的信號電源完整性 (SI/PI) 分析,結(jié)合 Cadence Allegro PCB 編輯和布線技術(shù),Sigrity Aurora用戶在設(shè)計(jì)初期就可以使用 “What-if” 探索環(huán)境進(jìn)行分析,從而獲得更準(zhǔn)確的設(shè)計(jì)約束并減少設(shè)計(jì)迭代。

Sigrity Aurora 直接讀寫 Allegro PCB 數(shù)據(jù)庫,可快速準(zhǔn)確地整合設(shè)計(jì)和分析結(jié)果。它提供了一個(gè)基于 SPICE 仿真器和獲得專利的 Sigrity 嵌入式混合場求解器,用于二維和三維結(jié)構(gòu)提取。同時(shí)支持兼顧電源影響(Power-Aware)的 IBIS 模型,如需要還支持晶體管級別的模型。高速信號可以在布局階段中或布局階段后,對比備選方案進(jìn)行研究,以便對所有相關(guān)信號進(jìn)行全面分析。

91e9efe2-22c8-11ed-9ade-dac502259ad0.png

在最新的 SPB 17.4 版本中,Cadence Sigrity Aurora 主要在以下幾個(gè)方面對互連建模的仿真功能進(jìn)行了更新:

支持對未布線網(wǎng)絡(luò)的拓?fù)涮崛〖敖#?/strong>支持布線前按照預(yù)拉線曼哈頓長度拓?fù)涮崛?,并進(jìn)行信號互連搭建,進(jìn)行信號完整性仿真分析。

支持 Clarity 3D Solver 和 Sigrity PowerSI 引擎直接集成:在 Aurora 環(huán)境中,可以通過選擇需要提取的網(wǎng)絡(luò)調(diào)用 Clarity3D Solver 和 Sigrity PowerSI 引擎進(jìn)行 S參數(shù) 的仿真建模。

IR Drop 直流電壓降仿真支持自動剪切功能:自動剪切功能,可以加快仿真的速度,針對大型 PCB 的區(qū)域分析及部分電路仿真提升仿真的速度。

新增生成同軸電纜和雙絞線電纜的模型:生成同軸電纜和雙絞線建模,支持框架及及參數(shù)建模和自定義參數(shù)建模的辦法,通過修改編輯支持直接進(jìn)行信號互連拓?fù)浼靶盘柣ミB仿真。

Sigrity Aurora

互連建模仿真亮點(diǎn)——

#1 對未布線網(wǎng)絡(luò)的拓?fù)涮崛〖敖?/strong>

Aurora_TopWbench_SPB17.4 更新之后,Aurora 可支持直接讀取 Allegro PCB 數(shù)據(jù)庫,支持對未布線網(wǎng)絡(luò)的拓?fù)涮崛〖敖?,支持布線階段前對信號互連拓?fù)浼靶盘柣ミB鏈路進(jìn)行布線提取,并進(jìn)行信號互連仿真。

接下來我們使用一個(gè)實(shí)例文件來講解未布線網(wǎng)絡(luò)的拓?fù)涮崛〖敖5霓k法。

9413cb4e-22c8-11ed-9ade-dac502259ad0.png

1?

實(shí)例講解 · 視頻版


建議在WIFI環(huán)境下觀看,并注意調(diào)整音量

2?

實(shí)例講解 · 圖文版

1

使用未布線網(wǎng)絡(luò)的拓?fù)涮崛〖敖9δ?,首先需要設(shè)置系統(tǒng)環(huán)境變量 IDA_RATS_ENABLE。

944378e4-22c8-11ed-9ade-dac502259ad0.png

2

在 Analysis Workflows 流程中選擇 Topology Extraction Workflows 拓?fù)涮崛×?,進(jìn)入信號互連拓?fù)淞鞒獭?/p>

9477f876-22c8-11ed-9ade-dac502259ad0.png

3

Component Model Setup 用來設(shè)置元件模型的參數(shù)配置, Set up Default Models 用來配置默認(rèn)的元件模型, Single Ended Pin Use 設(shè)置單端口網(wǎng)絡(luò)引腳設(shè)置, IN 輸入引腳模式設(shè)置,OUT 輸出模型設(shè)置, BI/Other 橋接其他模型設(shè)置。Differential Pin Use 設(shè)置差分端口網(wǎng)絡(luò)引腳設(shè)置,允許瀏覽 IBIS 文件修改輸入、輸出、橋接的 GPIO 引腳模型。

9496dd36-22c8-11ed-9ade-dac502259ad0.png

4

支持修改模型,點(diǎn)擊 Browse 瀏覽默認(rèn)的模型文件,點(diǎn)擊 Set Search Path 支持設(shè)置 IBIS 路徑,允許在修改后的 IBIS 路徑下查找新的 IBIS 文件進(jìn)行模型的配置。

94e75fa4-22c8-11ed-9ade-dac502259ad0.png

94ff627a-22c8-11ed-9ade-dac502259ad0.png

5

Manage Libraries 用來配置模型庫,允許支持對本地項(xiàng)目庫的設(shè)置和編輯管理,也允許調(diào)用 AMM 外部系統(tǒng)庫。能導(dǎo)入 AMM 外部庫、導(dǎo)入庫的清單、打開和管理分析庫文件等。

951307ee-22c8-11ed-9ade-dac502259ad0.png

6

Launch Analysis Model Manager 用來啟動元件的模型管理器,在模型管理器窗口中,能夠?qū)?xiàng)目庫和外部的庫文件進(jìn)行查閱、編輯、刪除、修改等管理。并且可以分析模型庫中元件的參數(shù),包括電容、電阻、電感、VRM、連接器、封裝、SPICE 模型等。

952e2966-22c8-11ed-9ade-dac502259ad0.png

7

Asign Models 用來給元件添加賦予模型,在Analysis Model Management 窗口中可以查看。允許對元件自動生成賦予生成模型,也支持手動進(jìn)行模型配置。允許從 AMM 文件元件的模型管理器選中模型,也允許調(diào)用 IBIS 模型文件進(jìn)行模型的設(shè)置和賦予設(shè)置。

95b8ddae-22c8-11ed-9ade-dac502259ad0.png

8

選中需要添加模型的元件,然后選擇 Browse Model 按鈕在元件的模型管理器中選取模型文件和模型參數(shù)的設(shè)置。

95d9fa02-22c8-11ed-9ade-dac502259ad0.png

9

Select Nets 選取需要進(jìn)行分析的網(wǎng)絡(luò),在 Net Selection 中選擇需要分析的網(wǎng)絡(luò),點(diǎn)擊右側(cè)圖標(biāo)按鈕可以選中需要分析的網(wǎng)絡(luò),支持單網(wǎng)絡(luò)和差分網(wǎng)絡(luò)的提取分析。若分析網(wǎng)絡(luò)中存在直流電源網(wǎng)絡(luò)或者 GND 網(wǎng)絡(luò)可以點(diǎn)擊 Excluded DC Nets 按鈕進(jìn)行 DC 直流網(wǎng)絡(luò)的設(shè)置和分配。

965f0c42-22c8-11ed-9ade-dac502259ad0.png

10

View 3D Geometry 用來預(yù)覽顯示選中分析網(wǎng)絡(luò)的互連通路,可以查看分析網(wǎng)絡(luò)的所在層及網(wǎng)絡(luò)通道的屬性顯示結(jié)果。

968ce5f4-22c8-11ed-9ade-dac502259ad0.png

11

Set up Analysis Options 用來設(shè)置網(wǎng)絡(luò)拓?fù)涮崛〉膮?shù), Min Coupled Length 用來設(shè)置布線耦合,最小長度默認(rèn)的參數(shù)為 150mil。

9754fad0-22c8-11ed-9ade-dac502259ad0.png

12

選擇 Interconnect Models 設(shè)置未布線的傳輸線模型,默認(rèn)采用 T-element 模型數(shù)據(jù)。Percent Manhattan 設(shè)置未布線拓?fù)漕A(yù)拉線的曼哈頓百分比,數(shù)據(jù)默認(rèn)為120%,Sigle-ended Z0 設(shè)置單線阻抗數(shù)據(jù),Differential Z0,設(shè)置差分模式的阻抗數(shù)據(jù),Effective Er 設(shè)置介電常數(shù)。

976a561e-22c8-11ed-9ade-dac502259ad0.png

13

點(diǎn)擊 Start Extraction 命令,即可按照設(shè)置好的參數(shù)來提取互連的信號拓?fù)浣Y(jié)構(gòu)。

978a2570-22c8-11ed-9ade-dac502259ad0.png

14

設(shè)置激勵(lì)波形的時(shí)間及波形的數(shù)據(jù)參數(shù)。

97a282a0-22c8-11ed-9ade-dac502259ad0.png

15

設(shè)置信號發(fā)送的和接收的模型參數(shù)。

97c5bf36-22c8-11ed-9ade-dac502259ad0.png

16

執(zhí)行仿真以后,就可以看到基于當(dāng)前的未布線網(wǎng)絡(luò)拓?fù)涮崛〉降牟ㄐ螖?shù)據(jù)結(jié)果。

97dc9a62-22c8-11ed-9ade-dac502259ad0.png

97f36a1c-22c8-11ed-9ade-dac502259ad0.png

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 網(wǎng)絡(luò)
    +關(guān)注

    關(guān)注

    14

    文章

    8276

    瀏覽量

    94939
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    華為在MWC 2026發(fā)布正式無線網(wǎng)絡(luò)智能體RAN Agent

    在MWC26 巴塞羅那期間,華為無線MAE產(chǎn)品線總裁趙振龍?jiān)谝苿覣I產(chǎn)業(yè)峰會上正式發(fā)布無線網(wǎng)絡(luò)智能體(RAN Agent),并發(fā)表主題演講 《無線網(wǎng)絡(luò)智能體將高階自智網(wǎng)絡(luò)帶入現(xiàn)實(shí),點(diǎn)亮移動AI時(shí)代》。
    的頭像 發(fā)表于 03-05 14:13 ?430次閱讀

    【工具升級】 I OrCAD X 全版本新功能匯總,高效搞定電路協(xié)同設(shè)計(jì)

    在電子電路設(shè)計(jì)領(lǐng)域,一款功能強(qiáng)大、適配協(xié)同工作的工具,能大幅提升設(shè)計(jì)效率與精準(zhǔn)度。OrCADX系列版本更新,圍繞協(xié)作、易用性、仿真分析三大核心,為個(gè)人及小型設(shè)計(jì)團(tuán)隊(duì)帶來全方位的功能升級。以下
    的頭像 發(fā)表于 01-16 21:43 ?1218次閱讀
    【工具升級】 <b class='flag-5'>I</b> OrCAD X 全<b class='flag-5'>版本</b>新功能匯總,高效搞定電路協(xié)同設(shè)計(jì)

    使用Aurora 6466b協(xié)議實(shí)現(xiàn)AMD UltraScale+ FPGA與AMD Versal自適應(yīng)SoC的對接

    在本博客中,我們將介紹使用 Aurora 6466b 協(xié)議實(shí)現(xiàn) AMD UltraScale+ FPGA 與 AMD Versal 自適應(yīng) SoC 的對接。我們還將涵蓋有關(guān) IP 配置、FPGA 之間的連接、時(shí)鐘設(shè)置以及復(fù)位拓?fù)?/b>結(jié)構(gòu)的詳細(xì)信息。
    的頭像 發(fā)表于 01-13 14:04 ?3469次閱讀
    使用<b class='flag-5'>Aurora</b> 6466b協(xié)議實(shí)現(xiàn)AMD UltraScale+ FPGA與AMD Versal自適應(yīng)SoC的對接

    工業(yè)路由器支持哪些有線網(wǎng)絡(luò)

    工業(yè)路由器支持多種有線網(wǎng)絡(luò)協(xié)議及技術(shù),以滿足不同工業(yè)場景下的數(shù)據(jù)通信需求,具體包括: 1. 基礎(chǔ)有線協(xié)議 以太網(wǎng)協(xié)議(Ethernet) 支持10/100/1000 Mbps等速率標(biāo)準(zhǔn),通過RJ45
    的頭像 發(fā)表于 10-23 09:47 ?500次閱讀

    磨刀不誤砍柴工:CAN總線布線的關(guān)鍵要點(diǎn)

    在工業(yè)和汽車通信中,合理的總線布局布線是確保通信可靠性的關(guān)鍵。本期我們將探討如何選擇導(dǎo)線以及布線拓?fù)?/b>結(jié)構(gòu),幫助您在項(xiàng)目中實(shí)現(xiàn)高效、可靠的CAN總線通信。總線布線的關(guān)鍵要點(diǎn)合理的總線布局
    的頭像 發(fā)表于 07-18 11:35 ?1041次閱讀
    磨刀不誤砍柴工:CAN總線<b class='flag-5'>布線</b>的關(guān)鍵要點(diǎn)

    【干貨】不用拉網(wǎng)線也能組網(wǎng)?無線網(wǎng)橋才是遠(yuǎn)距離組網(wǎng)的硬核神器!

    線網(wǎng)橋Wirelessbridges無線網(wǎng)橋,顧名思義就是無線網(wǎng)絡(luò)橋接,在一些不方便或是不能以有線方式布線的地方,便是無線網(wǎng)橋大展身手的地
    的頭像 發(fā)表于 07-17 19:34 ?3353次閱讀
    【干貨】不用拉網(wǎng)線也能組網(wǎng)?無<b class='flag-5'>線網(wǎng)</b>橋才是遠(yuǎn)距離組網(wǎng)的硬核神器!

    VA One 2024版本的關(guān)鍵升級

    尤其是 VA One 2020 及更早版本相比,VA One 2024 在操作界面、建模與求解效率,以及某些特定場景(如風(fēng)噪分析)方面均有顯著提升與更新
    的頭像 發(fā)表于 07-14 16:09 ?1677次閱讀
    VA One 2024<b class='flag-5'>版本</b>的關(guān)鍵升級

    使用外部文件導(dǎo)入NVIDIA Air構(gòu)建網(wǎng)絡(luò)拓?fù)?/b>的優(yōu)勢

    NVIDIA Air 具有仿真從小型網(wǎng)絡(luò)到整個(gè)數(shù)據(jù)中心的任何網(wǎng)絡(luò)的獨(dú)特能力。在開始配置、路由或管理之前,請先考慮拓?fù)?/b>。
    的頭像 發(fā)表于 07-09 16:32 ?1050次閱讀

    借助Cadence工具簡化PCB設(shè)計(jì)流程

    本文中,Priya 和 Gopi 分享了如何使用集成到 Allegro X Design 平臺的 Sigrity X Aurora PCB Analysis 來縮短 PCB 設(shè)計(jì)周期,并提供了有關(guān)他們使用該軟件的經(jīng)驗(yàn)的更多見解。
    的頭像 發(fā)表于 07-01 14:34 ?1878次閱讀

    谷歌推出Gemini 2.5 Pro預(yù)覽版(I/O版本)

    我們目睹了開發(fā)者使用 Gemini 2.5 Pro 取得了令人贊嘆的成就。因此,我們決定提前數(shù)周發(fā)布更新版本,以便開發(fā)者盡早體驗(yàn)新版模型。
    的頭像 發(fā)表于 06-10 10:43 ?1194次閱讀

    項(xiàng)目新增 SDK 版本選項(xiàng)! HPMicro Tools Web v0.7.0 上線

    當(dāng)然,VSCode插件HPMPinmuxToolv0.5.0版本也同步發(fā)布到了應(yīng)用商店。已經(jīng)安裝過插件的小伙伴可靜待自動更新,安裝過插件的小伙伴直接在VSCode應(yīng)用商店搜索HPMPinmuxTool安裝即可。下面讓我們一起看
    的頭像 發(fā)表于 05-29 08:34 ?1317次閱讀
    項(xiàng)目新增 SDK <b class='flag-5'>版本</b>選項(xiàng)! HPMicro Tools Web v0.7.0 上線

    作為硬件工程師,你用那款PCB 設(shè)計(jì)軟件?超全EDA工具整理!

    ,主要面向大型企業(yè)。 適用場景:消費(fèi)電子、汽車電子等領(lǐng)域的高端設(shè)計(jì)。 官網(wǎng):https://www.cadence.com 歷史版本下載地址: Cadence SPB OrCAD Allegro
    發(fā)表于 05-23 13:42

    Cadence SPB OrCAD Allegro24.1安裝包

    包括電路設(shè)計(jì)、仿真分析、PCB布線以及封裝技術(shù)等多種應(yīng)用,Cadence 已于2024年9月份發(fā)布了最新的Cadence SPB OrCAD X and Allegro X v24.10版本,帶來了若干的新特性,涵蓋了 PCB
    發(fā)表于 05-22 16:45 ?45次下載

    軟件更新 | 以太網(wǎng)通信仿真功能已上線!TSMaster 202503 版本更新速覽

    TSMaster202503軟件功能又更新啦!這一次,我們帶來了工程師們期待已久的以太網(wǎng)通信仿真功能,讓您的車載網(wǎng)絡(luò)測試如虎添翼!除了以太網(wǎng)通訊仿真功能,還新增軟件網(wǎng)關(guān)、GPS記錄數(shù)據(jù)格式轉(zhuǎn)換等功能
    的頭像 發(fā)表于 04-12 20:03 ?1288次閱讀
    軟件<b class='flag-5'>更新</b> | 以太網(wǎng)通信仿真功能已上線!TSMaster 202503 <b class='flag-5'>版本</b><b class='flag-5'>更新</b>速覽

    XCVU080-2FFVB1760的Cadence17.4原理圖求助,謝謝!

    XCVU080-2FFVB1760的Cadence17.4原理圖求助,謝謝!
    發(fā)表于 03-31 20:14