91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

摩爾定律走到盡頭后,廠商們開始卷封裝了

利爾達(dá)科技集團(tuán) ? 2023-01-06 09:38 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

我們總能從各種渠道看到硅片的模樣,那散發(fā)著五彩光芒的硅晶圓仿佛在向世界訴說著埋在晶圓表面下面那幾十億個晶體管的故事。然而我們?nèi)粘?吹降男酒⒉皇沁@樣子的。它們有的連接著密集的銀白色針腳,有的就是一塊純黑色的方塊一樣趴在PCB板上。其實芯片原本的樣子沒有變,它們只是被“放”在了保護(hù)殼里。放在保護(hù)殼里的這個過程,就是芯片封裝。

別小看封裝這個過程,它與芯片在最終使用階段時的體積大小和穩(wěn)定性息息相關(guān)。尤其是目前芯片制程逐漸達(dá)到技術(shù)瓶頸,摩爾定律已經(jīng)不能完全描述集成電路技術(shù)進(jìn)步,要想讓芯片在工藝層面用更小的體積獲得更好的性能,成本逐漸增高。在智能手表、高性能移動設(shè)備普及的今天,曾經(jīng)的“大老粗”芯片早已無法適應(yīng)今天的使用環(huán)境,先進(jìn)封裝或成為繞開摩爾定律的關(guān)鍵。

本文將帶你認(rèn)識封裝技術(shù)的發(fā)展,以及了解封裝技術(shù)的未來展望。

為什么要封裝?

其實,要弄懂芯片封裝技術(shù)的變遷,只要了解為什么需要封裝。

所謂封裝就是把集成電路裝配為芯片最終產(chǎn)品的過程,對于芯片來說,封裝是必須的,也是至關(guān)重要的。

1

晶片需要保護(hù)。

芯片電路非常微小也十分脆弱,封裝可以有效保護(hù)芯片表面以及內(nèi)部電路免受外界損害以及干擾。此外,封裝還可以緩解內(nèi)部芯片與外部基板之間的熱膨脹系數(shù)不同導(dǎo)致的應(yīng)力,用來防止芯片損壞。

2

芯片與基板之間需要建立電氣連接。

芯片對外接腳往往是亞微米級別的,而外部引腳可達(dá)上百微米,封裝在這里起著由小到大、由難到易、由復(fù)雜到簡單的變換作用,從而可使操作費用及材料費用降低,而且能提高工作效率和可靠性。

3

芯片需要標(biāo)準(zhǔn)化、規(guī)格化。

標(biāo)準(zhǔn)化的芯片,有著固定的尺寸、形狀、引腳數(shù)量等參數(shù),便于配合印刷電路板,且生產(chǎn)設(shè)備通用,可進(jìn)行流水線制造。

總的來說,芯片封裝有著保護(hù)芯片,連接基板,標(biāo)準(zhǔn)化生產(chǎn)等優(yōu)點。封裝技術(shù)的迭代也基于這幾點進(jìn)行技術(shù)革新。

芯片封裝,從“毛毛蟲”到“小而美”

從應(yīng)用的角度看,好的封裝技術(shù)可以實現(xiàn)更小的體積,更快的速度,以及更多的觸點。早期封裝的變化過程,就是體積的變小史。

集成電路剛剛誕生的六七十年代,人們對于芯片的印象往往是寬大的引腳,細(xì)長的形狀,其實這就是芯片最早的封裝方式,即DIP(Dual In-line Package)雙列直插式封裝,絕大多數(shù)中小規(guī)模集成電路都采用這種封裝形式。它通常采用長方形外形,兩側(cè)有并排的金屬針腳。最早的DIP包裝元件是由飛兆半導(dǎo)體Fairchild)公司的Bryant Buck Rogers在1964年時發(fā)明,首個元件有14個引腳,采用此類封裝的半導(dǎo)體元件可以接在印刷電路板電鍍的貫穿孔中,或是插入在DIP插座(socket)上。早期芯片,例如8086、8088等CPU都采用了DIP封裝。不過這種技術(shù)密度、頻率難以提高,無法滿足高效自動化生產(chǎn)的要求,且芯片面積與封裝面積的比值較大,體積也很大。

6632b606-8c2a-11ed-bcbd-dac502259ad0.png

圖源 | 維基百科

更多的觸點永遠(yuǎn)是芯片封裝技術(shù)追求的目標(biāo)。

80年代開始,DIP封裝的兩排針腳已經(jīng)不能滿足芯片與外界交流的需求,SMT表面貼裝時代到來讓芯片封裝有了更多發(fā)揮空間。SMT技術(shù)是一種將無引腳或短引線表面組裝元器件安裝在印制電路板的表面或其它基板的表面上,通過再流焊或浸焊等方法加以焊接組裝的電路裝連技術(shù)。SMT工藝包括絲印、點膠、貼裝、固化、回流焊接、清洗、檢測等步驟。相比前代封裝技術(shù),SMT組裝密度更高,體積更小,重量更輕。

SOP(Small Out-Line Package小外形封裝)封裝是一種常見的表面貼裝形式,引腳從封裝兩側(cè)引出呈海鷗翼狀或L狀。SOP與DIP封裝的外表很像,從功能上也是沒有區(qū)別的,只是在芯片焊接階段,由于SOP引腳小,焊接難度會比DIP大一點,不過SOP的價格相比DIP也便宜一點。SOP封裝還逐漸派生出了許多其他的封裝類型,例如SOJ(J型引腳小外形封裝)、TSOP(薄小外形封裝)、TSSOP(薄的縮小型SOP)等。

QFP封裝,中文含義叫方型扁平式封裝技術(shù)(Quad Flat Package),該技術(shù)實現(xiàn)的CPU芯片引腳之間距離很小,引腳很細(xì),一般大規(guī)?;虺笠?guī)模集成電路采用這種封裝形式,引腳中心距離有1.0mm、0.8mm、0.65mm、0.5mm、0.4mm、0.3mm 等多種規(guī)格,總數(shù)一般都在100以上。QFP及其他派生封裝技術(shù)的可以更有效的利用空間,高度與體積都縮小了很多。

90年代面積陣列封裝出現(xiàn)。PGA、BGA等封裝技術(shù)逐一應(yīng)用,在縮減體積的同時提高了系統(tǒng)性能。

PGA(Pin Grid Array)插針網(wǎng)格陣列是一般用戶很熟悉的封裝形式,很多老款的CPU都采用PGA封裝,其最大的特點就是背面布滿針腳。這種類型的封裝底部布滿針腳,使用時需要將整塊芯片放置于對應(yīng)的卡座內(nèi),不過缺點很明顯,就是容易“斷腳”,后來逐漸被針腳在PCB板上的平面網(wǎng)格陣列封裝LGA(Land grid array)替代。

BGA改良自PGA。BGA(Ball Grid Array)球柵陣列封裝是一種表面黏著封裝技術(shù),相比DIP以及QFP封裝技術(shù),BGA可以容納更多的接腳,整個裝置的底部表面可全作為接腳使用,而不是只有周圍可用,比起QFP等周圍限定的封裝類型還具有更短的平均導(dǎo)線長度與更好的高速效能,與TSOP相比,BGA具有更小的體積、更好的散熱和電學(xué)性能,并極大地提高了每平方英寸的存儲容量。因此由該技術(shù)實現(xiàn)封裝的CPU信號傳輸延遲小,適應(yīng)頻率可以提高很大。和PGA相比,BGA一般直接焊接在PCB板上,拆卸焊接需要專用的BGA修復(fù)臺,但價格也比PGA更便宜。

664fb742-8c2a-11ed-bcbd-dac502259ad0.png

圖源 |SMT之家

從最開始的DIP封裝到CPU使用的BGA、LGA型封裝,我們可以明顯的看到芯片的體積在逐步縮小,與外界交換信息的針腳也在增多。然而這些封裝技術(shù)都不能擺脫wire bond的限制,也就讓芯片的功率上限較低,也難以承受超高頻率的運算性能。21世紀(jì)的新封裝技術(shù)將解決這個問題。

封裝,不止關(guān)注體積

進(jìn)入21世紀(jì)后,移動設(shè)備對于芯片的需求逐漸提升。芯片制程沿著摩爾定律快速發(fā)展,這同時也對封裝技術(shù)提出新的考驗。為了進(jìn)一步提升芯片的整體性能,倒晶封裝技術(shù)Flip Chip出現(xiàn)(或稱覆晶封裝、倒裝芯片、controlled collapse chip connection、c4等)。以往封裝是將晶片置放于基板(chip pad)上,再用引線焊接(wire bond)將晶片與基板上的焊盤連接。Flip chip是先將晶片連接到凸塊(bump),然后將晶片翻轉(zhuǎn)過來使凸塊與基板(substrate)直接連結(jié)而得其名。Flip Chip與傳統(tǒng)wire bond封裝技術(shù)相比,晶片與基板的互連形式要方便的多,芯片焊盤位于芯片正下方,因此與基板之間連接路徑較短,能顯著提高電氣性能,更提高了I/O數(shù)量;芯片底部區(qū)域陣列焊接點的密度也更高,因此整顆芯片的尺寸能顯著縮小。此外,晶片倒裝后沒有引線的限制,芯片整體高度更低,外部散熱也可以直接作用于晶片之上。

Flip chip技術(shù)與其他封裝,例如BGA封裝技術(shù)并不是相互獨立的,應(yīng)用Flip chip技術(shù)的BGA同樣能有效降低芯片體積。

667cd7c2-8c2a-11ed-bcbd-dac502259ad0.png

圖源 | integra報告

Flip chip有著尺寸、I/O密度、傳輸性能、散熱能力以及生產(chǎn)效率等諸多優(yōu)點,不過先進(jìn)封裝也有更“先進(jìn)”的問題需要解決。

Flip chip技術(shù)面對的最大難題就是解決芯片翹曲,這在芯片超薄化后成為影響封裝良率的關(guān)鍵問題。Flip chip的組裝過程需要將芯片上的焊點與基板上的焊盤進(jìn)行對位,然后使用回流焊工藝在芯片和基板焊盤間形成焊球,再在芯片與基板間的空隙中填充底部填充膠(點膠),最終實現(xiàn)芯片與基板間的電氣連接。因此這個流程的第一步,焊點與焊盤的對應(yīng)十分重要。若芯片產(chǎn)生過大的翹曲會在組裝過程中導(dǎo)致錫球無法對接,出現(xiàn)開路。目前,采用新材料做基板可以有效降低熱膨脹系數(shù),減小翹曲度。此外采用銅柱技術(shù)(CopperPillar)也可以進(jìn)一步縮小焊點間距。

隨著各種智能設(shè)備小型化的發(fā)展,要求作為終端的傳感器更便攜化、多功能化。因此,將更多功能集成于單個芯片內(nèi)成為降低體積、提升性能的高效方式。因此,疊層3D封裝出現(xiàn)了。

目前,芯片疊層共有三種形式:芯片與芯片的堆疊(Die to Die,D2D),芯片與晶片的堆疊(Die to Wafer,D2W),晶片與晶片的堆疊(Wafer to Wafer,W2W)。

D2D利用傳統(tǒng)的引線連接技術(shù),將芯片在垂直方向上堆疊起來進(jìn)行封裝,應(yīng)用傳統(tǒng)的封裝技術(shù)即可解決。D2W則需要Flip chip技術(shù)來連接上下兩層。W2W的上下兩層之間通過直徑在10微米以下的硅通道相連接,這種技術(shù)也稱為TSV(Through silicon via)。與其他技術(shù)不同,TSV能夠使芯片在三維方向堆疊的密度更大、外形尺寸更小,并且大大改善芯片速度和降低功耗,是目前3D芯片的主流發(fā)展方向。

669a60c6-8c2a-11ed-bcbd-dac502259ad0.png

圖源 | 中國集成電路報告

除了垂直封裝技術(shù)外,在同一個封裝腔體內(nèi)堆疊多個3D封裝也是一種技術(shù)方案。PIP(Package in Package)封裝內(nèi)封裝逐漸流行。目前該項技術(shù)主要用于SD卡、XD卡等儲存芯片的封裝上。

先進(jìn)封裝,超越摩爾定律的關(guān)鍵賽道

目前,半導(dǎo)體業(yè)界逐漸意識到了制程不會無限縮小下去,晶體管也不可能無限增加下去。摩爾定律首先是一條經(jīng)濟(jì)上的定律,然后才是工程科學(xué)方面的定律。人們專注于提高芯片制造技術(shù)達(dá)到瓶頸之后,與之對應(yīng)的封裝技術(shù)發(fā)展也同樣慢了下來。封裝還是要回到原點,也就是文章開頭所提到的:為什么要封裝?什么才是好的封裝?

好的封裝,不僅能保護(hù)芯片,還具有更小的體積,以及更好的電氣性能。因此,封裝的發(fā)展面臨了三條路可以選擇:More Moore,More than Moore,Beyond Moore。

More Moore是沿著摩爾定律這條路一直走下去,鉆研更精細(xì)、更先進(jìn)的封裝方案,這也往往面臨著高昂的制造成本,也就是SoC的發(fā)展路徑。More than Moore則是繞過摩爾定律,采用其他技術(shù)達(dá)到同樣的更小、更先進(jìn)的目標(biāo)。Beyond Moore則需要超越現(xiàn)有芯片體系,或許只能在非硅基半導(dǎo)體上實現(xiàn)。

就目前來說,More than Moore是一項最經(jīng)濟(jì)也最便捷的選擇。SIP(System In a Package)系統(tǒng)級封裝是目前芯片封測廠商的主流之選。它是一種是將多種功能晶圓,包括處理器、存儲器等功能晶圓根據(jù)應(yīng)用場景、封裝基板層數(shù)等因素,集成在一個封裝內(nèi),從而實現(xiàn)一個基本完整功能的封裝方案。

66b989a6-8c2a-11ed-bcbd-dac502259ad0.png

圖源 | 知乎

SIP與SoC對比,兩者均將一個包含邏輯組件、內(nèi)存組件,甚至包含被動組件的系統(tǒng),整合在一個單位中。而SIP則是從封裝角度出發(fā),利用并排或疊加的方式,將不同制程的芯片集成在一起。我們知道,越高的制程也擁有越高的制造成本,SIP可以僅在關(guān)鍵模塊上使用高端制程,例如CPU、GPU等,在其他模塊上,例如WIFI、觸控模塊上使用成熟制程,這將極大的降低制造成本。

此外,SIP還將繞過PCB板載體,解決因為PCB自身的先天不足帶來系統(tǒng)性能遇到瓶頸的問題。存儲芯片和處理器之間也能做到更快速的數(shù)據(jù)交換,真正做到存算一體化。


利爾達(dá)物聯(lián)網(wǎng)發(fā)力SiP封裝技術(shù)

利爾達(dá)物聯(lián)網(wǎng)響應(yīng)市場需求,推出基于LoRa的 SiP芯片模組。該模組基于SX1262 DIE平臺研發(fā),包含QB20-C7和QB20-C8兩款,僅工作頻段與發(fā)射電流存在區(qū)別,滿足歐標(biāo)和美標(biāo)用戶需求。

模組內(nèi)部集成LoRa射頻收發(fā)器SX1262和射頻前端匹配電路,支持LoRa和FSK調(diào)制,可選擇外接32MHz TCXO或無源晶振使用,擁有低成本、多頻段、低功耗、遠(yuǎn)距離 、高靈敏度 、SPI接口、易使用、數(shù)據(jù)兼容 、高速率等特性。

利爾達(dá)物聯(lián)網(wǎng)還為QB20配備了EVK,包含開發(fā)板、轉(zhuǎn)接板、天線、拉距例程等部件,主要用于前期的性能評估和拉距。

相較而言,QB20具備以下優(yōu)勢

6718d852-8c2a-11ed-bcbd-dac502259ad0.jpg

1、采用全新一代LoRa芯片設(shè)計,功耗相較上一代芯片降低50%;

2、采用PCB基材設(shè)計,成本低,交期短,免去缺貨煩惱;
3、小體積,高等級ESD防護(hù)設(shè)計,尺寸縮小但可靠性“不縮水”;
4、模組晶振外置,用戶可以根據(jù)應(yīng)用場景需求選擇有源晶振或者無源晶振,性能、交期、成本盡在掌握;
5、免去不同頻段不同PCB設(shè)計的煩惱,一個封裝,走遍全球。

利爾達(dá)SiP芯片能提高產(chǎn)品集成度和功能多樣化,能充分滿足終端應(yīng)用對芯片輕薄、低功耗、高性能的需求,同時大幅降低芯片成本,在智能三表 、智慧停車、環(huán)境監(jiān)測 、熱控閥、低壓電器 、智慧農(nóng)業(yè)等領(lǐng)域均得到了廣泛應(yīng)用。


6738f4a2-8c2a-11ed-bcbd-dac502259ad0.gif

當(dāng)前我國的倉儲行業(yè)體量還在不斷增大,再加上智能倉芯片封裝,已經(jīng)從剛起步時僅作為保護(hù)作用的外殼,成為今天提升芯片電氣性能,繞過摩爾定律發(fā)展的關(guān)鍵。后摩爾時代,芯片封裝技術(shù)將成為解鎖未來半導(dǎo)體技術(shù)的關(guān)鍵。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54148

    瀏覽量

    467564
  • 封裝
    +關(guān)注

    關(guān)注

    128

    文章

    9292

    瀏覽量

    148846
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    2.5D封裝關(guān)鍵技術(shù)的研究進(jìn)展

    隨著摩爾定律指引下的晶體管微縮逼近物理極限,先進(jìn)封裝技術(shù)通過系統(tǒng)微型化與異構(gòu)集成,成為突破芯片性能瓶頸的關(guān)鍵路徑。
    的頭像 發(fā)表于 03-24 09:10 ?535次閱讀
    2.5D<b class='flag-5'>封裝</b>關(guān)鍵技術(shù)的研究進(jìn)展

    Chiplet,改變了芯片

    1965年,英特爾聯(lián)合創(chuàng)始人戈登·摩爾提出了“摩爾定律”。半個多世紀(jì)以來,這一定律推動了集成電路(IC)性能的提升和成本的降低,并成為現(xiàn)代數(shù)字技術(shù)的基礎(chǔ)。摩爾定律指出,半導(dǎo)體芯片上的晶
    的頭像 發(fā)表于 10-17 08:33 ?3197次閱讀
    Chiplet,改變了芯片

    金屬之軀,AI之心:螢石智能鎖如何出新高度

    智能鎖盡頭,螢石用AI開啟下半場
    的頭像 發(fā)表于 10-11 16:18 ?5596次閱讀
    金屬之軀,AI之心:螢石智能鎖如何<b class='flag-5'>卷</b>出新高度

    芯片封裝的功能、等級以及分類

    摩爾定律趨近物理極限、功率器件制程仍停留在百納米節(jié)點的背景下,芯片“尺寸縮小”與“性能提升”之間的矛盾愈發(fā)尖銳。
    的頭像 發(fā)表于 08-28 13:50 ?2070次閱讀

    淺談3D封裝與CoWoS封裝

    自戈登·摩爾1965年提出晶體管數(shù)量每18-24個月翻倍的預(yù)言以來,摩爾定律已持續(xù)推動半導(dǎo)體技術(shù)跨越半個世紀(jì),從CPU、GPU到專用加速器均受益于此。
    的頭像 發(fā)表于 08-21 10:48 ?1983次閱讀
    淺談3D<b class='flag-5'>封裝</b>與CoWoS<b class='flag-5'>封裝</b>

    當(dāng)摩爾定律 “踩剎車” ,三星 、AP、普迪飛共話半導(dǎo)體制造新變革新機遇

    ,揭示行業(yè)正處于從“晶體管密度驅(qū)動”向“系統(tǒng)級創(chuàng)新”轉(zhuǎn)型的關(guān)鍵節(jié)點。隨著摩爾定律放緩、供應(yīng)鏈分散化政策推進(jìn),一場融合制造技術(shù)革新與供應(yīng)鏈數(shù)字化的產(chǎn)業(yè)變革正在上演。
    的頭像 發(fā)表于 08-19 13:48 ?1428次閱讀
    當(dāng)<b class='flag-5'>摩爾定律</b> “踩剎車” ,三星 、AP、普迪飛共話半導(dǎo)體制造新變革新機遇

    先進(jìn)封裝轉(zhuǎn)接板的典型結(jié)構(gòu)和分類

    摩爾定律精準(zhǔn)預(yù)言了近幾十年集成電路的發(fā)展。然而,逐漸逼近的物理極限、更高的性能需求和不再經(jīng)濟(jì)的工藝制程,已引發(fā)整個半導(dǎo)體行業(yè)重新考慮集成工藝方法和系統(tǒng)縮放策略,意味著集成電路產(chǎn)業(yè)已經(jīng)步入摩爾時代。
    的頭像 發(fā)表于 08-05 14:59 ?2994次閱讀
    先進(jìn)<b class='flag-5'>封裝</b>轉(zhuǎn)接板的典型結(jié)構(gòu)和分類

    Chiplet與3D封裝技術(shù):摩爾時代的芯片革命與屹立芯創(chuàng)的良率保障

    摩爾定律逐漸放緩的背景下,Chiplet(小芯片)技術(shù)和3D封裝成為半導(dǎo)體行業(yè)突破性能與集成度瓶頸的關(guān)鍵路徑。然而,隨著芯片集成度的提高,氣泡缺陷成為影響封裝良率的核心挑戰(zhàn)之一。
    的頭像 發(fā)表于 07-29 14:49 ?1231次閱讀
    Chiplet與3D<b class='flag-5'>封裝</b>技術(shù):<b class='flag-5'>后</b><b class='flag-5'>摩爾</b>時代的芯片革命與屹立芯創(chuàng)的良率保障

    晶心科技:摩爾定律放緩,RISC-V在高性能計算的重要性突顯

    運算還是快速高頻處理計算數(shù)據(jù),或是超級電腦,只要設(shè)計或計算系統(tǒng)符合三項之一即可稱之為HPC。 摩爾定律走過數(shù)十年,從1970年代開始,世界領(lǐng)導(dǎo)廠商建立晶圓廠、提供制程工藝,在28nm之前取得非常大的成功。然而28nm之后
    的頭像 發(fā)表于 07-18 11:13 ?4334次閱讀
    晶心科技:<b class='flag-5'>摩爾定律</b>放緩,RISC-V在高性能計算的重要性突顯

    電力電子中的“摩爾定律”(2)

    04平面磁集成技術(shù)的發(fā)展在此基礎(chǔ)上,平面磁集成技術(shù)開始廣泛應(yīng)用于高功率密度場景,通過將變壓器的繞組(winding)設(shè)計在pcb電路板上從而代替利茲線,從而極大降低了變壓器的高度。然而pcb的銅帶厚度并不大,一般不會超過4oz(140μm),因此想要通過pcb傳輸大電流會有極大的損耗。為
    的頭像 發(fā)表于 05-17 08:33 ?700次閱讀
    電力電子中的“<b class='flag-5'>摩爾定律</b>”(2)

    跨越摩爾定律,新思科技掩膜方案憑何改寫3nm以下芯片游戲規(guī)則

    。 然而,隨著摩爾定律逼近物理極限,傳統(tǒng)掩模設(shè)計方法面臨巨大挑戰(zhàn),以2nm制程為例,掩膜版上的每個圖形特征尺寸僅為頭發(fā)絲直徑的五萬分之一,任何微小誤差都可能導(dǎo)致芯片失效。對此,新思科技(Synopsys)推出制造解決方案,尤其是
    的頭像 發(fā)表于 05-16 09:36 ?6030次閱讀
    跨越<b class='flag-5'>摩爾定律</b>,新思科技掩膜方案憑何改寫3nm以下芯片游戲規(guī)則

    電力電子中的“摩爾定律”(1)

    本文是第二屆電力電子科普征文大賽的獲獎作品,來自上??萍即髮W(xué)劉賾源的投稿。著名的摩爾定律中指出,集成電路每過一定時間就會性能翻倍,成本減半。那么電力電子當(dāng)中是否也存在著摩爾定律呢?1965年,英特爾
    的頭像 發(fā)表于 05-10 08:32 ?935次閱讀
    電力電子中的“<b class='flag-5'>摩爾定律</b>”(1)

    玻璃基板在芯片封裝中的應(yīng)用

    上升,摩爾定律的延續(xù)面臨巨大挑戰(zhàn)。例如,從22納米工藝制程開始,每一代技術(shù)的設(shè)計成本增加均超過50%,3納米工藝的總設(shè)計成本更是高達(dá)15億美元。此外,晶體管成本縮放規(guī)律在28納米制程已經(jīng)停滯。
    的頭像 發(fā)表于 04-23 11:53 ?3290次閱讀
    玻璃基板在芯片<b class='flag-5'>封裝</b>中的應(yīng)用

    淺談Chiplet與先進(jìn)封裝

    隨著半導(dǎo)體行業(yè)的技術(shù)進(jìn)步,尤其是摩爾定律的放緩,芯片設(shè)計和制造商逐漸轉(zhuǎn)向了更為靈活的解決方案,其中“Chiplet”和“先進(jìn)封裝”成為了熱門的概念。
    的頭像 發(fā)表于 04-14 11:35 ?1872次閱讀
    淺談Chiplet與先進(jìn)<b class='flag-5'>封裝</b>

    先進(jìn)封裝工藝面臨的挑戰(zhàn)

    在先進(jìn)制程遭遇微縮瓶頸的背景下,先進(jìn)封裝朝著 3D 異質(zhì)整合方向發(fā)展,成為延續(xù)摩爾定律的關(guān)鍵路徑。3D 先進(jìn)封裝技術(shù)作為未來的發(fā)展趨勢,使芯片串聯(lián)數(shù)量大幅增加。
    的頭像 發(fā)表于 04-09 15:29 ?1357次閱讀