91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

技術資訊 I 如何確定目標阻抗以實現(xiàn)電源完整性?

深圳(耀創(chuàng))電子科技有限公司 ? 2023-03-16 17:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文要點

將 PDN阻抗設計為目標值有助于確保設計的電源穩(wěn)定性。

PDN 目標阻抗在一定程度上會決定 PDN 上測得的任何電壓波動。

確定目標阻抗需要考慮 PDN 上允許的電壓波動、輸出信號上允許的抖動,或將兩者都考慮在內(nèi)。

阻抗可能是用于普遍概括電子學所有領域信號行為的一項指標。在 PCB 設計中設計具體應用時,我們總是有一些希望實現(xiàn)的目標阻抗,無論是射頻走線、差分對,還是阻抗匹配網(wǎng)絡。要想確保電源完整性,就要按照 PDN 目標阻抗進行設計,但如何確定 PDN 目標阻抗是一項不小的挑戰(zhàn)。

而遺憾的是,沒有哪一項行業(yè)標準(甚至產(chǎn)品手冊中也沒有提供一定的規(guī)范)可以告訴我們,在 PCB 中實現(xiàn)電源完整性所需的目標阻抗是多少。為此,我們需要針對信號行為、允許的功率波動、甚至 PDN 的拓撲結構來確定最低要求。

1

對于電源完整性而言,

合適的目標阻抗是多少?

去耦電容有助于達到目標阻抗并保持電源完整性

不能想當然地認為任何 PDN 都需要一個特定的目標阻抗水平,因為事實并非如此簡單。我們需要選擇的阻抗值取決于幾個因素,而且根據(jù) PDN 的結構,可能很難確定哪些因素最為重要。影響目標阻抗值的主要因素包括:

電源總線上允許的電壓波動

輸出信號上允許的時序抖動

數(shù)字 IC 中的核心和邏輯電平

流入 PDN 的電流大小和帶寬

PDN 是數(shù)字的還是模擬

PDN 的拓撲結構

要確定電源完整性的目標阻抗,有兩種最常見的方法,即考慮上述列表中的前兩項。雖然該列表中的所有要點都是相互關聯(lián)的,但前兩項通常用于確定 PDN 目標阻抗的設計目標。

最小電壓波動的目標阻抗

需要一定的電壓波動才能讓一定量的電流流入 PDN,而產(chǎn)生電壓波動所需的目標阻抗可以由歐姆定律確定。如果知道了允許的電壓波動和開關期間的總電流消耗,就可以計算出與這兩個值有關的 PDN 阻抗。

1d8f049e-c330-11ed-ad0d-dac502259ad0.png

PDN 目標阻抗方程

舉個例子,只要翻閱一下主處理器的數(shù)據(jù)手冊就可以確定限值。下圖所示為 Kintex UltraScale FPGA 的電源電壓數(shù)據(jù)。我們可以根據(jù)數(shù)據(jù)表中列出的電源電壓的標稱值、最小值和最大值(見下面的紅框),對電源軌電壓的波動設定一個限制。

1da5f488-c330-11ed-ad0d-dac502259ad0.png

某大型 FPGA 的電源電壓數(shù)據(jù)

例如,在第一行中,如果我們考慮到 VCCINT 內(nèi)部電源電壓有 20% 的安全裕度,我們可以將允許的電源軌電壓波動設置從 0.927 V 到 0.974 V。接下來,在產(chǎn)品手冊中找到開關期間的電流消耗,并使用歐姆定律來確定設計中的 PDN 目標阻抗。只要該電源軌的 PDN 阻抗在整個信號帶寬內(nèi)低于目標值,那么任何電壓波動都可以最小化。

最小抖動的目標阻抗

確保抖動最小化是一個重要的目標,有時也可用來確定 PDN 的目標阻抗。當一個數(shù)字器件進行開關操作并導致電源總線上的電壓波動時,器件中不斷變化的邏輯電平會導致信號中的時序和上升速率發(fā)生波動。顯然,這兩者相互依存,并創(chuàng)造了一個有趣的反饋系統(tǒng),但要使抖動最小化,就必須使這種電源波動最小化。


抖動的典型值可以從 10ps/mV 到 100ps/mV(對于某些邏輯電路而言)不等。高精度時序和測量應用需要將抖動降低至 1 ps/mV。這方面的例子包括點云成像應用,如激光雷達、4D 雷達和其他電子光學應用。

拓撲結構

PDN 的拓撲結構也會影響目標阻抗,但并不是以我們預期的方式。典型 PCB 中的 PDN 可以有一個多總線拓撲結構。在這種拓撲結構中,通常有一個初級穩(wěn)壓器,將輸入電壓降至高邏輯電平 (5V),并將電源分支至總線??偩€上也會放置其他穩(wěn)壓器,用于繼續(xù)降低電壓。詳見下面方框圖中的示意圖。

1ee4975a-c330-11ed-ad0d-dac502259ad0.png

典型的 PDN 拓撲結構,一條電源總線上有多個電路模塊

每個總線段上的不同電路模塊和器件可以相互影響,這意味著由一個器件引起的 PDN 上的干擾可以傳播到所有其他器件。這可以用 Z 參數(shù)矩陣來量化,它也稱為阻抗參數(shù)矩陣。從該矩陣可以全面了解 PDN 阻抗,以及流入 PDN 某部分的電流如何在其他部分產(chǎn)生紋波。3D 電磁場求解器可用于確定網(wǎng)絡參數(shù)矩陣,并在開始原型設計之前評估電路板的電源完整性。

2

努力降低 PDN 阻抗

一般來說,無論 PDN 的拓撲結構如何,我們都應該努力在所需帶寬內(nèi)將 PDN 阻抗降至最低。把 PDN 阻抗降到零是不可能的,但如果能把 PDN 阻抗降到毫歐級別,達到 GHz 級頻率,那么設計就會非常順利。如果使用大量具有不同 ESL 值的去耦電容和相鄰平面,將有助于降低 PDN 阻抗,從而使電源總線電壓波動和輸出信號的抖動保持在一個較低的水平。

在所有設計挑戰(zhàn)中,目標阻抗只是電源完整性的一個方面。Cadence Sigrity X 軟件可以幫助我們評估設計中的電源完整性,并提供了一整套時域和頻域仿真功能,以確定目標阻抗是否需要降低。Sigrity X 提供了一系列可以用于 PDN 阻抗分析的仿真功能,在全面評估系統(tǒng)功能并確保電源完整性上助您一臂之力。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電源
    +關注

    關注

    185

    文章

    18833

    瀏覽量

    263443
  • PDN
    PDN
    +關注

    關注

    0

    文章

    86

    瀏覽量

    23449
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    使用MATLAB和Simulink進行信號完整性分析

    信號完整性是保持高速數(shù)字信號的質量的過程。信號完整性是衡量電信號從源傳輸?shù)?b class='flag-5'>目標位置時的質量的關鍵度量。在高速數(shù)字和模擬電子中,確保信號的預期形狀、時序和功率得以保持,能夠保證數(shù)據(jù)的可靠且準確傳輸。
    的頭像 發(fā)表于 01-23 13:57 ?7196次閱讀
    使用MATLAB和Simulink進行信號<b class='flag-5'>完整性</b>分析

    技術資訊 I 信號完整性阻抗匹配的關系

    絡參數(shù)。信號完整性阻抗匹配之間存在什么關系?信號完整性阻抗匹配密不可分,精確的阻抗匹配對于確保功率順利傳輸至PCB互連中的負載器件至關重
    的頭像 發(fā)表于 09-05 15:19 ?5186次閱讀
    <b class='flag-5'>技術</b><b class='flag-5'>資訊</b> <b class='flag-5'>I</b> 信號<b class='flag-5'>完整性</b>與<b class='flag-5'>阻抗</b>匹配的關系

    什么是信號完整性?

    電子發(fā)燒友網(wǎng)站提供《什么是信號完整性?.pdf》資料免費下載
    發(fā)表于 07-09 15:10 ?1次下載

    信號完整性(SI)/ 電源完整性(PI)工程師的核心技能樹體系

    信號完整性(SI)和電源完整性(PI)工程師在高速電子設計領域扮演著關鍵角色,其核心技能樹體系需覆蓋從理論基礎到工程實踐的全流程。以下是該崗位的核心技能框架,結合技術深度與應用場景進行
    的頭像 發(fā)表于 06-05 10:11 ?4082次閱讀

    了解信號完整性的基本原理

    ,設計人員必須注意電路板布局并使用適當?shù)膶Ь€和連接器,從而最大限度地減少反射、噪聲和串擾。此外,還必須了解傳輸線、阻抗、回波損耗和共振等基本原理。 本文將介紹討論信號完整性時使用的一些術語,以及設計人員需要考慮的問題,然后介紹 [Amphenol] 優(yōu)異的電纜和
    的頭像 發(fā)表于 05-25 11:54 ?1350次閱讀
    了解信號<b class='flag-5'>完整性</b>的基本原理

    Samtec虎家大咖說 | 淺談信號完整性以及電源完整性

    。與會者提出了關于信號完整性電源完整性設計的問題,這些問題反映了一些新興的工程挑戰(zhàn)。Scott、Rich和Istvan在回答中強調了嚴格分析、細節(jié)工具表征以及深入理解基本原理的重要
    發(fā)表于 05-14 14:52 ?1195次閱讀
    Samtec虎家大咖說 | 淺談信號<b class='flag-5'>完整性</b>以及<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>

    電源完整性基礎知識

    先說一下,信號完整性為什么寫電源完整性?SI 只是針對高速信號的部分,這樣的理解沒有問題。如果提高認知,將SI 大類來看,SI&amp;PI&amp;EMI 三者
    發(fā)表于 05-13 14:41

    各種常用電路模塊設計原則:電源完整性

    課題內(nèi)容 v 電源完整性設計(文檔) v 疊層設計 v 電源平面 v 去耦電容 純分享貼,有需要可以直接下載附件獲取完整資料! (如果內(nèi)容有幫助可以關注、點贊、評論支持一
    發(fā)表于 05-08 16:30

    受控阻抗布線技術確保信號完整性

    如何保障信號完整性實現(xiàn)電路信號完整性,需遵循以下設計規(guī)范:避免直角走線、隔離時鐘信號與電源信號、保持元件間最短距離。受控阻抗布線通過調整走
    的頭像 發(fā)表于 04-25 20:16 ?1321次閱讀
    受控<b class='flag-5'>阻抗</b>布線<b class='flag-5'>技術</b>確保信號<b class='flag-5'>完整性</b>

    信號完整性測試基礎知識

    在當今快速發(fā)展的數(shù)字時代,高速傳輸已成為電子設備的基本要求。隨著數(shù)據(jù)傳輸速率的不斷提升,信號完整性(Signal Integrity,簡稱SI)問題變得越來越重要。信號完整性是高速互連系統(tǒng)設計的基石
    的頭像 發(fā)表于 04-24 16:42 ?4148次閱讀
    信號<b class='flag-5'>完整性</b>測試基礎知識

    使用羅德與施瓦茨RTE1104示波器進行電源完整性測試

    瓦茨RTE1104示波器進行電源完整性測試,確保電子設備的電源分配網(wǎng)絡(Power Distribution Network, PDN)能夠在各種工作條件下穩(wěn)定運行。 ? 首先,我們
    的頭像 發(fā)表于 04-23 16:51 ?928次閱讀
    使用羅德與施瓦茨RTE1104示波器進行<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測試

    電源完整性分析及其應用

    引言 電源完整性這一概念是以信號完整性為基礎的,兩者的出現(xiàn)都源自電路開關速度的提高。當高速信號的翻轉時間和系統(tǒng)的時鐘周期可以相比時,具有分布參數(shù)的信號傳輸線、電源和地就和低速系統(tǒng)中的情
    發(fā)表于 04-23 15:39

    普源DHO3000系列示波器電源完整性測試

    在電子電路設計日益復雜和高速的今天,電源完整性(Power Integrity, PI)已成為電子系統(tǒng)可靠的重要評估指標。電源完整性測試旨
    的頭像 發(fā)表于 04-15 14:45 ?788次閱讀
    普源DHO3000系列示波器<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測試

    技術資訊 | 信號完整性測試基礎知識

    本文重點信號完整性測試需要從測試電路板和原型獲取實驗數(shù)據(jù)并加以分析。在理想的工作流程中,還會仿真信號完整性指標,并將其與實際測量值進行比較。信號完整性測試只能檢查特定的結構,通常需要在測試前
    的頭像 發(fā)表于 04-11 17:21 ?2310次閱讀
    <b class='flag-5'>技術</b><b class='flag-5'>資訊</b> | 信號<b class='flag-5'>完整性</b>測試基礎知識

    電源完整性理論基礎

    隨著 PCB 設計復雜度的逐步提高,對于信號完整性的分析除了反射,串擾以及 EMI 之外,穩(wěn)定可靠的電源供應也成為設計者們重點研究的方向之一。尤其當開關器件數(shù)目不斷增加,核心電壓不斷減小的時候,電源
    發(fā)表于 03-10 17:15