多埠暫存器陣列
多埠暫存器堆,簡單來說是處理器中多個暫存器所組成的陣列,故又稱多埠暫存器陣列,是處理器(如中央處理器、內(nèi)嵌式處理器或神經(jīng)網(wǎng)絡(luò)處理器)中常見的記憶體,用于暫存指令、數(shù)據(jù)和位址。暫存器陣列的存貯容量十分有限,但卻有讀寫速度快的優(yōu)點,因此在處理器架構(gòu)裡,暫存器陣列被用來儲存運算單元計算的中間結(jié)果,利用快速存取資料來支援運算單元并改善處理器運算效能。
多埠暫存器陣列的實現(xiàn)方式有兩種,其一,藉由邏輯合成的方式,使用標(biāo)準(zhǔn)原件庫中的閂鎖器或正反器構(gòu)成;而另一種方式,是使用客製化的多埠靜態(tài)隨機(jī)讀寫存儲單元,實現(xiàn)客製化的暫存器陣列,這種多埠存儲單元具有專門的讀埠與寫埠,可以支援多路同時存儲。兩者相較,第一種能快速地完成的暫存器陣列的設(shè)計與實現(xiàn),而第二種方式則可以提供較佳的面積與效能。
圖: 2R2W Register File in Multi-core Computing Structure分時多工的創(chuàng)新技術(shù)
針對客製化實現(xiàn)多埠暫存器陣列,M31提出分時多工的創(chuàng)新技術(shù),優(yōu)化暫存器陣列的控制單元,有效提高記憶體單元的儲存與讀取頻寬,可使用晶圓廠提供的標(biāo)準(zhǔn)靜態(tài)隨機(jī)讀寫存儲單元(如單埠記憶體單元、雙埠記憶體單元)完成多埠暫存器陣列設(shè)計與實現(xiàn)。此一創(chuàng)新技術(shù),不但可以縮短設(shè)計時間、縮短交貨流程,更可以提供最佳優(yōu)化面積與效能的多埠暫存器陣列,協(xié)助客戶完成更具有競爭力的處理器設(shè)計。
客製化記憶體模組區(qū)塊
M31提供完善的設(shè)計解決方案,採用TSMC 12奈米先進(jìn)製程,針對市場的超高速操作需求,提供2R2W的4埠靜態(tài)隨機(jī)讀寫暫存器(SRAM),各埠皆有獨立的操作模式,且不能互相干擾,此外,M31記憶體團(tuán)隊使用讀寫的屏蔽技術(shù),確保操作時資料讀寫的穩(wěn)定性,并同時兼顧CPU/NPU對于平行處理資料運算讀寫的需求;而針對晶圓廠的SRAM bit cell架構(gòu),M31所客製化記憶體模組區(qū)塊,可大幅減少由傳統(tǒng)閂鎖器或正反器組成所消耗的面積與功耗,并且,M31開發(fā)出boosted amplifier架構(gòu),克服bit cell自身讀取速度的極限,能進(jìn)一步滿足處理器內(nèi)部大于兆頻以上的超高頻需求。
-
IP
+關(guān)注
關(guān)注
5文章
1863瀏覽量
155829 -
記憶體
+關(guān)注
關(guān)注
0文章
18瀏覽量
9928 -
暫存器
+關(guān)注
關(guān)注
0文章
12瀏覽量
8223 -
IC芯片
+關(guān)注
關(guān)注
8文章
265瀏覽量
28112 -
先進(jìn)制程
+關(guān)注
關(guān)注
0文章
92瀏覽量
9006
發(fā)布評論請先 登錄
E5092A矢量網(wǎng)絡(luò)分析儀實現(xiàn)多端口測試
解析DS26LS31C/DS26LS31M:高速差分線驅(qū)動器的卓越之選
AM26LS31/AM26LS31M:高性能差分線路驅(qū)動器的設(shè)計與應(yīng)用
探索SCANSTA112:多端口JTAG復(fù)用器的技術(shù)奧秘與應(yīng)用
探索P3H244x/P3H284x I3C Hub:多端口連接的理想之選
恩智浦推出多端口I3C集線器設(shè)備P3H2x4xHN
是德E5071C矢量網(wǎng)絡(luò)分析儀多端口校準(zhǔn)與S參數(shù)測試技巧
TE Connectivity RP20多端口MIMO FWA全向天線技術(shù)解析
TE Connectivity FP20多端口車載天線技術(shù)解析
TE Connectivity VFP69383B22JN 多端口車載天線技術(shù)解析
?基于TE Connectivity FPL pro多端口車輛天線的技術(shù)解析與應(yīng)用指南
基于STMicroelectronics EVLONEMP評估板的65W多端口快充設(shè)計解析
英飛凌 120 W USB PD用于多端口充電應(yīng)用的XDPS2221E控制器和CoolGaN?開關(guān)
M31談12 FFC多端口緩存器數(shù)組
評論