91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA設(shè)計(jì)如何最優(yōu)化

FPGA快樂學(xué)習(xí) ? 來(lái)源:FPGA快樂學(xué)習(xí) ? 2023-06-25 15:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

這是筆者去年某個(gè)時(shí)間節(jié)點(diǎn)的感悟,由于工作繁忙,寫完后擱置一邊了。而對(duì)于“設(shè)計(jì)最優(yōu)化”這個(gè)議題,筆者也一直深感功力不夠,不敢多做闡釋。但是,不管怎樣,若能每隔幾年都好好做些反思回顧,讓自己對(duì)“設(shè)計(jì)最優(yōu)化”的認(rèn)知再做一些提升,也算是給當(dāng)下的自己一個(gè)“設(shè)計(jì)最優(yōu)化”吧?;诖耍讶ツ甑奈恼侣宰魇崂?,分享給大家。

之所以想寫點(diǎn)什么,是基于近期的一些工作觸動(dòng)。兩年前,由于公司人力資源的需要,筆者從當(dāng)時(shí)基本穩(wěn)定的FPGA設(shè)計(jì)中抽出身來(lái),大部分的精力投入到了產(chǎn)品的算法開發(fā)中。而在那個(gè)當(dāng)兒,正好做了一個(gè)算法的FPGA實(shí)現(xiàn)評(píng)估,整個(gè)設(shè)計(jì),包括代碼、仿真基本做完了。在當(dāng)時(shí),目標(biāo)是用有限的FPGA資源實(shí)現(xiàn)一個(gè)復(fù)雜的圖像處理算法,可以說(shuō)是絞盡腦汁做了很多實(shí)際的FPGA設(shè)計(jì)優(yōu)化。

時(shí)過(guò)境遷,經(jīng)過(guò)兩年算法的學(xué)習(xí)研究和工程實(shí)踐后,基于系統(tǒng)最優(yōu)化的一些考慮,又重新回到原點(diǎn),需要再次評(píng)估和實(shí)現(xiàn)當(dāng)年那個(gè)圖像處理算法的FPGA版本。而當(dāng)重新審查當(dāng)年的那些設(shè)計(jì)代碼時(shí),忽然感受到當(dāng)時(shí)一些設(shè)計(jì)細(xì)節(jié)做得尤為精妙,雖然大多數(shù)方法其實(shí)是一些經(jīng)典的通用的優(yōu)化方法——用加法和流水線設(shè)計(jì)減少乘法器數(shù)量;用移位比較以及流水線的方式定制化一個(gè)資源占用率極低的除法器;用查找表實(shí)現(xiàn)指數(shù)運(yùn)算;甚至嘗試過(guò)自己實(shí)現(xiàn)開根號(hào)的邏輯源碼……當(dāng)然,我并不是覺得這些設(shè)計(jì)已經(jīng)登峰造極,做到設(shè)計(jì)最佳了。反而,讓我重新思考FPGA的設(shè)計(jì)最優(yōu)化問題。做算法的經(jīng)歷,讓我感受到了CPU的強(qiáng)大算力;但是一些實(shí)時(shí)應(yīng)用場(chǎng)景下,又讓我感受到了CPU在面對(duì)一個(gè)復(fù)雜和大計(jì)算量的算法時(shí)的力不從心。做FPGA的經(jīng)歷,讓我即便是在寫著跑在CPU上的代碼,也處心積慮的考慮速度性能問題——能用加法或移位就絕不用乘法、能用乘法就絕不用除法、能查表的就絕不直接進(jìn)行指數(shù)或根號(hào)等復(fù)雜的運(yùn)算……總而言之,不做一次多余的或不必要的復(fù)雜的運(yùn)算。

對(duì)于FPGA的工程實(shí)現(xiàn)而言,設(shè)計(jì)本身并沒有絕對(duì)的最優(yōu)化。對(duì)于一些沒有實(shí)用性要求的研究或評(píng)估,對(duì)于FPGA的器件資源、實(shí)時(shí)的速度性能或許不會(huì)太在意。但是對(duì)于必須產(chǎn)品化的工程實(shí)現(xiàn)來(lái)說(shuō),目標(biāo)通常是在FPGA器件的資源有限制、吞吐量有要求的情況下完成既定功能。FPGA的資源,通常包括FPGA內(nèi)部的邏輯資源、乘法器資源、片內(nèi)存儲(chǔ)器資源、布局布線資源以及其它諸如時(shí)鐘、高速接口等專用資源。FPGA的數(shù)據(jù)吞吐量,通常表現(xiàn)為FPGA在單位時(shí)間內(nèi)的平均處理能力或瞬時(shí)最大處理能力,這可能涉及FPGA片內(nèi)或片外存儲(chǔ)器的讀寫訪問速度、滿足必須的并行運(yùn)算處理所需的資源可用性、達(dá)到設(shè)計(jì)目標(biāo)的最低FPGA時(shí)鐘頻率的時(shí)序性能等。

由此看來(lái),F(xiàn)PGA的設(shè)計(jì)最優(yōu)化,并不意味著最高的絕對(duì)精度、最快的處理速度或最大的數(shù)據(jù)吞吐量,也不意味著最高的資源利用率或最低的實(shí)現(xiàn)資源……純粹的研究或評(píng)估,或許可以只關(guān)注某一方面的最佳性能;但對(duì)于FPGA的產(chǎn)品實(shí)現(xiàn)而言,在眾多的限制條件下,各方面性能達(dá)到一個(gè)動(dòng)態(tài)平衡,讓我們的目標(biāo)FPGA器件物盡其用,或許才是我們這些務(wù)實(shí)的工程師所追求的“最優(yōu)化設(shè)計(jì)”。
責(zé)任編輯:彭菁

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA設(shè)計(jì)
    +關(guān)注

    關(guān)注

    9

    文章

    431

    瀏覽量

    28138
  • 存儲(chǔ)器
    +關(guān)注

    關(guān)注

    39

    文章

    7738

    瀏覽量

    171656
  • 圖像處理
    +關(guān)注

    關(guān)注

    29

    文章

    1342

    瀏覽量

    59509

原文標(biāo)題:設(shè)計(jì)最優(yōu)化

文章出處:【微信號(hào):FPGA快樂學(xué)習(xí),微信公眾號(hào):FPGA快樂學(xué)習(xí)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    從算法到部署:Enclustra如何用DSP+FPGA/SoC專長(zhǎng),實(shí)現(xiàn)功耗與成本雙優(yōu)化?

    DSP技術(shù)數(shù)字信號(hào)處理(DSP)是FPGA和SoC的常見應(yīng)用領(lǐng)域。為了在此領(lǐng)域?yàn)榭蛻籼峁?b class='flag-5'>最優(yōu)服務(wù),Enclustra積累了深厚的DSP專業(yè)知識(shí),不僅能提供純粹的實(shí)現(xiàn)服務(wù),更能從零開始支持架構(gòu)與算法
    的頭像 發(fā)表于 02-27 08:34 ?269次閱讀
    從算法到部署:Enclustra如何用DSP+<b class='flag-5'>FPGA</b>/SoC專長(zhǎng),實(shí)現(xiàn)功耗與成本雙<b class='flag-5'>優(yōu)化</b>?

    數(shù)字IC/FPGA設(shè)計(jì)中的時(shí)序優(yōu)化方法

    在數(shù)字IC/FPGA設(shè)計(jì)的過(guò)程中,對(duì)PPA的優(yōu)化是無(wú)處不在的,也是芯片設(shè)計(jì)工程師的使命所在。此節(jié)主要將介紹performance性能的優(yōu)化,如何對(duì)時(shí)序路徑進(jìn)行優(yōu)化,提高工作時(shí)鐘頻率。
    的頭像 發(fā)表于 12-09 10:33 ?3278次閱讀
    數(shù)字IC/<b class='flag-5'>FPGA</b>設(shè)計(jì)中的時(shí)序<b class='flag-5'>優(yōu)化</b>方法

    Altera Agilex 3 FPGA和SoC產(chǎn)品家族的性能分析

    本文采用嚴(yán)謹(jǐn)?shù)幕鶞?zhǔn)測(cè)試方法,對(duì)全新推出的 Agilex 3 FPGA 和 SoC 產(chǎn)品家族進(jìn)行性能分析。該系列專為成本優(yōu)化型應(yīng)用設(shè)計(jì),兼具高性能、高集成度與高可靠性。
    的頭像 發(fā)表于 10-27 09:37 ?728次閱讀

    西格電力儲(chǔ)能容量配置優(yōu)化模型與工具方法

    科學(xué)的儲(chǔ)能容量配置,核心是 “以項(xiàng)目目標(biāo)為導(dǎo)向,結(jié)合電源特性、負(fù)荷需求、經(jīng)濟(jì)約束,通過(guò)模型量化計(jì)算 + 工具驗(yàn)證,找到‘技術(shù)達(dá)標(biāo)、成本最優(yōu)’的最小合理容量”。本文拆解容量配置的核心影響因素、主流優(yōu)化模型與實(shí)用工具,結(jié)合案例提供可落地的配置思路。
    的頭像 發(fā)表于 10-24 10:04 ?553次閱讀
    西格電力儲(chǔ)能容量配置<b class='flag-5'>優(yōu)化</b>模型與工具方法

    如何對(duì)蜂鳥e203內(nèi)核乘除法器進(jìn)行優(yōu)化

    器可以運(yùn)用各種不同算法來(lái)實(shí)現(xiàn)除法運(yùn)算,例如:SRT,Newton-Raphson等。對(duì)于不同應(yīng)用場(chǎng)景,需要選擇最適合的算法,從而達(dá)到最優(yōu)的處理器性能表現(xiàn)。 三、總結(jié) 蜂鳥E203內(nèi)核乘除法器的優(yōu)化是提高
    發(fā)表于 10-24 06:47

    如何在資源受限型應(yīng)用中使用 FPGA

    的性能需求,同時(shí)在嚴(yán)格的功耗、尺寸和成本限制內(nèi)運(yùn)行?,F(xiàn)代現(xiàn)場(chǎng)可編程門陣列 (FPGA) 可以滿足這些相互競(jìng)爭(zhēng)的需求。 本文回顧了為資源受限型應(yīng)用選擇 FPGA 時(shí)需要考慮的關(guān)鍵設(shè)計(jì)標(biāo)準(zhǔn)。然后,以 [Altera] 經(jīng)過(guò)[功率和成本優(yōu)化
    的頭像 發(fā)表于 10-03 17:31 ?1950次閱讀
    如何在資源受限型應(yīng)用中使用 <b class='flag-5'>FPGA</b>

    Altera Agilex? 3 FPGA和SoC FPGA

    Altera Agilex? 3 FPGA和SoC FPGA Altera/Intel Agilex? 3 FPGA和SoC FPGA使創(chuàng)新者能夠?qū)⒊杀?/div>
    的頭像 發(fā)表于 08-06 11:41 ?4128次閱讀
    Altera Agilex? 3 <b class='flag-5'>FPGA</b>和SoC <b class='flag-5'>FPGA</b>

    效率最優(yōu)的感應(yīng)電機(jī)無(wú)差拍直接轉(zhuǎn)矩控制

    磁鏈之間的關(guān)系,給出了電機(jī)穩(wěn)態(tài)運(yùn)行時(shí)效率最優(yōu)的定子磁鏈幅值計(jì)算公式,實(shí)現(xiàn)了感應(yīng)電機(jī)無(wú)差拍直接轉(zhuǎn)矩控制變頻調(diào)速系統(tǒng)的效率最優(yōu)控制。實(shí)驗(yàn)結(jié)果表明,給出的優(yōu)化控制策略,在保持無(wú)差拍直接轉(zhuǎn)矩控制快速動(dòng)態(tài)響應(yīng)
    發(fā)表于 07-16 19:02

    土壓力計(jì)如何與數(shù)據(jù)采集系統(tǒng)連接?

    在巖土工程安全監(jiān)測(cè)領(lǐng)域,土壓力數(shù)據(jù)的實(shí)時(shí)采集與分析直接影響結(jié)構(gòu)物安全評(píng)估的準(zhǔn)確性。VWE型振弦式土壓力計(jì)作為核心監(jiān)測(cè)設(shè)備,其與數(shù)據(jù)采集系統(tǒng)的正確連接是實(shí)現(xiàn)長(zhǎng)期可靠監(jiān)測(cè)的關(guān)鍵。那么土壓力計(jì)如
    的頭像 發(fā)表于 07-11 11:19 ?492次閱讀
    土壓力<b class='flag-5'>計(jì)如</b>何與數(shù)據(jù)采集系統(tǒng)連接?

    無(wú)刷直流電機(jī)滑模觀測(cè)器參數(shù)優(yōu)化設(shè)計(jì)方法

    設(shè)計(jì)時(shí)間,同時(shí)能夠降低觀測(cè)器的誤差。為了改進(jìn)傳統(tǒng)遺傳算法易陷入局部收斂的問題,采用多種群遺傳算法求解最優(yōu)增益參數(shù)。實(shí)驗(yàn)結(jié)果表明提出的方法能夠快速求解最優(yōu)反饋參數(shù),并且觀測(cè)器誤差較小。 純分享帖,點(diǎn)擊下方
    發(fā)表于 06-27 16:48

    氮化鎵電源芯片U8722CAS打嗝模式實(shí)現(xiàn)噪音和紋波最優(yōu)化

    氮化鎵電源芯片U8722CAS打嗝模式實(shí)現(xiàn)噪音和紋波最優(yōu)化打嗝模式本質(zhì)為電源保護(hù)機(jī)制(如短路保護(hù)),優(yōu)化需在保障可靠性的前提下進(jìn)行。高頻噪聲問題需協(xié)同芯片設(shè)計(jì)、封裝工藝及PCB布局綜合解決。氮化鎵
    的頭像 發(fā)表于 06-12 15:46 ?1084次閱讀
    氮化鎵電源芯片U8722CAS打嗝模式實(shí)現(xiàn)噪音和紋波<b class='flag-5'>最優(yōu)化</b>

    智多晶FPGA設(shè)計(jì)工具HqFpga接入DeepSeek大模型

    在 AI 賦能工程設(shè)計(jì)的時(shí)代浪潮中,智多晶率先邁出關(guān)鍵一步——智多晶正式宣布旗下 FPGA 設(shè)計(jì)工具 HqFpga 接入 DeepSeek 大模型,并推出 FPGA 設(shè)計(jì)專屬 AI 助手——晶小助!這是
    的頭像 發(fā)表于 06-06 17:06 ?1529次閱讀

    Microchip發(fā)布PolarFire Core FPGA和SoC產(chǎn)品

    當(dāng)前市場(chǎng)中,物料清單(BOM)成本持續(xù)攀升,開發(fā)者需在性能和預(yù)算間實(shí)現(xiàn)優(yōu)化。鑒于中端FPGA市場(chǎng)很大一部分無(wú)需集成串行收發(fā)器,Microchip Technology Inc.(微芯科技公司)正式發(fā)布PolarFire Core現(xiàn)場(chǎng)可編程門陣列(
    的頭像 發(fā)表于 05-23 14:02 ?1643次閱讀

    Altera Agilex 7 M系列FPGA正式量產(chǎn)出貨

    的高端、高密度 FPGA。Agilex 7 M 系列 FPGA 集成超過(guò) 380 萬(wàn)個(gè)邏輯元件,并針對(duì) AI、數(shù)據(jù)中心、下一代防火墻、5G 通信基礎(chǔ)設(shè)施及 8K 廣播設(shè)備等對(duì)高性能、高內(nèi)存帶寬有較高需求的應(yīng)用進(jìn)行了專門優(yōu)化。
    的頭像 發(fā)表于 04-10 11:00 ?1432次閱讀

    MRAM存儲(chǔ)替代閃存,FPGA升級(jí)新技術(shù)

    優(yōu)化的架構(gòu)設(shè)計(jì)和成熟的制程技術(shù),具備內(nèi)置的硬擦除器、錯(cuò)誤檢測(cè)和校正機(jī)制,為用戶提供了可靠的開發(fā)環(huán)境。用戶可利用最新的Radiant工具,直接實(shí)現(xiàn)MRAM的編程接口,支持多種存儲(chǔ)容量和數(shù)據(jù)速率。利用這些FPGA器件,用戶可以受益于低功耗F
    發(fā)表于 03-08 00:10 ?1960次閱讀