91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

混合信號(hào)FPGA的智能型驗(yàn)證流程

jf_pJlTbmA9 ? 來源:Actel ? 作者:Actel ? 2023-10-27 17:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

文章出處:作者Actel公司 Michael Mertz和Venkatesh Narayanan

為了因應(yīng)市場對于較高性能、較小的系統(tǒng)尺寸及降低成本和電源的需求,系統(tǒng)設(shè)計(jì)者正將較高層級(jí)的混合信號(hào)功能整合在他們的系統(tǒng)單芯片(SoC)設(shè)計(jì)中。隨著這些SoC設(shè)計(jì)上的混合信號(hào)組件數(shù)量增加了,基本的功能驗(yàn)證對于硅初期能否成功也愈來愈重要。FPGA在系統(tǒng)整合難題上加入了一個(gè)新特點(diǎn),改善了系統(tǒng)整合面,如整體的系統(tǒng)成本、可靠性、可組態(tài)性、上市時(shí)間等。在核心上,此新范例-可編程系統(tǒng)單芯片(programmable system chip, PSC)整合FPGA電閘,內(nèi)嵌快閃和模擬功能在單一的可程序化組件中,提供了具真正程序能力的理想低成本路徑,而且系統(tǒng)設(shè)計(jì)者可以用來快速地設(shè)計(jì)和研發(fā)復(fù)雜的混合信號(hào)系統(tǒng)。

關(guān)鍵準(zhǔn)則

如業(yè)界分析師所言,F(xiàn)PGA正成為現(xiàn)代高度整合的SoC系統(tǒng)選擇的工具。原因很明顯。由于硅架構(gòu)是預(yù)先組裝的,因此沒有NRE成本,且任何可能影響產(chǎn)品性能或裝置可靠度的制程變化都應(yīng)已解決。芯片整體作業(yè)中大部分的復(fù)雜度(包括寄生RLC對時(shí)序的影響等)特性都已完整調(diào)整,且規(guī)格上的數(shù)據(jù)已考慮到這些。因此所有的驗(yàn)證循環(huán)都可以致力于設(shè)計(jì)的適當(dāng)功能性上。下一個(gè)需要的是可以盡量減少特征化和強(qiáng)化設(shè)計(jì)功能性目標(biāo)時(shí)間的驗(yàn)證方法。此項(xiàng)減少是透過組合智能型模型(抽出不會(huì)影響整體系統(tǒng)行為的較不重要細(xì)節(jié))將所產(chǎn)生的模型置入已完全了解的流程中。

復(fù)雜度增加

現(xiàn)場可程序化是系統(tǒng)整合全新的一面。此新的整合層級(jí)較深入且有以下幾個(gè)優(yōu)點(diǎn):系統(tǒng)設(shè)計(jì)者可移除系統(tǒng)的許多組件而將該功能整合在單一PSB中,大幅簡化系統(tǒng)設(shè)計(jì);組件大幅減少就會(huì)有明顯小許多的尺寸;且微控制器核心的整合會(huì)免除主處理器的周邊任務(wù),降低系統(tǒng)處理的工作量要求。

新一代的PSC是第一個(gè)如此進(jìn)入可程序化邏輯市場的代表。它是第一個(gè)以FPGA提供的硬件可重組態(tài)性的基本好處結(jié)合閃存、混合信號(hào)功能性以及微控制器技術(shù)。日益復(fù)雜的內(nèi)容開啟了更小的整合裝置之許多可能,但FPGA設(shè)計(jì)者也立即有了額外的挑戰(zhàn),其中一項(xiàng)就是對付混合信號(hào)設(shè)計(jì)的復(fù)雜性。很少FPGA設(shè)計(jì)者有機(jī)會(huì)在這些領(lǐng)域中取得深刻的經(jīng)驗(yàn),因此什么是管理這些計(jì)劃的復(fù)雜度并確保它們第一次就成功的方法呢?


此一跨范圍的專業(yè)技術(shù)必須包裹在工具流程中。工具必須做得夠聰明來管理重要細(xì)節(jié)(如接口、組態(tài)和初始化需求)以便連結(jié)不同的組件并放在同一作業(yè)中。理想上此新系統(tǒng)功能性的復(fù)雜設(shè)計(jì)內(nèi)容匯集基本上和傳統(tǒng)工具流程完全一樣的工具流程。
智能型流程

不僅是ASIC/FPGA設(shè)計(jì)者對系統(tǒng)/模擬設(shè)計(jì)的實(shí)際經(jīng)驗(yàn)很少,大部分的系統(tǒng)設(shè)計(jì)者也同樣沒有數(shù)字邏輯的設(shè)計(jì)經(jīng)驗(yàn)。因此,日益純熟的設(shè)計(jì)內(nèi)容需要智能型的工具流程。這意味著工具有智能去組態(tài)和啟動(dòng)不同的系統(tǒng)組件,正確地將它們結(jié)合,并將令人卻步的所有跨范圍復(fù)雜度驗(yàn)證任務(wù)弄簡單給工程師。在這種情況下,他們就必須產(chǎn)生一個(gè)FPGA。從前端(和實(shí)作步驟相反)開始,此復(fù)雜性就在3個(gè)重要區(qū)域中被管理:組件模型、設(shè)計(jì)實(shí)例(instantiation)以及驗(yàn)證流程。

組件模型

當(dāng)制作以硅為目標(biāo)的組件模型時(shí),對于細(xì)節(jié)組件行為對照驗(yàn)證系統(tǒng)正確作業(yè)所需的時(shí)間的取舍需謹(jǐn)慎為之。這在PLD架構(gòu)的模擬組件中尤其重要,依此零件的預(yù)先組裝天性即使是已解決的問題還是會(huì)被呈現(xiàn)。在最高層級(jí)的抽取中,所有的模擬組件都是依據(jù)數(shù)字組件將嚴(yán)格的數(shù)字行為規(guī)范覆蓋在模擬行為模式上。竅門是抽出組件的完整行為細(xì)節(jié),只留下能決定符合特定設(shè)計(jì)目標(biāo)系統(tǒng)所需的功能。在PSC流程方面,依據(jù)實(shí)際硅的特征化數(shù)據(jù)的規(guī)格上具有模擬功能的電子特征,如信號(hào)整合度、A/D傳輸功能以及耦合效應(yīng)等。包括輸入預(yù)先縮放、差動(dòng)增益、遲滯、A/D控制功能及輸出行動(dòng)等基本的模擬交換行為會(huì)被抽出,并放入適合在數(shù)字仿真器中特征化系統(tǒng)層級(jí)行為的粗略數(shù)字行為模式中。

設(shè)計(jì)實(shí)例

此一復(fù)雜且純熟系統(tǒng)的設(shè)計(jì)實(shí)例需要有足夠智能讓設(shè)計(jì)者快速行動(dòng)的靈活設(shè)計(jì)產(chǎn)生環(huán)境?;旧洗?,可達(dá)目標(biāo)裝置的邏輯資源所允許的最大值。這些受到自身繪圖組態(tài)器支持的非常靈活資源是可以擷取、組態(tài)、并例舉在設(shè)計(jì)中的,全都是非常簡單的pick-and-click動(dòng)作,不需要直接HDL編碼。同時(shí)工具鏈會(huì)創(chuàng)造骨架,將想要的資源互連,并自動(dòng)創(chuàng)造必要的控制機(jī)制。
智能的以GUI為基礎(chǔ)的工具是在不需要直接使用者引導(dǎo)的背景下達(dá)成這些步驟的。這些工具的焦點(diǎn)都在容易使用,并提供快速的設(shè)計(jì)發(fā)展。當(dāng)然它并不排除傳統(tǒng)的HDL代碼發(fā)展,后者是熟悉HDL的使用者所不可或缺的,他們在計(jì)算電閘時(shí)需要最大的最佳化設(shè)計(jì),或是需要廣泛的設(shè)計(jì)客制化。


驗(yàn)證

傳統(tǒng)的混合信號(hào)ASIC發(fā)展遵循由下而上的方法。它牽涉到兩個(gè)不同的小組:一個(gè)研發(fā)數(shù)字部分的寫入RTL代碼,而另一個(gè)在晶體管層級(jí)實(shí)作模擬電路。在驗(yàn)證方面,設(shè)計(jì)者一般使用Verilog-AMS或VHDL-AMS的高層級(jí)全芯片仿真以驗(yàn)證系統(tǒng)層級(jí)的行為,如功能、性能和遲滯等。這需要和最終電路關(guān)系密切的模擬行為模式。然而驗(yàn)證接口層級(jí)議題、時(shí)序、信號(hào)整合度和電源等晶體管層級(jí)的模擬還是需要晶體管層級(jí)的模擬。這也可以幫助避免模型和電路之間的不準(zhǔn)確性或不當(dāng)關(guān)聯(lián)。最近幾年出現(xiàn)了新等級(jí)的工具,允許混合信號(hào)共同仿真環(huán)境在指定的SoC中驗(yàn)證混合信號(hào)組件。

在PSC流程中,混合信號(hào)仿真是沒有必要的。對待組件內(nèi)的模擬功能像開架式分離組件一般。就像組件廠商一樣,數(shù)據(jù)規(guī)格所提供的模擬功能電子特征的許多信息依據(jù)實(shí)際硅的特征化數(shù)據(jù)。抽出詳細(xì)的模擬行為后所產(chǎn)生的模式在全數(shù)字仿真器(如ModelSim等)中,就完全可以達(dá)到系統(tǒng)層級(jí)的驗(yàn)證。模擬輸入是以真實(shí)或位向量值呈現(xiàn)在仿真測試基準(zhǔn)中,一般是以測試基準(zhǔn)工具產(chǎn)生的。

有了此層級(jí)的抽出,針對混合信號(hào)FPGA所提供的基本驗(yàn)證方法和沿著標(biāo)準(zhǔn)處理的數(shù)字FPGA基本上是相同的。

典型的PSC設(shè)計(jì)者會(huì)在設(shè)計(jì)過程中執(zhí)行以下步驟:在Libero中產(chǎn)生并整合系統(tǒng)功能區(qū)塊;透過Synplify或Synplify PRO合成設(shè)計(jì);利用ModelSim驗(yàn)證設(shè)計(jì);利用Libero Designer將設(shè)計(jì)編輯在Fusion PSC中以利后端實(shí)作;在ModelSim中利用后批注(back-annotated)時(shí)序再次驗(yàn)證。

此基本流程讓Fusion使用者可以利用經(jīng)證實(shí)的方法,在設(shè)計(jì)過程中的任何階段驗(yàn)證混合信號(hào)PSC的系統(tǒng)層級(jí)行為,就宛如全數(shù)字芯片般簡單。此流程依據(jù)客戶設(shè)計(jì)中整合其余數(shù)字系統(tǒng)的某個(gè)模擬輸入組合執(zhí)行仿真系統(tǒng)層級(jí)行為必要的工作。

SoC發(fā)展概念上需要各式各樣的專業(yè)技術(shù),包括模擬設(shè)計(jì)、數(shù)字邏輯設(shè)計(jì)以及系統(tǒng)/結(jié)構(gòu)定義等。隨著整合層級(jí)的上升,此課題迅速地變得異常復(fù)雜,且FPGA發(fā)展常常牽涉到通常沒有這類專業(yè)的一小組邏輯/FPGA設(shè)計(jì)工程者?!?br />
審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22412

    瀏覽量

    636387
  • 混合信號(hào)
    +關(guān)注

    關(guān)注

    0

    文章

    537

    瀏覽量

    65855
  • soc
    soc
    +關(guān)注

    關(guān)注

    40

    文章

    4576

    瀏覽量

    229156
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    深圳南柯電子|EMC摸底測試整改:“定位-分析-優(yōu)化-驗(yàn)證”全流程

    深圳南柯電子|EMC摸底測試整改:“定位-分析-優(yōu)化-驗(yàn)證”全流程
    的頭像 發(fā)表于 01-28 09:42 ?193次閱讀

    深圳南柯電子|EMC摸底測試整改:這套標(biāo)準(zhǔn)流程已被100+企業(yè)驗(yàn)證

    深圳南柯電子|EMC摸底測試整改:這套標(biāo)準(zhǔn)流程已被100+企業(yè)驗(yàn)證
    的頭像 發(fā)表于 01-19 09:51 ?194次閱讀

    FPGA+GPU異構(gòu)混合部署方案設(shè)計(jì)

    為滿足對 “納秒級(jí)實(shí)時(shí)響應(yīng)” 與 “復(fù)雜數(shù)據(jù)深度運(yùn)算” 的雙重需求,“FPGA+GPU”異構(gòu)混合部署方案通過硬件功能精準(zhǔn)拆分與高速協(xié)同,突破單一硬件的性能瓶頸 ——FPGA聚焦低延遲實(shí)時(shí)交易鏈路,GPU承接高復(fù)雜度數(shù)據(jù)處理任務(wù),
    的頭像 發(fā)表于 01-13 15:20 ?358次閱讀

    環(huán)旭電子量產(chǎn)新一代Thunderbolt 5智能型擴(kuò)充基座

    環(huán)旭電子股份有限公司(USI)今日宣布,與全球知名品牌客戶攜手合作,成功研發(fā)并量產(chǎn)新一代Thunderbolt 5智能型擴(kuò)充基座(Smart Dock),體現(xiàn)環(huán)旭電子對創(chuàng)新與永續(xù)的承諾,并透過與全球科技領(lǐng)導(dǎo)品牌的緊密協(xié)作,強(qiáng)化其于高階計(jì)算機(jī)及接口設(shè)備供應(yīng)鏈中的關(guān)鍵伙伴角色。
    的頭像 發(fā)表于 11-28 14:26 ?616次閱讀

    廣州曼頓智能型斷路器廠家:讓用電變得更“聰明”!

    你有沒有想過,我們每天都在用的電,其實(shí)也可以變得更有“智慧”?以前的斷路器就是個(gè)“機(jī)械工”,跳閘了才知道出問題。但現(xiàn)在不一樣了——廣州曼頓智能型斷路器廠家,正在用科技重新定義電力安全。 說到廣州曼頓
    的頭像 發(fā)表于 11-26 14:20 ?282次閱讀

    TE Connectivity HQ-4/4/6混合型連接器技術(shù)解析與應(yīng)用指南

    TE Connectivity的帶CAT 5以太網(wǎng)的HQ-4/4/6混合型插件提供混合的電源和信號(hào)以及以太網(wǎng)數(shù)據(jù)傳輸功能。這些插件 具有高可靠性和高數(shù)據(jù)精度,并配有EMC屏蔽。電源和信號(hào)
    的頭像 發(fā)表于 11-03 09:29 ?648次閱讀

    電能質(zhì)量在線監(jiān)測裝置數(shù)據(jù)驗(yàn)證流程是什么?

    )和行業(yè)規(guī)范,形成完整的流程閉環(huán)。以下是具體流程拆解: 一、驗(yàn)證前準(zhǔn)備階段:明確依據(jù)與基礎(chǔ)條件 此階段為后續(xù)驗(yàn)證提供 “標(biāo)準(zhǔn)參照” 和 “數(shù)據(jù)基礎(chǔ)”,避免
    的頭像 發(fā)表于 09-03 17:50 ?757次閱讀
    電能質(zhì)量在線監(jiān)測裝置數(shù)據(jù)<b class='flag-5'>驗(yàn)證</b>的<b class='flag-5'>流程</b>是什么?

    智能型多功能驅(qū)鳥器,電網(wǎng)防鳥的全能幫手

    。為了化解這一問題,需要能有效驅(qū)離鳥類、防止它們在危險(xiǎn)區(qū)域筑巢的設(shè)備,即真驅(qū)鳥-智能型多功能驅(qū)鳥器QN-DL-ZN2。? 智能型多功能驅(qū)鳥器是專用于電力系統(tǒng)的防鳥設(shè)備,它集成了多種實(shí)用功能,把語音和超聲波驅(qū)鳥技術(shù)結(jié)合起
    的頭像 發(fā)表于 08-28 10:04 ?642次閱讀

    廣州郵科智能型逆變電源:重塑電力轉(zhuǎn)換的“智慧大腦”

    在科技日新月異的今天,電力轉(zhuǎn)換技術(shù)作為連接不同電源形式與用電設(shè)備的關(guān)鍵橋梁,正經(jīng)歷著前所未有的變革。其中,智能型逆變電源以其高效、靈活、智能的特點(diǎn),逐漸成為各行各業(yè)電力需求解決方案中的明星產(chǎn)品,引領(lǐng)著電力轉(zhuǎn)換領(lǐng)域的新潮流。
    的頭像 發(fā)表于 06-24 15:25 ?619次閱讀

    西門子推出Questa One智能驗(yàn)證解決方案

    西門子數(shù)字化工業(yè)軟件宣布推出 Questa One 智能驗(yàn)證軟件產(chǎn)品組合,以人工智能(AI)技術(shù)賦能連接性、數(shù)據(jù)驅(qū)動(dòng)方法和可擴(kuò)展性,突破集成電路 (IC) 驗(yàn)證
    的頭像 發(fā)表于 05-13 18:19 ?1475次閱讀

    FPGA EDA軟件的位流驗(yàn)證

    位流驗(yàn)證,對于芯片研發(fā)是一個(gè)非常重要的測試手段,對于純軟件開發(fā)人員,最難理解的就是位流驗(yàn)證。在FPGA芯片研發(fā)中,位流驗(yàn)證是在做什么,在哪些階段需要做位流
    的頭像 發(fā)表于 04-25 09:42 ?2424次閱讀
    <b class='flag-5'>FPGA</b> EDA軟件的位流<b class='flag-5'>驗(yàn)證</b>

    ZGF(S)智能型直流高壓發(fā)生器操作使用

    智能型直流高壓發(fā)生器系列,主要適用于電力部門、工礦、冶金、鋼鐵等企業(yè)動(dòng)力部門對氧化鋅避雷器、電力電纜、變壓器、斷路器、發(fā)電機(jī)等高壓電氣設(shè)備進(jìn)行直流耐壓試驗(yàn)或直流泄露電流試驗(yàn)。
    發(fā)表于 04-16 17:04 ?0次下載

    混合信號(hào)設(shè)計(jì)的概念、挑戰(zhàn)與發(fā)展趨勢

    本文介紹了集成電路設(shè)計(jì)領(lǐng)域中混合信號(hào)設(shè)計(jì)的概念、挑戰(zhàn)與發(fā)展趨勢。
    的頭像 發(fā)表于 04-01 10:30 ?1721次閱讀

    Cadence助力Orca Semiconductor實(shí)現(xiàn)模擬混合信號(hào)設(shè)計(jì)流程

    通過互聯(lián)網(wǎng)實(shí)現(xiàn)互聯(lián)互通的設(shè)備,正在徹底改變?nèi)藗兊娜粘I罘绞?。Orca Semiconductor 是一家模擬混合信號(hào)半導(dǎo)體制造商,專注于為智能手表等可穿戴設(shè)備以及工業(yè)自動(dòng)化領(lǐng)域提供定制模擬 IC。
    的頭像 發(fā)表于 03-18 09:36 ?813次閱讀

    是德DSOX4034A示波器混合信號(hào)測試應(yīng)用

    驗(yàn)證各類信號(hào)。是德DSOX4034A示波器,憑借其卓越的性能和強(qiáng)大的功能,成為了電子工程師在進(jìn)行混合信號(hào)測試時(shí)的理想選擇。 DSOX4034A示波器概述 是德(Keysight)DS
    的頭像 發(fā)表于 03-11 17:23 ?1120次閱讀
    是德DSOX4034A示波器<b class='flag-5'>混合</b><b class='flag-5'>信號(hào)</b>測試應(yīng)用