91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于Chiplet,AMD的5個經(jīng)驗分享

智能計算芯世界 ? 來源:半導(dǎo)體行業(yè)觀察 ? 2023-07-16 16:13 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

? 在過去的五年里,處理器已經(jīng)從單個硅片變成了一組較小的小芯片,這些小芯片共同作用就像一個大芯片一樣。這種方法意味著 CPU 的功能部件可以使用最適合每個部件的技術(shù)來構(gòu)建。AMD的產(chǎn)品技術(shù)架構(gòu)師Sam Naffziger是這種方法的早期支持者。Naffziger 最近回答了IEEE Spectrum就該主題提出的五個小芯片大小的問題。

問:您認為基于小芯片的處理器面臨哪些主要挑戰(zhàn)?

Sam Naffziger:我們五六年前開始推出EPYC和Ryzen CPU 系列。當時,我們?nèi)隽艘粡埾喈攺V泛的網(wǎng)來尋找最適合連接芯片(小硅塊)的封裝技術(shù)。這是一個由成本、性能、帶寬密度、功耗以及制造能力組成的復(fù)雜方程式。提出出色的封裝技術(shù)相對容易,但實際大批量、經(jīng)濟高效地制造它們卻是完全不同的事情。所以我們在這方面投入了大量資金。

問:小芯片將如何改變半導(dǎo)體制造工藝?

Naffziger:這絕對是該行業(yè)正在努力解決的問題。這就是我們今天所處的位置,也是我們 5 到 10 年后可能達到的位置。我認為今天的技術(shù)基本上都是通用的。它們可以很好地與單片芯片對齊,也可以用于小芯片。有了小芯片,我們就擁有了更專業(yè)的知識產(chǎn)權(quán)。因此,未來人們可以設(shè)想專業(yè)化的工藝技術(shù)并獲得性能優(yōu)勢、成本降低等。但這并不是當今行業(yè)的現(xiàn)狀。

問:小芯片將如何影響軟件?

Naffziger:我們架構(gòu)的目標之一是讓它對軟件完全透明,因為軟件很難改變。例如,我們的第二代 EPYC CPU 由被計算芯片包圍的集中式 I/O [輸入/輸出] 小芯片組成。當我們采用集中式 I/O 芯片時,它減少了內(nèi)存延遲,消除了第一代的軟件挑戰(zhàn)。

現(xiàn)在,借助 [ AMD Instinct] MI300(AMD 即將推出的高性能計算加速器),我們正在集成 CPU 和 GPU 計算芯片。這種集成的軟件含義是它們可以共享一個內(nèi)存地址空間。因為軟件不必擔心管理內(nèi)存,所以編程更容易。

問:有多少架構(gòu)可以分離到小芯片上?

Naffziger:我們正在尋找擴展邏輯的方法,但 SRAM 更具挑戰(zhàn)性,而模擬的東西絕對無法擴展。我們已經(jīng)采取了將模擬與中央 I/O 小芯片分離的步驟。借助3D V-Cache(一種與計算芯片 3D 集成的高密度緩存小芯片),我們分離出了 SRAM。我預(yù)計未來會有更多此類專業(yè)化。物理學(xué)將決定我們可以做到多細粒度,但我對此持樂觀態(tài)度。

問:怎樣才能將不同公司的小芯片混合并匹配到同一個封裝中才能成為現(xiàn)實?

Naffziger:首先,我們需要一個關(guān)于接口的行業(yè)標準。UCIe是 2022 年推出的小芯片互連標準,是重要的第一步。我認為我們將看到這種模式的逐步發(fā)展,因為它對于提供更高水平的每瓦性能和每美元性能至關(guān)重要。然后,您將能夠組裝一個針對特定市場或客戶的片上系統(tǒng)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20248

    瀏覽量

    252139
  • amd
    amd
    +關(guān)注

    關(guān)注

    25

    文章

    5682

    瀏覽量

    139922
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    495

    瀏覽量

    13601

原文標題:關(guān)于Chiplet,AMD的5個經(jīng)驗分享

文章出處:【微信號:AI_Architect,微信公眾號:智能計算芯世界】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Chiplet異構(gòu)集成的先進互連技術(shù)

    半導(dǎo)體產(chǎn)業(yè)正面臨傳統(tǒng)芯片縮放方法遭遇基本限制的關(guān)鍵時刻。隨著人工智能和高性能計算應(yīng)用對計算能力的需求呈指數(shù)級增長,業(yè)界已轉(zhuǎn)向多Chiplet異構(gòu)集成作為解決方案。本文探討支持這一轉(zhuǎn)變的前沿互連技術(shù),內(nèi)容來自新加坡微電子研究院在2025年HIR年會上發(fā)表的研究成果[1]。
    的頭像 發(fā)表于 02-02 16:00 ?1211次閱讀
    多<b class='flag-5'>Chiplet</b>異構(gòu)集成的先進互連技術(shù)

    如何突破AI存儲墻?深度解析ONFI 6.0高速接口與Chiplet解耦架構(gòu)

    6.0)支撐高性能 PCIe 5.0 SSD 存取 工藝覆蓋全制程 (包含 5nm, 8nm, 12nm 等)滿足消費級至數(shù)據(jù)中心全場景 信號優(yōu)化1-tap DFE, Pi-LLT確保高速傳輸下
    發(fā)表于 01-29 17:32

    躍昉科技受邀出席第四屆HiPi Chiplet論壇

    隨著摩爾定律放緩與AI算力需求的爆發(fā)式增長,傳統(tǒng)芯片設(shè)計模式正面臨研發(fā)成本高昂、能耗巨大、迭代周期長的多重壓力。在此背景下,Chiplet(芯粒)技術(shù)成為推動集成電路產(chǎn)業(yè)持續(xù)演進的關(guān)鍵路徑。2025
    的頭像 發(fā)表于 12-28 16:36 ?686次閱讀
    躍昉科技受邀出席第四屆HiPi <b class='flag-5'>Chiplet</b>論壇

    得一微電子受邀出席第四屆HiPi Chiplet論壇

    12月20日,由高性能芯片互聯(lián)技術(shù)聯(lián)盟(簡稱HiPi聯(lián)盟)主辦的第四屆HiPi Chiplet論壇在北京成功舉辦。本屆論壇以“探索芯前沿,驅(qū)動新智能”為核心主題,聚焦算力升級、先進工藝突破、關(guān)鍵技術(shù)
    的頭像 發(fā)表于 12-25 15:42 ?468次閱讀

    解構(gòu)Chiplet,區(qū)分炒作與現(xiàn)實

    來源:內(nèi)容來自半導(dǎo)體行業(yè)觀察綜合。目前,半導(dǎo)體行業(yè)對芯片(chiplet)——一種旨在與其他芯片組合成單一封裝器件的裸硅片——的討論非常熱烈。各大公司開始規(guī)劃基于芯片的設(shè)計,也稱為多芯片系統(tǒng)。然而
    的頭像 發(fā)表于 10-23 12:19 ?394次閱讀
    解構(gòu)<b class='flag-5'>Chiplet</b>,區(qū)分炒作與現(xiàn)實

    CMOS 2.0與Chiplet兩種創(chuàng)新技術(shù)的區(qū)別

    摩爾定律正在減速。過去我們靠不斷縮小晶體管尺寸提升芯片性能,但如今物理極限越來越近。在這樣的背景下,兩種創(chuàng)新技術(shù)站上舞臺:CMOS 2.0 和 Chiplet(芯粒)。它們都在解決 “如何讓芯片更強” 的問題,但思路卻大相徑庭。
    的頭像 發(fā)表于 09-09 15:42 ?1013次閱讀

    手把手教你設(shè)計Chiplet

    SoC功能拆分成更小的異構(gòu)或同構(gòu)芯片(稱為芯片集),并將這些Chiplet集成到單個系統(tǒng)級封裝(SIP)中,其中總硅片尺寸可能超過單個SoC的光罩尺寸。SIP不僅
    的頭像 發(fā)表于 09-04 11:51 ?791次閱讀
    手把手教你設(shè)計<b class='flag-5'>Chiplet</b>

    基于AMD Versal器件實現(xiàn)PCIe5 DMA功能

    Versal是AMD 7nm的SoC高端器件,不僅擁有比16nm性能更強的邏輯性能,并且其PS系統(tǒng)中的CPM PCIe也較上一代MPSoC PS硬核PCIe單元強大得多。本節(jié)將基于AMD官方開發(fā)板展示如何快速部署PCIe5x8
    的頭像 發(fā)表于 06-19 09:44 ?1824次閱讀
    基于<b class='flag-5'>AMD</b> Versal器件實現(xiàn)PCIe<b class='flag-5'>5</b> DMA功能

    如何使用AMD Vitis HLS創(chuàng)建HLS IP

    本文逐步演示了如何使用 AMD Vitis HLS 來創(chuàng)建一 HLS IP,通過 AXI4 接口從存儲器讀取數(shù)據(jù)、執(zhí)行簡單的數(shù)學(xué)運算,然后將數(shù)據(jù)寫回存儲器。接著會在 AMD Vivado Design Suite 設(shè)計中使用此
    的頭像 發(fā)表于 06-13 09:50 ?1847次閱讀
    如何使用<b class='flag-5'>AMD</b> Vitis HLS創(chuàng)建HLS IP

    從技術(shù)封鎖到自主創(chuàng)新:Chiplet封裝的破局之路

    從產(chǎn)業(yè)格局角度分析Chiplet技術(shù)的戰(zhàn)略意義,華芯邦如何通過技術(shù)積累推動中國從“跟跑”到“領(lǐng)跑”。
    的頭像 發(fā)表于 05-06 14:42 ?925次閱讀

    Chiplet與先進封裝設(shè)計中EDA工具面臨的挑戰(zhàn)

    Chiplet和先進封裝通常是互為補充的。Chiplet技術(shù)使得復(fù)雜芯片可以通過多個相對較小的模塊來實現(xiàn),而先進封裝則提供了一種高效的方式來將這些模塊集成到一封裝中。
    的頭像 發(fā)表于 04-21 15:13 ?2025次閱讀
    <b class='flag-5'>Chiplet</b>與先進封裝設(shè)計中EDA工具面臨的挑戰(zhàn)

    淺談Chiplet與先進封裝

    隨著半導(dǎo)體行業(yè)的技術(shù)進步,尤其是摩爾定律的放緩,芯片設(shè)計和制造商們逐漸轉(zhuǎn)向了更為靈活的解決方案,其中“Chiplet”和“先進封裝”成為了熱門的概念。
    的頭像 發(fā)表于 04-14 11:35 ?1585次閱讀
    淺談<b class='flag-5'>Chiplet</b>與先進封裝

    Chiplet技術(shù)在消費電子領(lǐng)域的應(yīng)用前景

    探討Chiplet技術(shù)如何為智能手機、平板電腦等消費電子產(chǎn)品帶來更優(yōu)的性能和能效比。
    的頭像 發(fā)表于 04-09 15:48 ?1056次閱讀
    <b class='flag-5'>Chiplet</b>技術(shù)在消費電子領(lǐng)域的應(yīng)用前景

    奇異摩爾受邀出席第三屆HiPi Chiplet論壇

    2025年3月28日至29日,由高性能芯片互聯(lián)技術(shù)聯(lián)盟(HiPi 聯(lián)盟)主辦的 “第三屆 HiPi Chiplet 論壇” 將于北京朝林松源酒店舉行。本屆論壇以“標準促進創(chuàng)新生態(tài)發(fā)展”為主題,大會
    的頭像 發(fā)表于 03-25 16:59 ?1915次閱讀

    Chiplet:芯片良率與可靠性的新保障!

    Chiplet技術(shù),也被稱為小芯片或芯粒技術(shù),是一種創(chuàng)新的芯片設(shè)計理念。它將傳統(tǒng)的大型系統(tǒng)級芯片(SoC)分解成多個小型、功能化的芯片模塊(Chiplet),然后通過先進的封裝技術(shù)將這些模塊連接在一起,形成一完整的系統(tǒng)。這一技
    的頭像 發(fā)表于 03-12 12:47 ?2826次閱讀
    <b class='flag-5'>Chiplet</b>:芯片良率與可靠性的新保障!