91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于FPGA芯片的SERDES接口電路設(shè)計

FPGA設(shè)計論壇 ? 來源:未知 ? 2023-07-27 16:10 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

串行接口常用于芯片至芯片和電路板至電路板之間的數(shù)據(jù)傳輸。隨著系統(tǒng)帶寬不斷增加至多吉比特范圍,并行接口已經(jīng)被高速串行鏈接,或SERDES (串化器/ 解串器)所取代。起初, SERDES 是獨立的ASSP 或ASIC 器件。在過去幾年中已經(jīng)看到有內(nèi)置SERDES 的FPGA 器件系列,但多見于高端FPGA芯片中,而且價格昂貴。
本方案是以CME的低功耗系列FPGA的HR03為平臺,實現(xiàn)8/10b的SerDes接口,包括SERDES收發(fā)單元,通過完全數(shù)字化的方法實現(xiàn)SERDES的CDR(Clock Data Recovery,時鐘數(shù)據(jù)恢復(fù)),完成100~200Mhz的板間SERDES單通道通信,該SERDES接口方案具有成本低、靈活性高、研發(fā)周期短等特點。
1 硬件接口:

wKgaomToNgSAZJo-AABjkHvFT18775.jpg

硬件的接口如上圖所示,主要包括發(fā)送與接收模塊。
發(fā)送模塊包括8b/10b編碼器,并串轉(zhuǎn)換器,鎖相環(huán)(PLL)頻率合成器和發(fā)送器,接收模塊包括 8b/10b解碼器,Comma 檢測器,串并轉(zhuǎn)換器,時鐘數(shù)據(jù)恢復(fù)器(CDR)和接收器
8b/10b編碼器用于將從上層協(xié)議芯片發(fā)送過來的字節(jié)信號映射成直流平衡的 10 位8b/10b 編碼,并串轉(zhuǎn)換用于將 10 位編碼結(jié)果串行化,并串轉(zhuǎn)換所需的高速、低抖動時鐘由鎖相環(huán)提供,發(fā)送器用于將 CMOS 電平的高速串行碼流轉(zhuǎn)換成抗噪聲能力較強(qiáng)的差分信號,經(jīng)背板連接或光纖信道發(fā)送到接收機(jī)。
在接收端,接收器將接收到的低擺幅差分信號還原為 CMOS 電平的串行信號,CDR 從串行信號中抽取時鐘信息,完成對串行數(shù)據(jù)的采樣,串并轉(zhuǎn)換利用 CDR 恢復(fù)的時鐘,將串行信號轉(zhuǎn)換成 10 位的并行數(shù)據(jù),Comma 檢測器檢測特殊的 Comma 字符,調(diào)整字邊界,字邊界正確的并行數(shù)據(jù)經(jīng)過 8b/10b 解碼,還原為字節(jié)信號,傳送到上層協(xié)議芯片,完成整個信息傳輸過程。
實際的設(shè)計中,CDR部分是由純邏輯電路完成的,為設(shè)計的的部分,下面將介紹數(shù)字CDR在HR03的實現(xiàn)方案。
2 數(shù)字CDR:
CDR模塊作用是從數(shù)據(jù)中恢復(fù)嵌入的時鐘,然后接收器按照恢復(fù)的時鐘進(jìn)行數(shù)據(jù)位對齊并通過comma進(jìn)行字對齊。,將數(shù)據(jù)進(jìn)行8b/10b解碼,供系統(tǒng)使用。
本方案采用同頻多相的時鐘采樣方法,具體實現(xiàn)過程利用PLL產(chǎn)生4個時鐘頻率相同,相位相差90度的時鐘,分別為clk0、clk90、clk180、clk270,這四個時鐘輸出完全同步,利用4個時鐘對數(shù)據(jù)進(jìn)行采樣,以獲得4倍過采樣的效果,具體的實現(xiàn)過程如下圖所示:

wKgaomToNgSAGNj5AACLewpQejw193.jpg

在數(shù)據(jù)時鐘恢復(fù)時,將到來的數(shù)據(jù)分別輸入到四個觸發(fā)器,分別用4個不同的相位進(jìn)行采樣,要注意保證從輸入引腳到四個觸發(fā)器的延遲基本一致。
列觸發(fā)器的觸發(fā)分別由時鐘CLK0、CLK90、CLK180、CLK270的上升沿觸發(fā),按照這樣的方式來觸發(fā)就可以得到四個數(shù)據(jù)采樣點。這樣就將原始時鐘周期分成了四個單獨的90度的區(qū)域,如果系統(tǒng)時鐘為200MHz,上圖所示的電路就相當(dāng)于產(chǎn)生了800MHz 的采樣速率。
僅通過一階的觸發(fā)器,輸出的采樣數(shù)據(jù)存在亞穩(wěn)態(tài)的問題,因此需對采樣點作進(jìn)一步的處理。這里可將四個采樣點通過進(jìn)一步的觸發(fā),除掉亞穩(wěn)態(tài)的問題,從而使采樣點移到下一個相同的時鐘域。通常,亞穩(wěn)態(tài)的去除要經(jīng)過兩三級的處理,這就使得在有效數(shù)據(jù)輸出前會有數(shù)位無效的數(shù)據(jù),在數(shù)據(jù)采樣的個階段,電路檢測數(shù)據(jù)線上數(shù)據(jù)的傳輸。當(dāng)檢測到有數(shù)據(jù)傳輸時,對傳輸數(shù)據(jù)的有效性進(jìn)行確認(rèn)。確認(rèn)數(shù)據(jù)有效后,輸出高電平來指示采樣點有數(shù)據(jù)傳輸。

wKgaomToNgSAKGFGAABxpVYRnE4419.jpg

因為終有四個輸出,所以需要一個復(fù)用器來選擇數(shù)據(jù)。發(fā)送數(shù)據(jù)與采樣時鐘的對應(yīng)關(guān)系如上圖所示,其對應(yīng)關(guān)系分為4種情況,每種情況下對應(yīng)一個的采樣時鐘,系統(tǒng)通過對數(shù)據(jù)邊沿位置信息的判斷,來確定哪路時鐘為采樣時鐘,并利用復(fù)用器從選定的時鐘域中選擇數(shù)據(jù)位,例如檢測電路確定從時鐘域A中采樣的數(shù)據(jù)有效,那么將時鐘域A中采樣的數(shù)據(jù)通過輸出端輸出。
3 結(jié)束語:
通過對純數(shù)字電路的CDR電路,在沒有硬核的支持下,完成了FPGA上SERDES的接口設(shè)計,并通過實驗的傳輸測試,在HR03的FPGA上,可完成100~200Mbps的數(shù)據(jù)傳輸。

wKgaomToNgSAG8M9AAAJM7aZU1A921.png ? ?

wKgaomToNgSASjcnAABUdafP6GM431.jpg

掃碼加微信邀請您加入FPGA學(xué)習(xí)交流群

wKgaomToNgWAKTLRAAACXWrmhKE281.png

歡迎加入至芯科技FPGA微信學(xué)習(xí)交流群,這里有一群優(yōu)秀的FPGA工程師、學(xué)生、老師、這里FPGA技術(shù)交流學(xué)習(xí)氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點個在看你最好看


原文標(biāo)題:基于FPGA芯片的SERDES接口電路設(shè)計

文章出處:【微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22406

    瀏覽量

    636099

原文標(biāo)題:基于FPGA芯片的SERDES接口電路設(shè)計

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    高速車載SerDes企業(yè)完成新一輪融資,上汽入股

    電子發(fā)燒友網(wǎng)綜合報道 國內(nèi)高速車載 SerDes 芯片領(lǐng)域頭部企業(yè)仁芯科技近日完成戰(zhàn)略輪融資,本輪融資由上汽金控聯(lián)合旗下尚頎資本領(lǐng)投,天泓資本、奇安投資等產(chǎn)業(yè)資本共同加投。此次融資不僅是資本市場對仁
    的頭像 發(fā)表于 02-27 09:22 ?1349次閱讀

    南芯科技發(fā)布車規(guī)級SerDes高速接口芯片SCP2550X系列

    今日,南芯科技(證券代碼:688484)發(fā)布車規(guī)級 SerDes 高速接口芯片 SCP2550X 系列,基于全球標(biāo)準(zhǔn)化 MIPI A-PHY 協(xié)議,并通過 AEC Q100 Grade2 車規(guī)等級
    的頭像 發(fā)表于 12-12 17:57 ?2728次閱讀
    南芯科技發(fā)布車規(guī)級<b class='flag-5'>SerDes</b>高速<b class='flag-5'>接口</b><b class='flag-5'>芯片</b>SCP2550X系列

    RS485接口電路設(shè)計要點

    探討了RS485接口電路設(shè)計,包括其半雙工通信原理、關(guān)鍵要素、電路類型、自動收發(fā)功能及防雷保護(hù)等,強(qiáng)調(diào)了信號傳輸、電氣隔離、噪聲抑制和接地設(shè)計的重要性,以確保通信穩(wěn)定和安全。突出特點包括支持多節(jié)
    的頭像 發(fā)表于 10-10 14:23 ?4337次閱讀
    RS485<b class='flag-5'>接口</b><b class='flag-5'>電路設(shè)計</b>要點

    智多晶SerDes 2.0 IP介紹

    為了滿足用戶對SerDes日益增漲和多樣化的要求。智多晶SerDes IP推出了2.0版本的升級,本次升級相比1.0版本主要帶來了以下的變化。
    的頭像 發(fā)表于 08-16 15:32 ?1409次閱讀
    智多晶<b class='flag-5'>SerDes</b> 2.0 IP介紹

    車載SerDes產(chǎn)業(yè)起飛!國產(chǎn)新品密集炸場

    電子發(fā)燒友網(wǎng)報道(文/梁浩斌)伴隨汽車智能化趨勢的加速,SerDes在數(shù)據(jù)傳輸方面的關(guān)鍵地位,使其成為了汽車芯片中增長速度極快的細(xì)分產(chǎn)品。 ? 近兩年,已經(jīng)有多家海外芯片大廠通過收購布局Ser
    的頭像 發(fā)表于 07-03 00:12 ?9240次閱讀
    車載<b class='flag-5'>SerDes</b>產(chǎn)業(yè)起飛!國產(chǎn)新品密集炸場

    FPGA與高速ADC接口簡介

    本文介紹FPGA與高速ADC接口方式和標(biāo)準(zhǔn)以及JESD204與FPGA高速串行接口。
    的頭像 發(fā)表于 06-12 14:18 ?3117次閱讀
    <b class='flag-5'>FPGA</b>與高速ADC<b class='flag-5'>接口</b>簡介

    SerDes到SoC,全場景適配的FCom差分晶振設(shè)計全解

    芯片匹配方案 在差分晶體振蕩器的系統(tǒng)設(shè)計中,確保時鐘信號與接收芯片的電氣特性完美匹配,是保證整體時序穩(wěn)定與抖動抑制的關(guān)鍵。FCom在長期產(chǎn)品應(yīng)用過程中,歸納出覆蓋SerDes、高速ADC/DAC
    發(fā)表于 05-30 11:53

    時源芯微 接口濾波與防護(hù)電路的設(shè)計

    ,隨后再布置濾波電路,以確保信號安全。 (2)接口芯片及元件布局:接口芯片及其配套的濾波、防護(hù)、隔離元件,應(yīng)盡可能沿著信號流動方向,以直線形
    的頭像 發(fā)表于 05-20 16:11 ?583次閱讀

    FPGA從0到1學(xué)習(xí)資料集錦

    多個乘加器并行工作的速度可以遠(yuǎn)遠(yuǎn)超過一個高速乘加器。 SERDES:高速串行接口。將來 PCI-E、XAUI、HT、S-ATA 等高速串行接口會越來越多。有了 SERDES 模塊,
    發(fā)表于 05-13 15:41

    FPGA的Jtag接口燒了,怎么辦?

    在展開今天的文章前,先來討論一個問題:FPGA的jtag接口燒了怎么辦?JTAG接口的輸入引腳通常設(shè)計為高阻抗,這使得它們對靜電電荷積累非常敏感,由于JTAG接口需要頻繁連接調(diào)試器、下
    的頭像 發(fā)表于 04-27 11:01 ?2615次閱讀
    <b class='flag-5'>FPGA</b>的Jtag<b class='flag-5'>接口</b>燒了,怎么辦?

    車載SerDes重大突破,業(yè)內(nèi)首款雙協(xié)議芯片誕生!

    電子發(fā)燒友網(wǎng)報道(文/梁浩斌)首傳微在最近宣布在旗下的SerDes芯片產(chǎn)品上實現(xiàn)了技術(shù)重大突破,開創(chuàng)性地實現(xiàn)了在同一產(chǎn)品中融合MIPI A-PHY和HSMT雙協(xié)議標(biāo)準(zhǔn),大大提高了產(chǎn)品在車載應(yīng)用中
    的頭像 發(fā)表于 04-25 00:25 ?4497次閱讀

    電磁兼容方案和接口電路大全

    電磁兼容方案和接口電路大全,都是經(jīng)過客戶驗證的成熟電路,開發(fā)板外圍電路設(shè)計
    發(fā)表于 04-03 13:33

    什么是SerDes?SerDes有哪些應(yīng)用?

    SerDes是一種功能塊,用于對高速芯片間通信中使用的數(shù)字化數(shù)據(jù)進(jìn)行序列化和反序列化。用于高性能計算(HPC)、人工智能(AI)、汽車、移動和物聯(lián)網(wǎng)(IoT)應(yīng)用的現(xiàn)代片上系統(tǒng)(SoC)都實現(xiàn)了
    的頭像 發(fā)表于 03-27 16:18 ?6224次閱讀
    什么是<b class='flag-5'>SerDes</b>?<b class='flag-5'>SerDes</b>有哪些應(yīng)用?

    跟著華為學(xué)硬件電路設(shè)計,華為全套硬件電路設(shè)計學(xué)習(xí)資料都在這里了!

    硬件設(shè)計,三分經(jīng)驗,七分勤奮,要想要搞硬件設(shè)計,不能閉門造車,需要站在巨人的肩膀上才行,要想做好一名硬件工程師,就需學(xué)習(xí)大牛工程師的電路設(shè)計經(jīng)驗,因為這些經(jīng)驗都是從無數(shù)的失敗開發(fā)經(jīng)歷中獲得的,成功
    發(fā)表于 03-25 13:59

    如何使用FPGA驅(qū)動并行ADC和DAC芯片,使用不同編碼方式的ADC與DAC時的注意事項

    ADC和DAC是FPGA與外部信號的接口,從數(shù)據(jù)接口類型的角度劃分,有低速的串行接口和高速的并行接口。F
    的頭像 發(fā)表于 03-14 13:54 ?2186次閱讀
    如何使用<b class='flag-5'>FPGA</b>驅(qū)動并行ADC和DAC<b class='flag-5'>芯片</b>,使用不同編碼方式的ADC與DAC時的注意事項