91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCIe傳輸速率和有效帶寬科普

廣東萬(wàn)連科技有限公司 ? 2023-07-31 23:37 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCIe最初被稱為HSI(用于高速互連),并在最終確定其PCI-SIG名稱PCI Express之前,將其名稱更改為3GIO(第三代I / O)。名為阿拉帕霍工作組(AWG)的技術(shù)工作組制定了該標(biāo)準(zhǔn)。對(duì)于初稿,特設(shè)工作組只包括英特爾工程師; 隨后特設(shè)工作組擴(kuò)大到包括行業(yè)伙伴。PCI Express是一項(xiàng)不斷發(fā)展和完善的技術(shù).

“速度得用金錢(qián)來(lái)?yè)Q,因此我們?cè)谶~向更高信號(hào)速率的同時(shí),會(huì)看到有多少人愿意為此付出代價(jià),以及他們會(huì)怎么做。”好消息是,PCIe將按照時(shí)程在年底完成0.71版的批準(zhǔn),將提供高達(dá)256GB/s 的速率;這距離16 GT/s速率的4.0版PCIe問(wèn)世還不到兩年。加速PCIe發(fā)展藍(lán)圖的主要推手是云端運(yùn)算需求;而PCIe以往是每3~4年,甚至是7年會(huì)將數(shù)據(jù)傳輸速率提升一倍。數(shù)據(jù)中心網(wǎng)絡(luò)需要更快的速度以過(guò)渡至800Gbit以太網(wǎng)絡(luò),而數(shù)量越來(lái)越龐大的深度學(xué)習(xí)加速器,也感覺(jué)它們需要更高速度.

淺談PCIe傳輸速率和有效帶寬計(jì)算方式

PCIe是串行總線,PCIe1.0的線上比特傳輸速率為2.5Gb/s,物理層使用8/10編碼,即8比特的數(shù)據(jù),實(shí)際在物理線路上是需要傳輸10比特的,因此:

PCIe1.0 x 1的帶寬=(2.5Gb/s )/ 10bit =250MB/s

這是單條Lane的帶寬,有幾條Lane,那么整個(gè)帶寬就是250MB乘以Lane的數(shù)目。

PCIe2.0的線上比特傳輸速率在PCIe1.0的基礎(chǔ)上翻了一倍,為5Gb/s,物理層同樣使用8/10編碼,所以:

PCIe2.0 x 1的帶寬=(5Gb/s )/ 10bit = 500MB/s

同樣,有多少條Lane,帶寬就是500MB/s乘以Lane的數(shù)目。

PCIe3.0的線上比特傳輸速率沒(méi)有在PCIe2.0的基礎(chǔ)上翻倍,不是10Gb/s,而是8Gb/s,但物理層使用的是128/130編碼進(jìn)行數(shù)據(jù)傳輸,所以:

PCIe3.0 x 1的帶寬=(8Gb/s)/ 8bit = 1GB/s

同樣,有多少條Lane,帶寬就是1GB/s乘以Lane的數(shù)目。

由于采用了128/130編碼,128比特的數(shù)據(jù),只額外增加了2bit的開(kāi)銷,有效數(shù)據(jù)傳輸比率增大,雖然線上比特傳輸率沒(méi)有翻倍,但有效數(shù)據(jù)帶寬還是在PCIe2.0的基礎(chǔ)上做到翻倍。

這里值得一提的是,上面算出的數(shù)據(jù)帶寬已經(jīng)考慮到8/10或者128/130編碼,因此,大家在算帶寬的時(shí)候,沒(méi)有必要再考慮線上編碼的問(wèn)題了。

SATA單通道不同,PCIe連接可以通過(guò)增加通道數(shù)擴(kuò)展帶寬,彈性十足。通道數(shù)越多,速度越快。不過(guò),通道數(shù)越多,成本越高,占用更多空間,還有就是更耗電。因此,使用多少通道,應(yīng)該在性能和其他因素之間進(jìn)行一個(gè)綜合考慮。

PCIe是從PCI發(fā)展過(guò)來(lái)的,PCIe的”e”是express的簡(jiǎn)稱,快的意思。PCIe怎么就能比PCI快呢,因?yàn)镻CIe在物理傳輸上,跟PCI有著本質(zhì)的區(qū)別。PCI使用并口傳輸數(shù)據(jù),而PCIe使用的是串口傳輸。PCI并行總線,單個(gè)時(shí)鐘周期可以傳輸32bit或者64bit,怎么就比不了你單個(gè)時(shí)鐘周期傳輸1個(gè)bit數(shù)據(jù)的串行總線呢。在實(shí)際時(shí)鐘頻率比較低的情況下,并口因?yàn)榭梢酝瑫r(shí)傳輸若干比特,速率確實(shí)比串口快。隨著技術(shù)的發(fā)展,數(shù)據(jù)傳輸速率要求越來(lái)越快,要求時(shí)鐘頻率也越來(lái)越快,但是,并行總線時(shí)鐘頻率不是想快就能快的。如下圖所示:

2d70c13c-2fb8-11ee-bbcf-dac502259ad0.jpg

在發(fā)送端,數(shù)據(jù)在某個(gè)時(shí)鐘沿傳出去(左邊時(shí)鐘第一個(gè)上升沿),在接收端,數(shù)據(jù)在下個(gè)時(shí)鐘沿(右邊時(shí)鐘第二個(gè)上升沿)接收。因此,要在接收端能正確采集到數(shù)據(jù),要求時(shí)鐘的周期必須大于數(shù)據(jù)傳輸?shù)臅r(shí)間(從發(fā)送端到接收端)。受限于數(shù)據(jù)傳輸時(shí)間(該時(shí)間還隨著數(shù)據(jù)線長(zhǎng)度的增加而增加),因此時(shí)鐘頻率不能做得太高。另外,時(shí)鐘信號(hào)在線上傳輸?shù)臅r(shí)候,也會(huì)存在相位偏移(clock skew ),影響接收端的數(shù)據(jù)采集。

PCIe使用串行總線進(jìn)行數(shù)據(jù)傳輸就沒(méi)有這些問(wèn)題。它沒(méi)有外部時(shí)鐘信號(hào),它的時(shí)鐘信息通過(guò)8/10編碼或者128/130編碼嵌入在數(shù)據(jù)流,接收端可以從數(shù)據(jù)流里面恢復(fù)時(shí)鐘信息,因此,它不受數(shù)據(jù)在線上傳輸時(shí)間的限制,你導(dǎo)線多長(zhǎng)都沒(méi)有問(wèn)題,你數(shù)據(jù)傳輸頻率多快也沒(méi)有問(wèn)題;沒(méi)有外部時(shí)鐘信號(hào),自然就沒(méi)有所謂的clock skew問(wèn)題.

淺談PCIe線材結(jié)構(gòu)

PCIe為串行,通過(guò)使用差分信號(hào)傳輸(differential transmission),信號(hào)完整性理論之差分訊號(hào);采用雙通道技術(shù),在傳輸模式上,PCI-Express采用與全雙工通信技術(shù)類似的雙通道傳輸模式,在速度方面,PCI-Express v1.0a 為每個(gè)通道提供了2.5Gb/s的傳輸速率,隨著版本的不同,面向PCI Express擴(kuò)展卡應(yīng)用的線纜組件可提供PCIe X4、X8和X16等規(guī)格,該系列線纜組件包含MiniSAS、SATA、QSFP +和SPF +等高速線纜。PCIE物理層實(shí)現(xiàn)了一對(duì)收發(fā)差分對(duì),可以實(shí)現(xiàn)全雙工的通訊方式,目前主要的PCIE結(jié)構(gòu)主要是SAS結(jié)構(gòu),線材選用CAT A ,B,C ,D,E結(jié)構(gòu),根據(jù)測(cè)試的參數(shù)要求,設(shè)計(jì)符合不同規(guī)范的參數(shù)。

2d86e7dc-2fb8-11ee-bbcf-dac502259ad0.png

PCIe Spec只是規(guī)定了物理層需要實(shí)現(xiàn)的功能、性能與參數(shù)等,置于如何實(shí)現(xiàn)這些卻并沒(méi)有明確的說(shuō)明。也就是說(shuō),廠商可以根據(jù)自己的需要和實(shí)際情況,來(lái)設(shè)計(jì)PCIe的物理層結(jié)構(gòu)來(lái)保證功能即可!

2d9a9e80-2fb8-11ee-bbcf-dac502259ad0.jpg

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 帶寬
    +關(guān)注

    關(guān)注

    3

    文章

    1040

    瀏覽量

    43375
  • 傳輸
    +關(guān)注

    關(guān)注

    0

    文章

    157

    瀏覽量

    28426
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1461

    瀏覽量

    88434
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    如何評(píng)估SDRAM的有效帶寬

    在進(jìn)行電子系統(tǒng)設(shè)計(jì)時(shí),我們經(jīng)常會(huì)用到SDRAM(SDR SDRAM或者DDRX SDRAM)作為緩沖單元,但是如何評(píng)估SDRAM的有效帶寬呢(評(píng)估有效帶寬才能夠了解當(dāng)前緩沖單元以及驅(qū)動(dòng)
    的頭像 發(fā)表于 01-12 09:17 ?346次閱讀
    如何評(píng)估SDRAM的<b class='flag-5'>有效</b><b class='flag-5'>帶寬</b>

    深入剖析DS80PCI102:PCIe鏈路擴(kuò)展的得力助手

    深入剖析DS80PCI102:PCIe鏈路擴(kuò)展的得力助手 在高速數(shù)據(jù)傳輸領(lǐng)域,PCI - Express(PCIe)技術(shù)憑借其高帶寬、低延遲的特性,成為了眾多應(yīng)用的首選。然而,隨著
    的頭像 發(fā)表于 12-23 15:00 ?344次閱讀

    更寬的 LoRa 帶寬是如何提升數(shù)據(jù)速率的?

    深入解析 LoRa 帶寬如何影響數(shù)據(jù)速率與通信距離,從 Chirp 擴(kuò)頻原理、碼片率、符號(hào)周期到比特率公式,系統(tǒng)講清“帶寬越寬為什么更快”。結(jié)合 125kHz、250kHz、500kHz 實(shí)例
    的頭像 發(fā)表于 12-19 17:06 ?1948次閱讀
    更寬的 LoRa <b class='flag-5'>帶寬</b>是如何提升數(shù)據(jù)<b class='flag-5'>速率</b>的?

    加速PCIe 5產(chǎn)品設(shè)計(jì)和測(cè)試

    。 ●?盡管PCIe 5.0主要沿用了與4.0相同的技術(shù),但一些巧妙的優(yōu)化措施使其能夠有效地將最大數(shù)據(jù)傳輸速率提高四倍。 ●?PCIe 5.
    的頭像 發(fā)表于 09-22 02:37 ?1895次閱讀
    加速<b class='flag-5'>PCIe</b> 5產(chǎn)品設(shè)計(jì)和測(cè)試

    PCIe 6.0 SSD主控芯片狂飆!PCIe 7.0規(guī)范到來(lái)!

    ? 電子發(fā)燒友網(wǎng)綜合報(bào)道,早在2022年1月,PCI-SIG 組織正式發(fā)布了 PCIe 6.0 標(biāo)準(zhǔn),與 PCIe 5.0 相比帶寬再次翻倍,達(dá)到64 GT / s。 ? PCIe 6
    的頭像 發(fā)表于 09-07 05:41 ?8297次閱讀
    <b class='flag-5'>PCIe</b> 6.0 SSD主控芯片狂飆!<b class='flag-5'>PCIe</b> 7.0規(guī)范到來(lái)!

    多模光纖傳輸速率受哪些因素影響

    ,不同類型的光纖在纖芯直徑、帶寬傳輸性能上存在顯著差異,直接影響傳輸速率: OM1(62.5μm纖芯): 帶寬較低(約200 MHz·km
    的頭像 發(fā)表于 08-25 09:53 ?1616次閱讀
    多模光纖<b class='flag-5'>傳輸</b><b class='flag-5'>速率</b>受哪些因素影響

    多模光纖傳輸速率是多少

    多模光纖的傳輸速率因技術(shù)標(biāo)準(zhǔn)和應(yīng)用場(chǎng)景不同而存在顯著差異,典型傳輸速率范圍為10 Mbit/s至400 Gbit/s,具體速率取決于光纖類型
    的頭像 發(fā)表于 08-22 09:55 ?1840次閱讀

    嵌入式接口通識(shí)知識(shí)之PCIe接口

    ,提供了更高的傳輸帶寬,減少了數(shù)據(jù)傳輸的延遲。PCIe接口支持不同版本的標(biāo)準(zhǔn),包括PCIe 1.0、2.0、3.0、4.0和最新的5.0版本
    發(fā)表于 08-21 16:51

    超6類網(wǎng)線的典型傳輸速率是多少-科蘭

    超6類網(wǎng)線的典型傳輸速率為10Gbps(即10000Mbps),理論傳輸速度可達(dá)1280MB/s,傳輸頻率帶寬為500MHz。以下是關(guān)于超6
    的頭像 發(fā)表于 08-11 13:03 ?5146次閱讀

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)17:PCIe加速模塊設(shè)計(jì)

    PCIe加速模塊負(fù)責(zé)實(shí)現(xiàn)PCIe傳輸層任務(wù)的處理,同時(shí)與NVMe層進(jìn)行任務(wù)交互。PCIe加速模塊按照請(qǐng)求發(fā)起方分為請(qǐng)求模塊和應(yīng)答模塊。
    的頭像 發(fā)表于 08-09 14:38 ?4755次閱讀
    NVMe高速<b class='flag-5'>傳輸</b>之?dāng)[脫XDMA設(shè)計(jì)17:<b class='flag-5'>PCIe</b>加速模塊設(shè)計(jì)

    PCIe 8.0 規(guī)范公布:1TB/s 帶寬、256GT/s 速率

    將使速率PCIe 7.0 的基礎(chǔ)上翻倍至 256.0 GT/s,通過(guò) x16 配置實(shí)現(xiàn) 1TB/s 的雙向帶寬。 ? 從 PCI-SIG 目前公布的細(xì)節(jié)來(lái)看,PCIe 8.0 首
    的頭像 發(fā)表于 08-08 09:14 ?7517次閱讀

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)17:PCIe加速模塊設(shè)計(jì)

    PCIe加速模塊負(fù)責(zé)實(shí)現(xiàn)PCIe傳輸層任務(wù)的處理,同時(shí)與NVMe層進(jìn)行任務(wù)交互。如圖1所示,PCIe加速模塊按照請(qǐng)求發(fā)起方分為請(qǐng)求模塊和應(yīng)答模塊。請(qǐng)求模塊負(fù)責(zé)將內(nèi)部請(qǐng)求事務(wù)轉(zhuǎn)化為配置管
    發(fā)表于 08-07 18:57

    超6類網(wǎng)線的傳輸速率是多少m

    : 超6類網(wǎng)線,也被稱為Cat6a網(wǎng)線,是六類網(wǎng)線的一種升級(jí)版,具有更高的傳輸性能。 其典型傳輸速率帶寬可以達(dá)到500MHz,支持的數(shù)據(jù)傳輸
    的頭像 發(fā)表于 08-07 10:31 ?3052次閱讀

    PCIe 7.0最終版草案發(fā)布,傳輸速率128 GT/s,PCIe 6.0加速商業(yè)化

    ,這是PCIe 7.0規(guī)范正式版本發(fā)布前的最后一個(gè)草案版本,而正式版將于2025年晚些時(shí)候發(fā)布。 ? 其核心技術(shù)參數(shù)目標(biāo)包括:傳輸速率128 GT/s,x16 配置下雙向帶寬達(dá) 512
    發(fā)表于 03-29 00:07 ?1170次閱讀

    【高清視頻案例分享】CameraLink接口的PCIe采集卡 ,基于FPGA開(kāi)發(fā)平臺(tái)

    每個(gè)數(shù)據(jù)包中添加地址、控制信息等,實(shí)現(xiàn)數(shù)據(jù)的準(zhǔn)確傳輸。 PCIe總線支持多種速率,如1.0版本的2.5Gbps、2.0版本的5Gbps、3.0版本的8Gbps以及4.0 版本的16Gbps等。同時(shí)
    發(fā)表于 03-25 15:21