91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

RK3588 從原理圖遷移同步到 PCB 的關(guān)鍵操作及技巧

深圳(耀創(chuàng))電子科技有限公司 ? 2023-08-14 10:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

直播問答整理如下,供大家參考。


現(xiàn)場(chǎng)來不及提問、或錯(cuò)過直播的觀眾可以在后臺(tái)留言提問,我們會(huì)轉(zhuǎn)給相關(guān)技術(shù)人員進(jìn)行解答。

也歡迎大家就培訓(xùn)本身的改進(jìn)意見給我們留言,我們會(huì)根據(jù)大家的反饋調(diào)整今后的培訓(xùn)計(jì)劃。

Q

PCB中如何控制阻抗,阻抗的控制和哪些因素相關(guān)?

答:

PCB 布局和層堆疊:阻抗受到 PCB 布局和層堆疊的影響。例如,信號(hào)線與地平面之間的距離、信號(hào)線周圍的引腳和銅填充等都會(huì)影響阻抗。因此,在進(jìn)行 PCB 布局時(shí),需要考慮這些因素來控制阻抗。

傳輸線特性阻抗:阻抗與傳輸線的特性參數(shù)有關(guān),如傳輸線的寬度、間距、高度、介電常數(shù)等。根據(jù)所使用的 PCB 材料和設(shè)計(jì)要求,可以使用 Allegro 軟件提供的工具來計(jì)算和設(shè)置傳輸線的特性阻抗。

差分線和匹配阻抗:對(duì)于差分信號(hào)線,需要保持差分阻抗的匹配,以確保信號(hào)的平衡和抑制共模噪聲。在 Allegro 軟件中,可以使用差分線約束來設(shè)置差分阻抗的要求。

Q

Allegro X 和 Allegro 17.4、Allegro 22.1 的區(qū)別?

答:Allegro X 是新一代的 Allegro PCB 設(shè)計(jì)軟件,是集合了前端、后端設(shè)計(jì),庫(kù)、數(shù)據(jù)管理、EE 分析等為一體的綜合性平臺(tái)(PCB Deisgner、System Capture、Pulse、PCB Librarian、Design Workbench...)。

而 Allegro 17.4 只是 Allegro 軟件的一個(gè)版本號(hào)。目前的版本已經(jīng)更新到 22.1。

Allegro X 是在 22.1 版本下發(fā)布的,因此對(duì)比 17.4 版本,除了提供整合的平臺(tái)之外,更提供了更多高效、進(jìn)階的功能,例如 Convert、In-Design Analysis、Void spacing control 等。

如果要了解詳細(xì)特性,請(qǐng)聯(lián)系我們:spb_china@cadence.com。

Q

在 Allegro 軟件中,如何針對(duì) DDR4 的設(shè)計(jì)進(jìn)行規(guī)則設(shè)置以及如何使用規(guī)則約束布線?

答:首先,打開 Allegro 軟件并加載 DDR4 設(shè)計(jì)文件:

在菜單欄中選擇 Constraints -> Physical -> Constraint Manager,打開規(guī)則管理器件,創(chuàng)建約束規(guī)則。對(duì)于DDR4 設(shè)計(jì),一些常見的約束規(guī)則包括時(shí)序規(guī)則、布局規(guī)則和信號(hào)完整性規(guī)則。

時(shí)序規(guī)則:在 “Timing” 選項(xiàng)卡下,可以設(shè)置時(shí)鐘和數(shù)據(jù)信號(hào)的時(shí)序規(guī)則,如時(shí)鐘頻率、時(shí)鐘延遲、數(shù)據(jù)傳輸時(shí)序等

布局規(guī)則:在 “Placement” 選項(xiàng)卡下,可以設(shè)置DDR4芯片的布局規(guī)則,如芯片位置、引腳分配等

信號(hào)完整性規(guī)則:在 "Signal Integrity“ 選項(xiàng)卡下,可以設(shè)置信號(hào)的電氣特性規(guī)則,如信號(hào)幅度、傳輸線特性阻抗等。

根據(jù) DDR4 的規(guī)格和設(shè)計(jì)要求,逐個(gè)設(shè)置所需的約束規(guī)則。可以通過點(diǎn)擊"Add"按鈕來添加新的約束規(guī)則,并根據(jù)需要進(jìn)行設(shè)置。

在設(shè)置約束規(guī)則時(shí),可以使用Allegro提供的約束模板或自定義約束,具體根據(jù) DDR4 的規(guī)格和設(shè)計(jì)要求來決定。

完成約束規(guī)則的設(shè)置后,可以對(duì)設(shè)計(jì)進(jìn)行布線規(guī)則。在布線過程中,Allegro 會(huì)根據(jù)設(shè)置的約束規(guī)則進(jìn)行布線,確保設(shè)計(jì)滿足約束要求。

需要注意的是,DDR4 設(shè)計(jì)的約束規(guī)則設(shè)置需要根據(jù)具體的設(shè)計(jì)要求和 DDR4 的規(guī)格來確定,建議參考DDR4 產(chǎn)品手冊(cè)和 Allegro 軟件的相關(guān)文檔來了解更多詳細(xì)信息和操作步驟。

Q

如何在 Allegro 軟件中對(duì)阻抗進(jìn)行設(shè)置?

答:打開 Allegro 軟件并加載 PCB 設(shè)計(jì)文件:

在菜單欄中選擇 Constraints -> Physical -> Constraint Manager,打開規(guī)則管理器。

在規(guī)則管理器中,選擇 “Signal Integrity“ 選項(xiàng)卡。在該選項(xiàng)卡下,可以設(shè)置信號(hào)的電氣特性規(guī)則,包括阻抗。

點(diǎn)擊“Add”按鈕,添加新的信號(hào)規(guī)則。在彈出的對(duì)話框中,選擇"Net",然后選擇要設(shè)置阻抗的信號(hào)線。

在規(guī)則設(shè)置中,可以指定信號(hào)線的阻抗規(guī)格。可以選擇固定阻抗值,也可以選擇通過定義傳輸線參數(shù)來計(jì)算阻抗。

完成阻抗設(shè)置后,可以進(jìn)行布線和仿真,Allegro 會(huì)根據(jù)設(shè)置的阻抗規(guī)則來布線并進(jìn)行信號(hào)完整性分析。

需要注意的是,阻抗的設(shè)置需要根據(jù)具體的設(shè)計(jì)要求和所使用的 PCB 材料來確定,建議參考 PCB 材料的規(guī)格和 Allegro 軟件的相關(guān)文檔來了解更多詳細(xì)信息和操作步驟。

Q

一份原理圖下如果有多份 .dsn 文件,如何分別導(dǎo)出網(wǎng)表?

答:打開原理圖設(shè)計(jì)工程,在 OrCAD Capture 中選擇要導(dǎo)出網(wǎng)表的 .dsn 文件:


在菜單欄中選擇 Tools -> Create Netlist。

在 "Output Options" 部分,選擇 "Create a new netlist file",然后為每個(gè).dsn文件指定不同的導(dǎo)出網(wǎng)表文件名和路徑。

在 "Output File" 部分,點(diǎn)擊 "Browse" 按鈕選擇導(dǎo)出網(wǎng)表的文件名和路徑。

點(diǎn)擊 "OK" 開始導(dǎo)出網(wǎng)表。重復(fù)以上步驟為每個(gè).dsn文件進(jìn)行網(wǎng)表導(dǎo)出。

通過以上步驟,可以為每個(gè).dsn文件分別導(dǎo)出網(wǎng)表,確保每個(gè)文件都有對(duì)應(yīng)的網(wǎng)表文件。請(qǐng)注意,確保每個(gè).dsn文件在導(dǎo)出網(wǎng)表時(shí)都使用不同的文件名和路徑,以避免混淆或覆蓋。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 原理圖
    +關(guān)注

    關(guān)注

    1353

    文章

    6427

    瀏覽量

    246279
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4404

    文章

    23877

    瀏覽量

    424231
  • 阻抗
    +關(guān)注

    關(guān)注

    17

    文章

    988

    瀏覽量

    49230
  • RK3588
    +關(guān)注

    關(guān)注

    8

    文章

    556

    瀏覽量

    7320
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    RK3588操控終端

    RK3588操控終端全國(guó)產(chǎn)化無人裝備手持操控終端,搭載工業(yè)級(jí)瑞芯微RK3588J芯片,適配麒麟等自主操作系統(tǒng),硬件核心到軟件應(yīng)用實(shí)現(xiàn) 100% 國(guó)產(chǎn)化,徹底擺脫外部技術(shù)依賴。設(shè)備標(biāo)配
    發(fā)表于 02-28 09:42

    保姆級(jí)教程!RK3588 Linux6.1?固件簽名完整實(shí)現(xiàn)方案(不含rootfs)

    ? ? ? 在嵌入式 Linux 開發(fā)中,固件簽名是保障設(shè)備安全的關(guān)鍵環(huán)節(jié) —— 它能有效防止惡意固件篡改、非法刷入,源頭筑牢設(shè)備的系統(tǒng)安全防線。最近在 RK3588 平臺(tái)( Linux6.1
    的頭像 發(fā)表于 01-14 17:21 ?1822次閱讀
    保姆級(jí)教程!<b class='flag-5'>RK3588</b> Linux6.1?固件簽名完整實(shí)現(xiàn)方案(不含rootfs)

    【技術(shù)分享】RK3588如何搭建xenomai3+ethercat

    說明使用的RK3588的分支版本是linux-6.1-stan-rkr6內(nèi)核版本是6.1.99把瑞芯微的SDK更新到linux-6.1-stan-rkr6這個(gè)版本即可。編譯xenomai3的內(nèi)核請(qǐng)參考上一篇技術(shù)分享:技術(shù)分享|RK3588如何增加Xenomai3實(shí)時(shí)補(bǔ)丁修
    的頭像 發(fā)表于 12-11 17:26 ?1047次閱讀
    【技術(shù)分享】<b class='flag-5'>RK3588</b>如何搭建xenomai3+ethercat

    迅為RK3588開發(fā)環(huán)境搭建“三步曲”,一輕松上手!

    迅為RK3588開發(fā)環(huán)境搭建“三步曲”,一輕松上手!
    的頭像 發(fā)表于 12-01 11:51 ?1192次閱讀
    迅為<b class='flag-5'>RK3588</b>開發(fā)環(huán)境搭建“三步曲”,<b class='flag-5'>從</b>零<b class='flag-5'>到</b>一輕松上手!

    一文搞懂?RK3588 PCIe:硬件資源拆分配置?+?避坑指南(含腦

    資源解析、 3? 大拆分方案實(shí)戰(zhàn)、關(guān)鍵配置步驟及避坑要點(diǎn),附帶可視化腦,助力開發(fā)者快速落地? PCIe? 相關(guān)項(xiàng)目。 ? ? ? 一、 RK3588 PCIe? 核心硬件資源 ? 1.1? 控制器
    的頭像 發(fā)表于 11-20 18:18 ?3831次閱讀
    一文搞懂?<b class='flag-5'>RK3588</b> PCIe:<b class='flag-5'>從</b>硬件資源<b class='flag-5'>到</b>拆分配置?+?避坑指南(含腦<b class='flag-5'>圖</b>)

    瑞芯微RK3588RK3576技術(shù)參數(shù)詳解

    電子發(fā)燒友網(wǎng)報(bào)道(文/李彎彎)瑞芯微不久前表示,2025年上半年AIoT市場(chǎng)延續(xù)蓬勃發(fā)展趨勢(shì),因應(yīng)AI在端側(cè)應(yīng)用發(fā)展需求,公司旗艦產(chǎn)品RK3588、次新產(chǎn)品RK3576等帶領(lǐng)AIoT各產(chǎn)品線繼續(xù)
    的頭像 發(fā)表于 09-23 08:20 ?8647次閱讀
    瑞芯微<b class='flag-5'>RK3588</b>與<b class='flag-5'>RK</b>3576技術(shù)參數(shù)詳解

    RK3588數(shù)據(jù)手冊(cè)

    RK3588的資料
    發(fā)表于 08-01 16:08 ?53次下載

    RK這2款旗艦芯片RK3588 PK RK3576,誰(shuí)是最優(yōu)選

    23mm,球間距為 0.55mm。兩者封裝形式不同,尺寸和球間距也有所差異,這可能影響芯片在電路板上的布局和焊接工藝,以及散熱等性能。(二)總結(jié)RK3588RK3576 在多個(gè)方面都存在差異
    發(fā)表于 07-10 18:24

    干貨分享 | RK3588 Ubuntu系統(tǒng)Docker容器使用指南

    前言:在瑞芯微RK3588高性能AIoT平臺(tái)上運(yùn)行Ubuntu系統(tǒng)時(shí),Docker容器技術(shù)能極大提升開發(fā)部署效率。通過輕量級(jí)虛擬化實(shí)現(xiàn)環(huán)境隔離與快速遷移,本文將從零開始詳解RK3588平臺(tái)
    的頭像 發(fā)表于 06-27 12:01 ?3851次閱讀
    干貨分享 | <b class='flag-5'>RK3588</b> Ubuntu系統(tǒng)Docker容器使用指南

    RK3576 vs RK3588:為何越來越多的開發(fā)者轉(zhuǎn)向RK3576?

    瑞芯微(Rockchip)最新發(fā)布的 RK3576 一經(jīng)推出,就吸引了大量原本關(guān)注 RK3588 的開發(fā)者。RK3588 作為旗艦級(jí)芯片,性能固然強(qiáng)大,但 RK3576 憑借其超高的能
    發(fā)表于 05-30 08:46

    RK3588參數(shù)與主要特性 RK3588數(shù)據(jù)手冊(cè)解讀

    RK3588參數(shù)與主要特性 RK3588數(shù)據(jù)手冊(cè)解讀
    的頭像 發(fā)表于 05-19 18:34 ?1.3w次閱讀
    <b class='flag-5'>RK3588</b>參數(shù)與主要特性  <b class='flag-5'>RK3588</b>數(shù)據(jù)手冊(cè)解讀

    RK3588S和RK3588S2差異說明

    RK3588S2?較?RK3588S少了一組?MIPI D/C-PHY CSI_RX PORT0,新增一組?MIPI DPHY CSI_RX PORT1,同時(shí)接口位置除?MIPI D/C-PHY
    的頭像 發(fā)表于 05-13 14:23 ?2858次閱讀
    <b class='flag-5'>RK3588</b>S和<b class='flag-5'>RK3588</b>S2差異說明

    HZ-EVM-RK3588-技術(shù)規(guī)格書

    電子發(fā)燒友網(wǎng)站提供《HZ-EVM-RK3588-技術(shù)規(guī)格書.pdf》資料免費(fèi)下載
    發(fā)表于 04-17 16:27 ?1次下載

    HZ-CORE-RK3588-技術(shù)規(guī)格書

    電子發(fā)燒友網(wǎng)站提供《HZ-CORE-RK3588-技術(shù)規(guī)格書.pdf》資料免費(fèi)下載
    發(fā)表于 04-17 16:25 ?5次下載

    RK3588主板:多元場(chǎng)景的硬核“芯”力量

    近年來,RK3588主板在市場(chǎng)上愈發(fā)活躍,作為智能硬件領(lǐng)域的關(guān)鍵組件,RK3588主板以強(qiáng)大的性能和廣泛的適用性,成為眾多設(shè)備的核心“大腦”。一、RK3588主板核心優(yōu)勢(shì)高性能處理器
    的頭像 發(fā)表于 03-11 10:40 ?1598次閱讀
    <b class='flag-5'>RK3588</b>主板:多元場(chǎng)景的硬核“芯”力量