1、測試文件
testbench是寫輸入激勵的,是一種驗證手段。
2、測試文件編寫流程
定義時間標(biāo)尺---> 定義信號類型--->例化RTL文件---> 編寫輸入信號驅(qū)動 時間標(biāo)尺:
格式:`timescale仿真時間單位/時間精度,如`timescale 1ns/100ps表示時延1ns,時延精度100ps,不能識別低于100ps的時間。注意時間單位應(yīng)>=時間精度
3、常用信號的編寫方法
1)時鐘信號的固定寫法


2)復(fù)位信號的固定寫法


復(fù)位波形是先1再0再1
3)其它信號的固定寫法
輸入信號為reg,輸出信號為wire

一般在時鐘上升沿進行幅值,這樣延遲1ns后幅值,更接近真實情況
審核編輯:湯梓紅
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
測試
+關(guān)注
關(guān)注
9文章
6216瀏覽量
131387 -
時鐘
+關(guān)注
關(guān)注
11文章
1974瀏覽量
135030 -
RTL
+關(guān)注
關(guān)注
1文章
394瀏覽量
62679 -
時鐘信號
+關(guān)注
關(guān)注
4文章
507瀏覽量
29999 -
復(fù)位信號
+關(guān)注
關(guān)注
0文章
70瀏覽量
6817
原文標(biāo)題:測試文件編寫
文章出處:【微信號:Hack電子,微信公眾號:Hack電子】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
相關(guān)推薦
熱點推薦
請問如何通過配置文件切換狀態(tài)機的動作流程?
有一套產(chǎn)品,正常測試流程一樣的,可是客戶提出有時候需要把其中幾個不同測試流程換順序;比如說,正常測試是:
發(fā)表于 01-22 14:07
充電器的調(diào)試和測試流程
充電器的測試很復(fù)雜,首先必須對測試工具比較熟,其次就是測試報告的編寫,大多數(shù)技術(shù)人員對報告的編寫不熟悉,筆者在此一一做個解說,后面的介紹
發(fā)表于 07-03 16:18
?36次下載
編寫高效的測試設(shè)計testbenches
編寫高效的測試設(shè)計testbenches
一個設(shè)計的測試驗證是非常重要的。有效的測試可以助我們快速的完成或改善設(shè)計
發(fā)表于 02-09 14:48
?36次下載
如何用pb編寫dll文件
如何用pb編寫dll文件
在Windows CE中,所有的驅(qū)動程序都以dll形式存在。Dll文件可以用EVC來開發(fā),也可以使用PB來開發(fā),使用PB開發(fā)驅(qū)動程序,可以跟NK同時進
發(fā)表于 01-16 10:24
?4631次閱讀
如何用Delphi編寫dll文件
如何用Delphi編寫dll文件
一、開使你的第一個DLL專案 1.File->Close all->File->New﹝DLL﹞代碼: //自動產(chǎn)生Code如下 library Proj
發(fā)表于 01-16 10:27
?3770次閱讀
GSM手機生產(chǎn)測試流程的詳細資料說明
本文檔的主要內(nèi)容詳細介紹的是GSM手機生產(chǎn)測試流程的詳細資料說明包括了:1.手機測試簡介,2.手機測試流
發(fā)表于 05-06 08:00
?5次下載
VHDL測試平臺編寫綜述
本文概述了VHDL測試臺和其他相關(guān)主題。它是為一個數(shù)字設(shè)計工程師編寫的,他幾乎沒有VHDL或編程經(jīng)驗,以便更好地理解VHDL的編寫和測試臺的使用。并對VHDL的發(fā)展前景進行了展望。
發(fā)表于 01-20 15:17
?19次下載
FPGA中測試文件編寫中的激勵仿真
大家好,又到了每日學(xué)習(xí)的時間了,今天我們來聊一聊FPGA中測試文件編寫的相關(guān)知識,聊一聊激勵仿真。 ? 1. 激勵的產(chǎn)生 對于testbench而言,端口應(yīng)當(dāng)和被測試的module一一
Linux驅(qū)動開發(fā)-編寫按鍵驅(qū)動
這篇文章介紹,如何使用雜項設(shè)備框架編寫一個簡單的按鍵驅(qū)動,完成編寫、編譯、安裝、測試等流程,了解一個雜項字符設(shè)備驅(qū)動的開發(fā)流程。
FPGA入門必備:Testbench仿真文件編寫實例詳解
在編寫完HDL代碼后,往往需要通過仿真軟件Modelsim或者Vivadao自帶的仿真功能對HDL代碼功能進行驗證,此時我們需要編寫Testbench文件對HDL功能進行測試驗證。
發(fā)表于 04-29 10:43
?3885次閱讀
測試文件編寫流程說明
評論