功能需求:
開發(fā)調(diào)制解調(diào)verilog程序。要求數(shù)據(jù)上行速率1.25Gbps以上。下行速率較低,100M以上即可。
程序包括:
發(fā)射調(diào)制(數(shù)據(jù)編碼等)、接收解調(diào)(接收同步、接收均衡等)。
備注:
可用256QAM或其他,以功能實現(xiàn)為主。
發(fā)送接收數(shù)據(jù)都是以FIFO形式跟其他部分程序交互。
應(yīng)用場景:
戶外,直線,無遮擋物,無其他通信設(shè)備干擾,1km通信距離,點對點傳輸。
硬件平臺初步考慮:
ZYNQ/MPSOC + adrv9009
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
調(diào)制解調(diào)
+關(guān)注
關(guān)注
0文章
76瀏覽量
22141 -
無線通信
+關(guān)注
關(guān)注
58文章
4990瀏覽量
146897 -
Verilog
+關(guān)注
關(guān)注
30文章
1374瀏覽量
114541 -
5G毫米波
+關(guān)注
關(guān)注
3文章
112瀏覽量
23785
發(fā)布評論請先 登錄
相關(guān)推薦
熱點推薦
高通推出全新X105 5G調(diào)制解調(diào)器及射頻系統(tǒng)
高通技術(shù)公司今日宣布推出高通X105 5G調(diào)制解調(diào)器及射頻系統(tǒng),這是全球領(lǐng)先的5G Advanced平臺,配備行業(yè)首款面向3GPP Release 19就緒的調(diào)制解調(diào)器,為6G的開發(fā)與測試奠定基礎(chǔ)。
PCM3501:低功耗16位單聲道語音/調(diào)制解調(diào)器編解碼器
PCM3501:低功耗16位單聲道語音/調(diào)制解調(diào)器編解碼器 在電子設(shè)計領(lǐng)域,編解碼器(CODEC)是實現(xiàn)模擬信號與數(shù)字信號相互轉(zhuǎn)換的關(guān)鍵部件。今天,我們要深入了解的PCM3501,就是一款專門為
PCM3500:低功耗16位調(diào)制解調(diào)器編解碼器的卓越之選
PCM3500:低功耗16位調(diào)制解調(diào)器編解碼器的卓越之選 在電子設(shè)備不斷追求小型化、低功耗和高性能的今天,編解碼器(CODEC)作為連接模擬世界和數(shù)字世界的橋梁,其性能的優(yōu)劣直接影響著整個系統(tǒng)的表現(xiàn)
FPGA 入門必看:Verilog 與 VHDL 編程基礎(chǔ)解析!
很多開發(fā)者第一次接觸FPGA,都會有同樣的疑問:FPGA是硬件,不是軟件,怎么寫程序?答案就是用硬件描述語言(HDL),最常用的就是Verilog和VHDL。今天,我們就帶你入門,搞清楚FPGA編程
SN65HVD62:AISG同軸調(diào)制解調(diào)器收發(fā)器的技術(shù)剖析與應(yīng)用指南
SN65HVD62:AISG同軸調(diào)制解調(diào)器收發(fā)器的技術(shù)剖析與應(yīng)用指南 在現(xiàn)代通信系統(tǒng)中,調(diào)制解調(diào)器收發(fā)器扮演著至關(guān)重要的角色,特別是在需要長距離同軸介質(zhì)傳輸信號的場景下。今天,我們將深入探討德州儀器
探索SN65HVD63:AISG同軸調(diào)制解調(diào)收發(fā)器的技術(shù)剖析
探索SN65HVD63:AISG同軸調(diào)制解調(diào)收發(fā)器的技術(shù)剖析 在現(xiàn)代無線通信系統(tǒng)中,天線與基站之間的數(shù)據(jù)傳輸至關(guān)重要。AISG(Antenna Interface Standards Group
SN65HVD64:AISG開關(guān)鍵控同軸調(diào)制解調(diào)器收發(fā)器的設(shè)計與應(yīng)用
SN65HVD64:AISG開關(guān)鍵控同軸調(diào)制解調(diào)器收發(fā)器的設(shè)計與應(yīng)用 在無線通信設(shè)備的有線數(shù)據(jù)傳輸領(lǐng)域,調(diào)制解調(diào)器收發(fā)器起著至關(guān)重要的作用。今天我們要探討的是德州儀器(TI)推出的SN65HVD64
?Microchip PL460可編程窄帶PLC調(diào)制解調(diào)器技術(shù)解析
Microchip Technology PL460可編程窄帶PLC調(diào)制解調(diào)器設(shè)計用于在低于500kHz的頻段內(nèi)運(yùn)行任何PLC協(xié)議。PL460嵌入PLC線路驅(qū)動器,實現(xiàn)高度集成的解決方案,可降低總物料清單,簡化布局并簡化調(diào)制解調(diào)器設(shè)計。
高通推出新一代X85 5G調(diào)制解調(diào)器及射頻
了專為新一代聯(lián)網(wǎng)和AI賦能的應(yīng)用而設(shè)計的高通?X85 5G調(diào)制解調(diào)器及射頻。 傳輸速率的全面飛躍 高通X85 5G調(diào)制解調(diào)器及射頻支持全球10000+頻譜配置,也是高通首個支持400MHz下行鏈路帶寬的解決方案,其下行峰值速率可達(dá)12.5Gbps,支持高清視頻流媒體體驗、
基于NuMicro M031G導(dǎo)頻調(diào)制光收發(fā)器解決方案
曼徹斯特編解碼器,可實現(xiàn)專為導(dǎo)頻調(diào)制信號量身定制的曼徹斯特碼的快速調(diào)制和解調(diào)。它支持調(diào)幅(AM)和調(diào)頻(FM)模式,全面滿足電信運(yùn)營商和設(shè)備制造商的要求。
NuMicro M031G 系列集成了硬件
發(fā)表于 09-05 07:56
基于MATLAB實現(xiàn)FM調(diào)制解調(diào)
首先FM調(diào)制時屬于非線性調(diào)制中的一種,常見的非線性調(diào)制時FM(頻率調(diào)制),PM(相位)調(diào)制。
AD74115H具有HART調(diào)制解調(diào)器的單通道軟件可配置輸入/輸出技術(shù)手冊
(RTD)和熱電偶測量的功能。AD74115H還有一個集成HART調(diào)制解調(diào)器。使用一個串行外圍接口(SPI)處理所有與設(shè)備的通信,包括與HART調(diào)制解調(diào)器的通信??赏ㄟ^SPI或通用輸入和輸出(GPIO)引腳來評估數(shù)字輸入和數(shù)字輸出,來支持更高速的數(shù)據(jù)速率。
AD9877單電源電纜調(diào)制解調(diào)器/機(jī)頂盒混合信號前端技術(shù)手冊
AD9877是一款單電源電纜調(diào)制解調(diào)器/機(jī)頂盒混合信號前端,內(nèi)置發(fā)射路徑插值濾波器、完整正交數(shù)字上變頻器和發(fā)射DAC。接收路徑內(nèi)置12位ADC和雙通道8位ADC。內(nèi)部需要的所有時鐘和輸出系統(tǒng)時鐘均由PLL從單晶體或時鐘輸入產(chǎn)生。
FPGA Verilog HDL語法之編譯預(yù)處理
Verilog HDL語言和C語言一樣也提供了編譯預(yù)處理的功能。“編譯預(yù)處理”是Verilog HDL編譯系統(tǒng)的一個組成部分。Verilog HDL語言允許在程序中使用幾種特殊的命令(
調(diào)制解調(diào)verilog程序開發(fā)需求
評論