91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

數(shù)字電路常見邏輯符號

FPGA學(xué)習(xí)筆記 ? 來源:FPGA學(xué)習(xí)筆記 ? 作者:FPGA學(xué)習(xí)筆記 ? 2023-10-12 14:35 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1、與門 (AND)

有兩路輸入信號一路輸出信號,當(dāng)且僅當(dāng)兩個輸入信號均為高電平時,輸出信號為高電平,邏輯符號為“^”

2、或門 (OR)

有兩路輸入信號一路輸出信號,當(dāng)有一個輸入信號為高電平時輸出信號為高電平,否則為低電平,邏輯符號為"|"

3、非門 (NOT)

有一路輸入信號一路輸出信號,當(dāng)輸入為高電平時輸出為低電平,輸入為低電平時輸出為高電平,邏輯符號為“~”

4、與非門 (NAND)

有兩路輸入信號一路輸出信號,當(dāng)且僅當(dāng)兩路輸入信號均為高電平時輸出為低電平,邏輯為"~(A&B)"

5、或非門 (NOR)

有兩路輸入信號一路輸出信號,當(dāng)且僅當(dāng)兩路輸入信號均為低電平時輸出為高電平,邏輯為“~(A|B)”

6、異或門 (XOR)

有兩路輸入信號一路輸出信號,當(dāng)兩路輸入信號電平相同時輸出為低電平,兩路輸入信號電平不同時輸出為高電平,邏輯符號為“^”

7、同或門(XNOR)

有兩路輸入信號一路輸出信號,當(dāng)兩路輸入信號電平相同時輸出為高電平,兩路輸入信號電平不同時輸出為低電平,邏輯符號為“~^”

8、布爾邏輯anotb

有兩路輸入信號一路輸出信號,當(dāng)輸入信號中A為高電平,B為低電平時輸出為高電平,邏輯符號“-”

以上便是常見的數(shù)字邏輯符號,希望對各位學(xué)習(xí)有所幫助。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 邏輯符號
    +關(guān)注

    關(guān)注

    0

    文章

    12

    瀏覽量

    12745
  • 數(shù)字電路
    +關(guān)注

    關(guān)注

    193

    文章

    1651

    瀏覽量

    83337
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    有源邏輯探頭的具體應(yīng)用

    有源邏輯探頭依托內(nèi)置放大電路、高輸入阻抗及低噪聲核心特性,專注于數(shù)字電路邏輯電平(如0/1信號)的精準(zhǔn)捕獲與分析,廣泛適配研發(fā)驗證、故障調(diào)試、設(shè)備維修等全流程
    的頭像 發(fā)表于 12-16 10:29 ?193次閱讀
    有源<b class='flag-5'>邏輯</b>探頭的具體應(yīng)用

    掌握數(shù)字設(shè)計基礎(chǔ):邁向芯片設(shè)計的第一步

    核心原理,幫助你快速理解數(shù)字設(shè)計的基本方法。 1、二進(jìn)制:數(shù)字世界的語言 所有數(shù)字電路的底層邏輯,都源自最簡單的 二進(jìn)制系統(tǒng)。0和1看似簡單,卻是信息編碼的唯一
    發(fā)表于 10-09 21:11

    高速數(shù)字電路設(shè)計與安裝技巧

    內(nèi)容簡介: 詳細(xì)介紹印制電路板的高速化與頻率特性,高速化多層印制電路板的靈活運用方法,時鐘信號線的傳輸延遲主要原因.高速數(shù)字電路板的實際信號波形,傳輸延遲和歪斜失真的處理,高速緩沖器IC的種類與傳輸
    發(fā)表于 09-06 15:21

    CMOS的邏輯門如何應(yīng)用在電路

    CMOS的邏輯門如何應(yīng)用在電路中 前言 在如今的電子電路中,CMOS邏輯門有著接近零靜態(tài)功耗和超高集成度的特點,是數(shù)字電路不可或缺的存在。其
    的頭像 發(fā)表于 06-19 16:07 ?1762次閱讀
    CMOS的<b class='flag-5'>邏輯</b>門如何應(yīng)用在<b class='flag-5'>電路</b>中

    每周推薦!電子工程師自學(xué)資料及各種電路解析

    的內(nèi)容有電路分析基礎(chǔ)、放大電路、放大器、諧振電路、濾波電路、振蕩器、調(diào)制電路、解調(diào)電路、變頻
    發(fā)表于 05-19 18:20

    實用電子電路設(shè)計(全6本)——數(shù)字邏輯電路的ASIC設(shè)計

    由于資料內(nèi)存過大,分開上傳,有需要的朋友可以去主頁搜索下載哦~ 本文以實現(xiàn)高速高可靠性的數(shù)字系統(tǒng)設(shè)計為目標(biāo),以完全同步式電路為基礎(chǔ),從技術(shù)實現(xiàn)的角度介紹ASIC邏輯電路設(shè)計技術(shù)。內(nèi)容包括:
    發(fā)表于 05-15 15:22

    浮思特 | CMOS技術(shù)原理與應(yīng)用:從晶體管結(jié)構(gòu)到反相器設(shè)計

    MOSFET在數(shù)字電路中的常見形式是互補(bǔ)MOS(CMOS)電路。CMOS技術(shù)將n溝道和p溝道MOSFET成對集成在同一芯片上,成為數(shù)字集成電路的主導(dǎo)技術(shù),相比單獨使用NMOS和PMOS
    的頭像 發(fā)表于 04-16 11:55 ?1658次閱讀
    浮思特 | CMOS技術(shù)原理與應(yīng)用:從晶體管結(jié)構(gòu)到反相器設(shè)計

    數(shù)字電路—24、計數(shù)器

    數(shù)字電路中,能夠記憶輸入脈沖個數(shù)的電路稱為計數(shù)器
    發(fā)表于 03-26 15:13

    數(shù)字電路—23、寄存器

    數(shù)字電路中,用來存放二進(jìn)制數(shù)據(jù)或代碼的電路稱為寄存器。
    發(fā)表于 03-26 15:11

    數(shù)字電路—22、時序邏輯電路

    時序電路邏輯功能可用邏輯表達(dá)式、狀態(tài)表、卡諾圖、狀態(tài)圖、時序圖和邏輯圖6種方式表示,這些表示方法在本質(zhì)上是相同的,可以互相轉(zhuǎn)換
    發(fā)表于 03-26 15:03

    數(shù)字電路—16、觸發(fā)器

    觸發(fā)器是構(gòu)成時序邏輯電路的基本單元電路。 觸發(fā)器具有記憶功能,能存儲一位二進(jìn)制數(shù)碼。
    發(fā)表于 03-26 14:21

    數(shù)字電路—15、數(shù)值比較器

    數(shù)值比較器:能夠比較數(shù)字大小的電路。
    發(fā)表于 03-26 14:16

    數(shù)字電路—14、加法器

    能對兩個1位二進(jìn)制數(shù)進(jìn)行相加而求得和及進(jìn)位的邏輯電路稱為半加器。 能對兩個1位二進(jìn)制數(shù)進(jìn)行相加并考慮低位來的位,即相當(dāng)于3個1位二進(jìn)制數(shù)相加,求得和及進(jìn)位的邏輯電路稱為全加器。
    發(fā)表于 03-26 11:15

    數(shù)字電路—編碼器

    編碼器:用二進(jìn)制代碼表示文字、符號或者數(shù)碼等特定對象的過程,稱為編碼。實現(xiàn)編碼的邏輯電路,稱為編碼器。 編碼原則:N位二進(jìn)制代碼可以表示個信號,則對M個信號編碼時,應(yīng)由≥M來確定位數(shù)N。例:對101
    發(fā)表于 03-26 11:08

    數(shù)字電路—5、邏輯運算

    發(fā)表于 03-25 10:17