91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA中只有從專用時(shí)鐘管腳進(jìn)去的信號(hào)才能接片內(nèi)鎖相環(huán)嗎?

工程師鄧生 ? 來(lái)源:未知 ? 作者:劉芹 ? 2023-10-13 17:40 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

AlteraFPGA中,只有從專用時(shí)鐘管腳(Dedicated clock)進(jìn)去的信號(hào),才能接片內(nèi)鎖相環(huán)(PLL)嗎?

在Altera的FPGA中,專用時(shí)鐘管腳是經(jīng)過(guò)特殊處理的單獨(dú)管腳,其用途是接受外部時(shí)鐘信號(hào)。這些時(shí)鐘信號(hào)是非常重要的,因?yàn)樗鼈兛梢詭椭鶩PGA的內(nèi)部邏輯和時(shí)序同步,并保證系統(tǒng)的穩(wěn)定性和正確性。

對(duì)于這些專用管腳進(jìn)入的時(shí)鐘信號(hào),Altera的FPGA提供了一種特殊的電路,即鎖相環(huán)(PLL)。PLL是一種電路,它可以將輸入的時(shí)鐘信號(hào)倍頻、分頻或者頻率變化。

要接入固定的PLL輸出,只能通過(guò)專用的時(shí)鐘輸入端口進(jìn)入,而不能通過(guò)普通的IO管腳進(jìn)入。因?yàn)槠胀ǖ腎O管腳一般只能輸入/輸出數(shù)字信號(hào),無(wú)法處理高頻率的時(shí)鐘信號(hào),也無(wú)法對(duì)信號(hào)進(jìn)行同步,從而會(huì)導(dǎo)致時(shí)序不穩(wěn)定或不正確。專用時(shí)鐘管腳連接到高速的內(nèi)部時(shí)鐘分頻器,可以將外部時(shí)鐘信號(hào)倍頻或分頻,以便與FPGA內(nèi)部邏輯時(shí)鐘同步。

因此,要使用PLL功能,必須將外部時(shí)鐘信號(hào)輸入到專用時(shí)鐘管腳,并使用FPGA的特殊電路進(jìn)行同步和處理。這可以通過(guò)FPGA設(shè)計(jì)軟件來(lái)實(shí)現(xiàn),可以設(shè)置時(shí)鐘管腳的輸入?yún)?shù)、PLL的倍頻和分頻系數(shù)等參數(shù),以滿足不同的應(yīng)用需求。

同時(shí),在使用PLL時(shí)還需注意以下幾點(diǎn):

1. PLL的輸入信號(hào)必須滿足一定的時(shí)鐘要求,例如要求輸入信號(hào)的幅度、波形、相位等等。

2. PLL的輸出信號(hào)也需要滿足一定的要求,例如要求輸出信號(hào)的幅度、波形、相位等等。

3. 使用PLL時(shí)還需要考慮時(shí)序分析,特別是在高速設(shè)計(jì)中,需要分析時(shí)序預(yù)測(cè)和時(shí)序優(yōu)化的效果。

總之,在Altera的FPGA中,只有從專用時(shí)鐘管腳進(jìn)去的信號(hào),才能接入內(nèi)部鎖相環(huán)(PLL)。這個(gè)特殊的電路可以將輸入的時(shí)鐘信號(hào)產(chǎn)生倍頻、分頻或者頻率變化,以滿足不同應(yīng)用的需要。同時(shí),在使用PLL時(shí)需要注意時(shí)鐘信號(hào)的要求和時(shí)序分析。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22408

    瀏覽量

    636245
  • 鎖相環(huán)
    +關(guān)注

    關(guān)注

    36

    文章

    634

    瀏覽量

    91109
  • 分頻器
    +關(guān)注

    關(guān)注

    43

    文章

    536

    瀏覽量

    53351
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    探索CDC516:高性能3.3V鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器

    驅(qū)動(dòng)器。它利用鎖相環(huán)技術(shù),能夠精確地將反饋輸出(FBOUT)在頻率和相位上與時(shí)鐘(CLK)輸入信號(hào)對(duì)齊。該驅(qū)動(dòng)器工作在3
    的頭像 發(fā)表于 02-10 14:55 ?105次閱讀

    CDC2516:高性能鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器的深度解析

    : cdc2516.pdf 一、CDC2516概述 CDC2516是一款高性能、低偏斜、低抖動(dòng)的鎖相環(huán)(PLL)時(shí)鐘驅(qū)動(dòng)器,專為同步DRAM應(yīng)用而設(shè)計(jì)。它工作在3.3V的VCC電壓下,能將一個(gè)時(shí)鐘輸入分配到四個(gè)輸出組,每組有四個(gè)
    的頭像 發(fā)表于 02-10 14:50 ?119次閱讀

    CDC509:高性能3.3V鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器

    CDC509:高性能3.3V鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器 在電子設(shè)計(jì)領(lǐng)域,時(shí)鐘驅(qū)動(dòng)是一項(xiàng)關(guān)鍵技術(shù),尤其是在同步DRAM應(yīng)用,需要高精度、低抖動(dòng)的時(shí)鐘
    的頭像 發(fā)表于 02-10 14:40 ?204次閱讀

    CDCVF2505 3.3 - V 時(shí)鐘鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器:設(shè)計(jì)與應(yīng)用指南

    的 CDCVF2505 3.3 - V 時(shí)鐘鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器,看看它在同步 DRAM 和通用應(yīng)用能發(fā)揮怎樣的作用。 文件下載: cdcvf2505.pdf 一、產(chǎn)品特性亮點(diǎn) 寬頻率
    的頭像 發(fā)表于 02-10 14:25 ?131次閱讀

    CDCVF25081:高性能鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器深度解析

    CDCVF25081:高性能鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器深度解析 引言 在電子設(shè)計(jì)領(lǐng)域,時(shí)鐘驅(qū)動(dòng)器起著至關(guān)重要的作用,它直接影響著系統(tǒng)的穩(wěn)定性和性能。今天我們要深入探討的是德州儀器(TI)的CDCVF25081
    的頭像 發(fā)表于 02-10 14:20 ?122次閱讀

    TLC2932A高性能鎖相環(huán)芯片詳解:設(shè)計(jì)與應(yīng)用指南

    TLC2932A高性能鎖相環(huán)芯片詳解:設(shè)計(jì)與應(yīng)用指南 在電子設(shè)計(jì)領(lǐng)域,鎖相環(huán)(PLL)是一種至關(guān)重要的電路,它能夠?qū)崿F(xiàn)信號(hào)的相位同步和頻率合成,廣泛應(yīng)用于通信、雷達(dá)、儀器儀表等眾多領(lǐng)域。今天要給大家
    的頭像 發(fā)表于 02-10 11:10 ?156次閱讀

    探索TLC2933A高性能鎖相環(huán):特性、應(yīng)用與設(shè)計(jì)要點(diǎn)

    探索TLC2933A高性能鎖相環(huán):特性、應(yīng)用與設(shè)計(jì)要點(diǎn) 在電子設(shè)計(jì)領(lǐng)域,鎖相環(huán)(PLL)是實(shí)現(xiàn)頻率合成、信號(hào)同步等功能的關(guān)鍵組件。今天,我們將深入探討德州儀器(TI)的TLC2933A高性能
    的頭像 發(fā)表于 02-10 11:10 ?172次閱讀

    ?CDCVF2510 3.3V鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)

    該CDCVF2510是一款高性能、低偏斜、低抖動(dòng)、鎖相環(huán) (PLL) 時(shí)鐘驅(qū)動(dòng)器。它使用鎖相環(huán) (PLL) 將反饋 (FBOUT) 輸出與時(shí)鐘 (CLK) 輸入
    的頭像 發(fā)表于 10-08 10:00 ?764次閱讀
    ?CDCVF2510 3.3V<b class='flag-5'>鎖相環(huán)</b><b class='flag-5'>時(shí)鐘</b>驅(qū)動(dòng)器技術(shù)文檔總結(jié)

    ?CDC2536 鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)?

    CDC2536是一款高性能、低偏斜、低抖動(dòng)的時(shí)鐘驅(qū)動(dòng)器。它使用鎖相環(huán) (PLL) 將時(shí)鐘輸出信號(hào)在頻率和相位上精確對(duì)齊到時(shí)鐘輸入 (CLKI
    的頭像 發(fā)表于 09-24 14:10 ?818次閱讀
    ?CDC2536 <b class='flag-5'>鎖相環(huán)</b><b class='flag-5'>時(shí)鐘</b>驅(qū)動(dòng)器技術(shù)文檔總結(jié)?

    ?CDC536 3.3V鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)

    CDC536 是一款高性能、低偏斜、低抖動(dòng)的時(shí)鐘驅(qū)動(dòng)器。它使用鎖相環(huán) (PLL) 來(lái)精確地 在頻率和相位上,將時(shí)鐘輸出信號(hào)時(shí)鐘輸入 (CL
    的頭像 發(fā)表于 09-24 10:15 ?1534次閱讀
    ?CDC536 3.3V<b class='flag-5'>鎖相環(huán)</b><b class='flag-5'>時(shí)鐘</b>驅(qū)動(dòng)器技術(shù)文檔總結(jié)

    ?CDCVF2509 3.3V鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)

    該CDCVF2509是一款高性能、低偏斜、低抖動(dòng)、鎖相環(huán) (PLL) 時(shí)鐘驅(qū)動(dòng)器。該器件使用 PLL 將反饋 (FBOUT) 輸出與時(shí)鐘 (CLK) 輸入信號(hào)在頻率和相位上精確對(duì)齊。該
    的頭像 發(fā)表于 09-22 16:22 ?946次閱讀
    ?CDCVF2509 3.3V<b class='flag-5'>鎖相環(huán)</b><b class='flag-5'>時(shí)鐘</b>驅(qū)動(dòng)器技術(shù)文檔總結(jié)

    ?CDCVF25081 3.3-V 鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)

    CDCVF25081是一款高性能、低偏斜、低抖動(dòng)、鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器。它使用 PLL 將輸出時(shí)鐘在頻率和相位上精確對(duì)齊輸入時(shí)鐘信號(hào)。輸出分為
    的頭像 發(fā)表于 09-22 15:39 ?787次閱讀
    ?CDCVF25081 3.3-V <b class='flag-5'>鎖相環(huán)</b><b class='flag-5'>時(shí)鐘</b>驅(qū)動(dòng)器技術(shù)文檔總結(jié)

    ?CDCVF2510A 3.3V鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)

    該CDCVF2510A是一款高性能、低偏斜、低抖動(dòng)、鎖相環(huán) (PLL) 時(shí)鐘驅(qū)動(dòng)器。該CDCVF2510A使用鎖相環(huán) (PLL) 將反饋 (FBOUT) 輸出在頻率和相位上精確對(duì)齊到時(shí)鐘
    的頭像 發(fā)表于 09-22 09:21 ?461次閱讀
    ?CDCVF2510A 3.3V<b class='flag-5'>鎖相環(huán)</b><b class='flag-5'>時(shí)鐘</b>驅(qū)動(dòng)器技術(shù)文檔總結(jié)

    【RK3568+PG2L50H開(kāi)發(fā)板實(shí)驗(yàn)例程】FPGA部分 | Pango 的時(shí)鐘資源——鎖相環(huán)

    的相位差值,即輸出電壓與輸入電壓的相位被鎖住,這就是鎖相環(huán)名稱的由來(lái)。 鎖相環(huán)擁有強(qiáng)大的性能,可以對(duì)輸入到 FPGA時(shí)鐘信號(hào)進(jìn)行任意分頻
    發(fā)表于 07-10 10:28

    高壓放大器在鎖相環(huán)穩(wěn)定重復(fù)頻率研究的應(yīng)用

    實(shí)驗(yàn)名稱: 鎖相環(huán)穩(wěn)定重復(fù)頻率的系統(tǒng)分析 實(shí)驗(yàn)內(nèi)容: 針對(duì)重復(fù)頻率的漂移,引入兩套鎖相環(huán)系統(tǒng)反饋控制兩個(gè)激光器的重復(fù)頻率,將其鎖定在同一個(gè)穩(wěn)定的時(shí)鐘源上。本章主要闡述了經(jīng)典鎖相環(huán)的原理
    的頭像 發(fā)表于 06-06 18:36 ?696次閱讀
    高壓放大器在<b class='flag-5'>鎖相環(huán)</b>穩(wěn)定重復(fù)頻率研究<b class='flag-5'>中</b>的應(yīng)用