91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB布局中的電源完整性基礎(chǔ)知識(shí)

要長(zhǎng)高 ? 來源:韜放科技 ? 2023-10-15 15:23 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

多年來,PCB 布局工程師以這種想法處理電源和接地——只要電路板具有 VCC 和接地層,只需將過孔放入其中即可獲得源源不斷的電源。然而,對(duì)于當(dāng)今的高速設(shè)計(jì),事實(shí)卻大不相同。

電路板中的電源供應(yīng)可能不是一個(gè)平靜而風(fēng)景如畫的湖泊,而是一場(chǎng)暴風(fēng)雨般的噩夢(mèng),充滿了威脅要淹沒小船的漣漪和波浪。高速電路所需的組件需要大量功率,會(huì)產(chǎn)生尖峰信號(hào),威脅電路板上其他部件的平穩(wěn)運(yùn)行。為了電路板的最佳性能,必須管理這些水的完整性,以便電路板能夠?yàn)槠渌行枨筇峁┚夂统掷m(xù)的電力供應(yīng)。以下是一些電源完整性基礎(chǔ)知識(shí),可幫助您平息設(shè)計(jì)中的供電網(wǎng)絡(luò)風(fēng)暴。

由于電源完整性缺陷導(dǎo)致的電路板問題

曾幾何時(shí),電路板組件非常簡(jiǎn)單,許多組件上只有一個(gè)電源和一個(gè)接地引腳。這些設(shè)備非常易于使用,尤其是通孔版本,因?yàn)樗鼈兛梢暂p松連接到電路板的 VCC 和接地層。甚至他們的旁路電容器也很容易放置和布線,因?yàn)樗鼈冋梦挥诹慵捻敳?,可以輕松地布線到 IC 的引腳 14。此外,這些部件對(duì)供電網(wǎng)絡(luò)中的微小波動(dòng)不那么敏感,它們的信號(hào)速度也不夠快,不會(huì)產(chǎn)生問題。但是,隨著當(dāng)今高速設(shè)計(jì)中使用的組件,這一切都發(fā)生了巨大的變化。

必須仔細(xì)管理電路板的供電網(wǎng)絡(luò) (PDN),以通過 PCB 為其所有組件提供清潔電源。未針對(duì)良好電源完整性設(shè)計(jì)的電路板可能會(huì)出現(xiàn)許多問題,例如在電路板的高速電路中產(chǎn)生串?dāng)_的電源紋波。我們將進(jìn)一步研究電源完整性不良可能為電路板帶來的不同類型的問題,但首先,讓我們看看這些問題的結(jié)果:

PDN 中的過多噪聲會(huì)影響組件所需的電壓水平,如果它們低于可接受的水平,相關(guān)電路可能會(huì)出現(xiàn)故障。

即使電壓在器件要求的容差范圍內(nèi),PDN 上的噪聲也可能表現(xiàn)為信號(hào)上的串?dāng)_,導(dǎo)致這些信號(hào)被誤解。

PDN 噪聲有可能通過供電網(wǎng)絡(luò)的平面和連接輻射 EMI。

以上所有情況都會(huì)在測(cè)試和調(diào)試期間給設(shè)計(jì)人員帶來巨大的麻煩。

顯然,PCB 設(shè)計(jì)中良好的電源完整性對(duì)于設(shè)計(jì)的成功至關(guān)重要,因此,讓我們探索一些電源完整性基礎(chǔ)知識(shí)。

這些組件的布局有助于實(shí)現(xiàn)短而直接的布線,從而有助于實(shí)現(xiàn)電源完整性

值得注意的電源完整性基礎(chǔ)

電路板中良好的電源完整性意味著其電源傳輸網(wǎng)絡(luò)旨在提供穩(wěn)定的電壓參考,并在可接受的噪聲和容限范圍內(nèi)將電源分配給所有電路板組件。PDN 必須能夠在整個(gè)系統(tǒng)中均勻分配功率——從電源到相關(guān)的布線和過孔,通過平面和電容器,最后到單個(gè)設(shè)備。板上的每個(gè)設(shè)備都需要嚴(yán)格控制和一致的電壓提供給它,以保證一致和穩(wěn)定的運(yùn)行。其中一些設(shè)備(例如大引腳數(shù)處理器)需要幾種不同的電壓和比其他部件更高的電流才能運(yùn)行。這些組件的需求必須由 PDN 管理,否則會(huì)對(duì)電路板上的其他組件產(chǎn)生不利影響。

地面彈跳

隨著高速設(shè)計(jì)中開關(guān)速率的提高,信號(hào)的低電平狀態(tài)可能不會(huì)一直回到參考地電平。這種接地反彈也稱為同步開關(guān)噪聲或 SSN。隨著信號(hào)的低電平向上漂移,它最終可能會(huì)被誤解為高電平,從而導(dǎo)致傳輸錯(cuò)誤數(shù)據(jù)。

電源波紋

SMPS(開關(guān)模式電源)的開關(guān)會(huì)導(dǎo)致電源紋波在整個(gè)設(shè)計(jì)中擴(kuò)散。這些漣漪可能會(huì)產(chǎn)生串?dāng)_,壓倒并干擾附近電路的運(yùn)行。

電磁干擾

如果設(shè)計(jì)不正確,在開關(guān)狀態(tài)之間切換 SMPS 會(huì)產(chǎn)生 EMI。EMI 不僅會(huì)影響板上電路的平穩(wěn)運(yùn)行,還會(huì)干擾外部電子設(shè)備。EMI 還與電路板的電源和接地層的配置方式密切相關(guān)。這些平面不僅為 PDN 提供電源和接地,而且還可以作為有效的 EMI 屏蔽。平面的配置方式也必須考慮屏蔽。

信號(hào)返回路徑

雖然清晰的信號(hào)返回路徑是創(chuàng)建良好信號(hào)完整性的一部分,但參考平面是電路板 PDN 系統(tǒng)的一部分,在設(shè)計(jì)電源完整性時(shí)必須考慮。高密度部件將有許多用于信號(hào)和電源和接地連接的過孔,但這些過孔會(huì)阻塞參考平面上的清晰返回路徑。此外,某些電源要求可能會(huì)導(dǎo)致設(shè)計(jì)人員拆分平面,如下圖所示。然而,這些分裂可能會(huì)影響高速信號(hào)的清晰返回路徑——產(chǎn)生更多的 EMI——并且必須仔細(xì)設(shè)計(jì)。

現(xiàn)在我們已經(jīng)看到了一些基本的電源完整性問題,讓我們看看有助于防止這些問題的 PCB 布局最佳實(shí)踐和電源完整性基礎(chǔ)知識(shí)。

PCB分板

實(shí)現(xiàn)良好電源完整性的 PCB 布局技巧

在布局 PCB 設(shè)計(jì)時(shí),以下是一些需要密切注意的領(lǐng)域,以避免我們一直在討論的一些電源完整性問題。

板層堆疊配置

電路板的 PDN 與電路板疊層中的層配置密切相關(guān)。接地層必須有策略地放置,以便為敏感信號(hào)路由提供微帶和帶狀線層配置。這些層將提供所需的清晰信號(hào)返回路徑,并提供 EMI 屏蔽。布置平面層以確保將所有功率輸送到每個(gè)部件也很重要。這可能需要針對(duì)不同電壓拆分電源層。通過首先制定設(shè)計(jì)的平面圖,您將更好地了解不同的功能分區(qū),并相應(yīng)地配置您的 PDN。

元件放置

必須在 PDN 中仔細(xì)管理參考電壓,以確保組件獲得所需的電源。這將防止地彈引起敏感信號(hào)的錯(cuò)誤觸發(fā)。這樣做意味著添加多個(gè)旁路電容器以穩(wěn)定 PDN 以應(yīng)對(duì)處理器和其他消耗大量功率的部件的需求。您需要將這些電容器盡可能靠近它們所連接的電源引腳放置。在電路板的同一側(cè)像這樣將部件靠在一起放置對(duì)于電源來說也很重要,因?yàn)槎潭苯拥牟季€是必不可少的。請(qǐng)記住保持電路的模擬、數(shù)字和電源部分相互隔離,以防止電源噪聲干擾模擬和數(shù)字信號(hào)。

跟蹤路由

從電源引腳布線到旁路電容器時(shí),走線應(yīng)盡可能短。在布線電源時(shí),使用 45 度角或圓角使這些走線盡可能短、寬和直。更寬的走線對(duì)于增加電力網(wǎng)絡(luò)的電流和溫度是必要的,同時(shí),將減少線路上的電感并有助于防止串?dāng)_。PDN 中更短的布線還將最大限度地減少這些走線作為天線運(yùn)行并產(chǎn)生額外噪聲的可能性。請(qǐng)記住使數(shù)字和模擬布線遠(yuǎn)離電源區(qū)域,以保護(hù)它們免受噪聲影響。

最好使用實(shí)心平面進(jìn)行接地,而不是使用走線布線。這將有助于熱管理和電源完整性,但它也將通過為敏感的高速傳輸線提供清晰的信號(hào)返回路徑來幫助信號(hào)完整性。但請(qǐng)記住,不要用切口、裂口或大組過孔阻塞清晰的信號(hào)路徑。創(chuàng)建接地層時(shí),請(qǐng)確保其輪廓包含所有有助于 EMI 屏蔽的組件。而且,最重要的是,請(qǐng)記住仔細(xì)規(guī)劃平面分割,以確保功率均勻分配到所有部件。

PCB 設(shè)計(jì)工具中有許多功能可以幫助在設(shè)計(jì)中創(chuàng)建良好的電源完整性,接下來我們將研究如何最好地利用這些功能。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 布局
    +關(guān)注

    關(guān)注

    5

    文章

    272

    瀏覽量

    25840
  • 電源完整性
    +關(guān)注

    關(guān)注

    9

    文章

    226

    瀏覽量

    21961
  • PCB
    PCB
    +關(guān)注

    關(guān)注

    1

    文章

    2307

    瀏覽量

    13204
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Cadence工具如何解決芯粒設(shè)計(jì)的信號(hào)完整性挑戰(zhàn)

    在芯粒設(shè)計(jì),維持良好的信號(hào)完整性是最關(guān)鍵的考量因素之一。隨著芯片制造商不斷突破性能與微型化的極限,確保組件間信號(hào)的純凈與可靠面臨著前所未有的巨大挑戰(zhàn)。對(duì)于需要應(yīng)對(duì)信號(hào)
    的頭像 發(fā)表于 12-26 09:51 ?328次閱讀
    Cadence工具如何解決芯粒設(shè)計(jì)<b class='flag-5'>中</b>的信號(hào)<b class='flag-5'>完整性</b>挑戰(zhàn)

    串?dāng)_如何影響信號(hào)完整性和EMI

    歡迎來到 “掌握 PCB 設(shè)計(jì)的 EMI 控制” 系列的第六篇文章。本文將探討串?dāng)_如何影響信號(hào)完整性和 EMI,并討論在設(shè)計(jì)解決這一問題的具體措施。
    的頭像 發(fā)表于 08-25 11:06 ?9912次閱讀
    串?dāng)_如何影響信號(hào)<b class='flag-5'>完整性</b>和EMI

    什么是信號(hào)完整性?

    電子發(fā)燒友網(wǎng)站提供《什么是信號(hào)完整性?.pdf》資料免費(fèi)下載
    發(fā)表于 07-09 15:10 ?1次下載

    是德DSOX1204A示波器在電源完整性測(cè)試的關(guān)鍵優(yōu)勢(shì)

    電源完整性(Power Integrity, PI)是電子設(shè)備設(shè)計(jì)至關(guān)重要的一環(huán),直接影響系統(tǒng)的穩(wěn)定性、可靠和能效。隨著電子設(shè)備向高頻化、高功率密度方向快速發(fā)展,
    的頭像 發(fā)表于 06-24 12:01 ?623次閱讀
    是德DSOX1204A示波器在<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測(cè)試<b class='flag-5'>中</b>的關(guān)鍵優(yōu)勢(shì)

    了解信號(hào)完整性的基本原理

    ,設(shè)計(jì)人員必須注意電路板布局并使用適當(dāng)?shù)膶?dǎo)線和連接器,從而最大限度地減少反射、噪聲和串?dāng)_。此外,還必須了解傳輸線、阻抗、回波損耗和共振等基本原理。 本文將介紹討論信號(hào)完整性時(shí)使用的一些術(shù)語(yǔ),以及設(shè)計(jì)人員需要考慮的問題,然后介紹 [Amphenol] 優(yōu)異的電纜和
    的頭像 發(fā)表于 05-25 11:54 ?1357次閱讀
    了解信號(hào)<b class='flag-5'>完整性</b>的基本原理

    Samtec虎家大咖說 | 淺談信號(hào)完整性以及電源完整性

    。與會(huì)者提出了關(guān)于信號(hào)完整性電源完整性設(shè)計(jì)的問題,這些問題反映了一些新興的工程挑戰(zhàn)。Scott、Rich和Istvan在回答強(qiáng)調(diào)了嚴(yán)格分析、細(xì)節(jié)工具表征以及深入理解基本原理的重要
    發(fā)表于 05-14 14:52 ?1195次閱讀
    Samtec虎家大咖說 | 淺談信號(hào)<b class='flag-5'>完整性</b>以及<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>

    電源完整性基礎(chǔ)知識(shí)

    的關(guān)系: 所以,基礎(chǔ)知識(shí)系列里還是得講講電源完整性。話不多說,直接上圖:、 01區(qū)別 記得剛接觸信號(hào)完整性的時(shí)候,對(duì)電源
    發(fā)表于 05-13 14:41

    各種常用電路模塊設(shè)計(jì)原則:電源完整性

    課題內(nèi)容 v 電源完整性設(shè)計(jì)(文檔) v 疊層設(shè)計(jì) v 電源平面 v 去耦電容 純分享貼,有需要可以直接下載附件獲取完整資料! (如果內(nèi)容有幫助可以關(guān)注、點(diǎn)贊、評(píng)論支持一
    發(fā)表于 05-08 16:30

    受控阻抗布線技術(shù)確保信號(hào)完整性

    核心要點(diǎn)受控阻抗布線通過匹配走線阻抗來防止信號(hào)失真,從而保持信號(hào)完整性。高速PCB設(shè)計(jì),元件與走線的阻抗匹配至關(guān)重要。PCB材料的選擇(如低損耗層壓板)對(duì)減少信號(hào)衰減起關(guān)鍵作用。受控
    的頭像 發(fā)表于 04-25 20:16 ?1329次閱讀
    受控阻抗布線技術(shù)確保信號(hào)<b class='flag-5'>完整性</b>

    信號(hào)完整性測(cè)試基礎(chǔ)知識(shí)

    在當(dāng)今快速發(fā)展的數(shù)字時(shí)代,高速傳輸已成為電子設(shè)備的基本要求。隨著數(shù)據(jù)傳輸速率的不斷提升,信號(hào)完整性(Signal Integrity,簡(jiǎn)稱SI)問題變得越來越重要。信號(hào)完整性是高速互連系統(tǒng)設(shè)計(jì)的基石
    的頭像 發(fā)表于 04-24 16:42 ?4162次閱讀
    信號(hào)<b class='flag-5'>完整性</b>測(cè)試<b class='flag-5'>基礎(chǔ)知識(shí)</b>

    使用羅德與施瓦茨RTE1104示波器進(jìn)行電源完整性測(cè)試

    電源完整性(Power Integrity, PI)測(cè)試在現(xiàn)代電子系統(tǒng)設(shè)計(jì)至關(guān)重要。隨著電子設(shè)備對(duì)電源質(zhì)量的要求越來越高,電源噪聲和瞬態(tài)變
    的頭像 發(fā)表于 04-23 16:51 ?943次閱讀
    使用羅德與施瓦茨RTE1104示波器進(jìn)行<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測(cè)試

    電源完整性分析及其應(yīng)用

    引言 電源完整性這一概念是以信號(hào)完整性為基礎(chǔ)的,兩者的出現(xiàn)都源自電路開關(guān)速度的提高。當(dāng)高速信號(hào)的翻轉(zhuǎn)時(shí)間和系統(tǒng)的時(shí)鐘周期可以相比時(shí),具有分布參數(shù)的信號(hào)傳輸線、電源和地就和低速系統(tǒng)
    發(fā)表于 04-23 15:39

    普源DHO3000系列示波器電源完整性測(cè)試

    在電子電路設(shè)計(jì)日益復(fù)雜和高速的今天,電源完整性(Power Integrity, PI)已成為電子系統(tǒng)可靠的重要評(píng)估指標(biāo)。電源完整性測(cè)試旨
    的頭像 發(fā)表于 04-15 14:45 ?790次閱讀
    普源DHO3000系列示波器<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測(cè)試

    技術(shù)資訊 | 信號(hào)完整性測(cè)試基礎(chǔ)知識(shí)

    本文重點(diǎn)信號(hào)完整性測(cè)試需要從測(cè)試電路板和原型獲取實(shí)驗(yàn)數(shù)據(jù)并加以分析。在理想的工作流程,還會(huì)仿真信號(hào)完整性指標(biāo),并將其與實(shí)際測(cè)量值進(jìn)行比較。信號(hào)完整性測(cè)試只能檢查特定的結(jié)構(gòu),通常需要在
    的頭像 發(fā)表于 04-11 17:21 ?2320次閱讀
    技術(shù)資訊 | 信號(hào)<b class='flag-5'>完整性</b>測(cè)試<b class='flag-5'>基礎(chǔ)知識(shí)</b>

    電源完整性理論基礎(chǔ)

    隨著 PCB 設(shè)計(jì)復(fù)雜度的逐步提高,對(duì)于信號(hào)完整性的分析除了反射,串?dāng)_以及 EMI 之外,穩(wěn)定可靠的電源供應(yīng)也成為設(shè)計(jì)者們重點(diǎn)研究的方向之一。尤其當(dāng)開關(guān)器件數(shù)目不斷增加,核心電壓不斷減小的時(shí)候,
    發(fā)表于 03-10 17:15