91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

3D異構(gòu)集成與 COTS (商用現(xiàn)成品)小芯片的發(fā)展問題

jf_pJlTbmA9 ? 來源:Cadence楷登PCB及封裝資源中 ? 作者:Cadence楷登PCB及封裝 ? 2023-11-27 16:37 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者:Paul McLellan,來源:Cadence楷登PCB及封裝資源中心

wKgaomVde7KATulfAAEeHTnS7xw804.jpg

莎士比亞在《羅歐與朱麗葉》中寫道:“名字有何重要?玫瑰不叫玫瑰,依舊芳香如故?!?/p>

然而在過去 10 年中,尤其是過去 5 年左右,每當(dāng)我們將不止一個晶粒置于一個封裝內(nèi)時,我們就想為其增加一個新的命名:

wKgaomVde7WALYzVAADrlwUIPfQ342.jpg

……此外還有很多不同的專用名詞,顯然不適合用作整個行業(yè)的通用名稱。

最新出現(xiàn)的一個名稱是“異構(gòu)集成(heterogeneous integration)”或“3D 異構(gòu)集成(3D heterogeneous integration)”,目前的關(guān)注度越來越高。這個詞涵蓋的內(nèi)容非常豐富,從向處理器添加"高帶寬存儲器 (HBM) "堆棧,到 Intel的 Ponte Vecchio 產(chǎn)品(復(fù)雜性方面的登峰造極者)——

在 5 個不同的制程節(jié)點上裝進(jìn)了超過 47 塊小芯片(chiplets),晶體管總數(shù)量超過 1000 億!

wKgZomVde7aAUriNAAEZv4-Aep4831.jpg

這是當(dāng)之無愧的異構(gòu)集成!

但是,“異構(gòu)集成”這一詞語依然存在一個問題:我們該如何稱呼采用這種技術(shù)的設(shè)計?我認(rèn)為,“系統(tǒng)級封裝”(SiP) 一詞就很貼切。所以說,異構(gòu)集成是用于創(chuàng)建 SiP 的技術(shù)。

顯然,與異構(gòu)集成形成鮮明對比的是同構(gòu)集成,即系統(tǒng)級芯片 (SoC)。同構(gòu)集成最大的缺點在于,必須在同一個半導(dǎo)體制程節(jié)點中完成所有組件。如果需要集成差別較大的模塊,例如光子學(xué)、射頻、模擬、DRAM、MRAM 等等,這項工作就會變得非常棘手。

wKgaomVde7iAQJk6AAFH29ivo0s158.jpg

挑戰(zhàn)來自成本方面,而不是技術(shù)。例如,我們知道如何將 DRAM 擺放在邏輯晶粒上,但實際上,即使芯片上有非 DRAM 的部分(DRAM 掩膜是空白的),我們也要為它們支付成本。同構(gòu)集成的另一個問題是晶粒的尺寸可能會非常大。如果尺寸過大,晶??赡軙龉饪虡O限,最終將無法制造。但即便沒有超出極限,如果芯片面積相同,與四個單獨的小晶粒相比,大晶粒的良率也會比較差。

《異構(gòu)集成 (HI) 與系統(tǒng)級芯片 (SoC) 有何區(qū)別?》一文詳細(xì)講述了這兩種設(shè)計工藝之間的區(qū)別以及各自的優(yōu)勢和注意事項,歡迎點擊閱讀。

COTS 小芯片

自動化程度更高的異構(gòu)集成流程存在很多技術(shù)挑戰(zhàn)。但最值得關(guān)注的問題是在商業(yè)領(lǐng)域。在此強(qiáng)調(diào):這些問題暫時還沒有答案。

COTS 指的是“commercial off the shelf(即商用現(xiàn)成品)”。通常情況下,它用于國防等專門行業(yè),將可以輕松購買的芯片與必須為特定用途設(shè)計的專門芯片區(qū)分開來。關(guān)于異構(gòu)集成,最值得關(guān)注的問題之一是 COTS 小芯片是否可用?;蛟S最極端的情況是,能否用Intel的微處理器、NVIDIA的 GPU 和Qualcomm的 5G 調(diào)制解調(diào)器來構(gòu)建一個 SiP?

目前已經(jīng)有一些 COTS 小芯片(或小芯片堆棧)是可用的,如高帶寬存儲器 (HBM) 和 CMOS 圖像傳感器 (CIS) 視覺/AI 子系統(tǒng)。

為了擴(kuò)大這一市場,讓 COTS 小芯片可用,有幾個重大問題需要解決:

小芯片將以芯片的形式提供,還是僅僅作為授權(quán) IP 提供?

如果有實際的小芯片可用,那么誰將持有庫存?

這是否仍將是一個“酒香不怕巷子深”的市場,依然要按需生產(chǎn)小芯片,只有在收到確定的訂單后才會進(jìn)行生產(chǎn)?

誰來管理小芯片的生產(chǎn)運營?

是否會出現(xiàn)新的公司來創(chuàng)造/服務(wù)這個市場?

這些問題在很大程度上歸結(jié)為誰將承擔(dān)財務(wù)風(fēng)險:最終用戶、中間商(如分銷商)、設(shè)計小芯片的公司、代工廠,還是其他公司或供應(yīng)商。就像任何價值鏈一樣,所有參與者都希望將自己獲得的收入/利潤最大化,并試圖將其他供應(yīng)商商品化。當(dāng)然,如果每個人在這方面都過于激進(jìn),那么就很有可能釀成殺雞取卵的悲劇?;蛘咦兂赊朊缰L,那么這種市場將永遠(yuǎn)不會成熟。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54010

    瀏覽量

    465977
  • COTS
    +關(guān)注

    關(guān)注

    0

    文章

    23

    瀏覽量

    11154
  • 異構(gòu)集成
    +關(guān)注

    關(guān)注

    0

    文章

    42

    瀏覽量

    2292
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    西門子Innovator3D IC異構(gòu)集成平臺解決方案

    Innovator3D IC 使用全新的半導(dǎo)體封裝 2.5D3D 技術(shù)平臺與基底,為 ASIC 和小芯片的規(guī)劃和異構(gòu)
    的頭像 發(fā)表于 01-19 15:02 ?319次閱讀
    西門子Innovator<b class='flag-5'>3D</b> IC<b class='flag-5'>異構(gòu)</b><b class='flag-5'>集成</b>平臺解決方案

    2D、2.5D3D封裝技術(shù)的區(qū)別與應(yīng)用解析

    半導(dǎo)體封裝技術(shù)的發(fā)展始終遵循著摩爾定律的延伸與超越。當(dāng)制程工藝逼近物理極限,先進(jìn)封裝技術(shù)成為延續(xù)芯片性能提升的關(guān)鍵路徑。本文將從技術(shù)原理、典型結(jié)構(gòu)和應(yīng)用場景三個維度,系統(tǒng)剖析2D、2.5D
    的頭像 發(fā)表于 01-15 07:40 ?574次閱讀
    2<b class='flag-5'>D</b>、2.5<b class='flag-5'>D</b>與<b class='flag-5'>3D</b>封裝技術(shù)的區(qū)別與應(yīng)用解析

    簡單認(rèn)識3D SOI集成電路技術(shù)

    在半導(dǎo)體技術(shù)邁向“后摩爾時代”的進(jìn)程中,3D集成電路(3D IC)憑借垂直堆疊架構(gòu)突破平面縮放限制,成為提升性能與功能密度的核心路徑。
    的頭像 發(fā)表于 12-26 15:22 ?578次閱讀
    簡單認(rèn)識<b class='flag-5'>3D</b> SOI<b class='flag-5'>集成</b>電路技術(shù)

    華大九天Argus 3D重塑3D IC全鏈路PV驗證新格局

    系統(tǒng)性能。一個清晰的趨勢已然顯現(xiàn):未來的高性能芯片,必將朝著更大尺寸、更高密度、更高速率的3D異構(gòu)系統(tǒng)方向發(fā)展。
    的頭像 發(fā)表于 12-24 17:05 ?3008次閱讀
    華大九天Argus <b class='flag-5'>3D</b>重塑<b class='flag-5'>3D</b> IC全鏈路PV驗證新格局

    奧比中光領(lǐng)跑韓國機(jī)器人3D視覺市場

    近日,國際權(quán)威行業(yè)研究機(jī)構(gòu)Interact Analysis發(fā)布《韓國商用及工業(yè)移動機(jī)器人3D視覺市場分析》報告(以下簡稱“報告”)。數(shù)據(jù)顯示,奧比中光在韓國商用和工業(yè)移動機(jī)器人3D
    的頭像 發(fā)表于 10-23 16:27 ?720次閱讀

    西門子EDA重塑3D IC設(shè)計:突破高效協(xié)同、可靠驗證、散熱及應(yīng)力管理多重門

    上進(jìn)行堆疊,極大地提高了芯片集成度和性能,成為未來集成電路產(chǎn)業(yè)的重要發(fā)展方向。然而,3D IC在設(shè)計過程中也面臨著諸多技術(shù)挑戰(zhàn)。 高效協(xié)同
    的頭像 發(fā)表于 10-23 14:32 ?6052次閱讀
    西門子EDA重塑<b class='flag-5'>3D</b> IC設(shè)計:突破高效協(xié)同、可靠驗證、散熱及應(yīng)力管理多重門

    3D封裝架構(gòu)的分類和定義

    3D封裝架構(gòu)主要分為芯片芯片集成、封裝對封裝集成異構(gòu)集成
    的頭像 發(fā)表于 10-16 16:23 ?1888次閱讀
    <b class='flag-5'>3D</b>封裝架構(gòu)的分類和定義

    【海翔科技】玻璃晶圓 TTV 厚度對 3D 集成封裝可靠性的影響評估

    一、引言 隨著半導(dǎo)體技術(shù)向小型化、高性能化發(fā)展,3D 集成封裝技術(shù)憑借其能有效提高芯片集成度、縮短信號傳輸距離等優(yōu)勢,成為行業(yè)
    的頭像 發(fā)表于 10-14 15:24 ?457次閱讀
    【海翔科技】玻璃晶圓 TTV 厚度對 <b class='flag-5'>3D</b> <b class='flag-5'>集成</b>封裝可靠性的影響評估

    iTOF技術(shù),多樣化的3D視覺應(yīng)用

    視覺傳感器對于機(jī)器信息獲取至關(guān)重要,正在從二維(2D發(fā)展到三維(3D),在某些方面模仿并超越人類的視覺能力,從而推動創(chuàng)新應(yīng)用。3D 視覺解決方案大致分為立體視覺、結(jié)構(gòu)光和飛行時間 (
    發(fā)表于 09-05 07:24

    3D封裝的優(yōu)勢、結(jié)構(gòu)類型與特點

    nm 時,摩爾定律的進(jìn)一步發(fā)展遭遇瓶頸。傳統(tǒng) 2D 封裝因互連長度較長,在速度、能耗和體積上難以滿足市場需求。在此情況下,基于轉(zhuǎn)接板技術(shù)的 2.5D 封裝,以及基于引線互連和 TSV 互連的
    的頭像 發(fā)表于 08-12 10:58 ?2445次閱讀
    <b class='flag-5'>3D</b>封裝的優(yōu)勢、結(jié)構(gòu)類型與特點

    華大九天推出芯粒(Chiplet)與2.5D/3D先進(jìn)封裝版圖設(shè)計解決方案Empyrean Storm

    隨著“后摩爾時代”的到來,芯粒(Chiplet)與 2.5D/3D 先進(jìn)封裝技術(shù)正成為突破晶體管微縮瓶頸的關(guān)鍵路徑。通過異構(gòu)集成將不同的芯片
    的頭像 發(fā)表于 08-07 15:42 ?4708次閱讀
    華大九天推出芯粒(Chiplet)與2.5<b class='flag-5'>D</b>/<b class='flag-5'>3D</b>先進(jìn)封裝版圖設(shè)計解決方案Empyrean Storm

    多芯粒2.5D/3D集成技術(shù)研究現(xiàn)狀

    面向高性能計算機(jī)、人工智能、無人系統(tǒng)對電子芯片高性能、高集成度的需求,以 2.5D、3D 集成技術(shù)為代表的先進(jìn)封裝
    的頭像 發(fā)表于 06-16 15:58 ?1820次閱讀
    多芯粒2.5<b class='flag-5'>D</b>/<b class='flag-5'>3D</b><b class='flag-5'>集成</b>技術(shù)研究現(xiàn)狀

    3D AD庫文件

    3D庫文件
    發(fā)表于 05-28 13:57 ?6次下載

    從焊錫膏到3D堆疊:材料創(chuàng)新如何重塑芯片性能規(guī)則?

    在摩爾定律逼近物理極限的當(dāng)下,先進(jìn)封裝技術(shù)正成為半導(dǎo)體行業(yè)突破性能瓶頸的關(guān)鍵路徑。以系統(tǒng)級封裝(SiP)、晶圓級封裝(WLP)、3D堆疊、Chiplet異構(gòu)集成為代表的顛覆性方案,正重新定義
    的頭像 發(fā)表于 04-10 14:36 ?1399次閱讀
    從焊錫膏到<b class='flag-5'>3D</b>堆疊:材料創(chuàng)新如何重塑<b class='flag-5'>芯片</b>性能規(guī)則?

    3D閃存的制造工藝與挑戰(zhàn)

    3D閃存有著更大容量、更低成本和更高性能的優(yōu)勢,本文介紹了3D閃存的制造工藝與挑戰(zhàn)。
    的頭像 發(fā)表于 04-08 14:38 ?2427次閱讀
    <b class='flag-5'>3D</b>閃存的制造工藝與挑戰(zhàn)