91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

CalligoTech推出首款應(yīng)用Posit的多核RISC-V處理器

新思科技 ? 來(lái)源:新思科技 ? 2024-04-24 10:31 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在高性能計(jì)算(HPC)、大數(shù)據(jù)和人工智能/機(jī)器學(xué)習(xí)AI/ML)領(lǐng)域占據(jù)主導(dǎo)地位的今天,計(jì)數(shù)系統(tǒng)成為了熱議的焦點(diǎn)。盡管傳統(tǒng)上各種計(jì)算環(huán)境常采用浮點(diǎn)數(shù)進(jìn)行運(yùn)算,但由于Posit在HPC應(yīng)用中提供了更高的精度,它逐漸受到開(kāi)發(fā)者的青睞。

位于“印度硅谷”的初創(chuàng)公司CalligoTech,專(zhuān)注于開(kāi)發(fā)針對(duì)HPC、大數(shù)據(jù)和AI/ML的產(chǎn)品和解決方案,推動(dòng)了Posit算法在硬件和軟件領(lǐng)域的商業(yè)化。該公司最近推出的加速器TUNGA采用了基于Unum的新一代算術(shù)技術(shù),并且是首款應(yīng)用Posit的多核RISC-V處理器。借助新思科技的數(shù)字設(shè)計(jì)系列,CalligoTech成功完成了這款處理器的流片工作,并正在致力于交付更高能效的CPU

對(duì)于我們這樣的初創(chuàng)公司來(lái)說(shuō),完整的數(shù)字設(shè)計(jì)流程和強(qiáng)有力的支持對(duì)我們的成功至關(guān)重要。新思科技在這兩方面都給予了積極響應(yīng),并提供了經(jīng)過(guò)代工廠驗(yàn)證的簽核工具,幫助我們順利完成流片。

為什么Posit如此受關(guān)注?

浮點(diǎn)數(shù)是計(jì)算機(jī)編程中實(shí)數(shù)的數(shù)字表示,無(wú)論實(shí)數(shù)大小,都可以用浮點(diǎn)數(shù)表示。其中,小數(shù)點(diǎn)可以在數(shù)字之間“浮動(dòng)”,從而使得計(jì)算更加靈活、結(jié)果更加準(zhǔn)確。浮點(diǎn)數(shù)于20世紀(jì)中葉首次引入,自現(xiàn)代計(jì)算早期以來(lái)一直沿用至今。IEEE浮點(diǎn)運(yùn)算標(biāo)準(zhǔn)于1985年首次發(fā)布。浮點(diǎn)數(shù)非常適合一般計(jì)算任務(wù),例如圖形、聲音處理和大多數(shù)軟件應(yīng)用。

HPC的興起對(duì)更準(zhǔn)確的計(jì)數(shù)類(lèi)型提出了需求。于是,Posit應(yīng)運(yùn)而生。Posit以數(shù)學(xué)家John Gustafson博士引入的通用數(shù)Unum為基礎(chǔ),是Unum的硬件友好版本。與傳統(tǒng)的浮點(diǎn)數(shù)相比,Posit可以處理更大范圍的數(shù)字并提供更高精度的計(jì)算,這對(duì)于HPC應(yīng)用來(lái)說(shuō)尤為重要。在HPC應(yīng)用中,超級(jí)計(jì)算機(jī)需要實(shí)時(shí)處理繁重的工作負(fù)載,因此需要更為準(zhǔn)確的計(jì)算結(jié)果。而且,提高性能并降低功耗是邁向節(jié)能CPU的第一步。

CalligoTech成立于2012年,早期致力于開(kāi)發(fā)基于軟件和硬件的加速器,2018年開(kāi)始專(zhuān)注于硬件解決方案,并于同年開(kāi)始與新思科技開(kāi)展合作。從2021年開(kāi)始,CalligoTech的團(tuán)隊(duì)開(kāi)始致力于將其RISC-V加速器設(shè)計(jì)轉(zhuǎn)化為具體的芯片。該加速器包含一個(gè)協(xié)處理器,將根據(jù)與RISC-V處理器集成的Posit計(jì)數(shù)系統(tǒng)執(zhí)行計(jì)算。Posit處理器能夠以更少的位數(shù)生成準(zhǔn)確的結(jié)果,相當(dāng)于以更低的功耗實(shí)現(xiàn)更高的處理速度,從而形成一個(gè)高能效且計(jì)算準(zhǔn)確的CPU內(nèi)核,CalligoTech將這種結(jié)合了RISC-V架構(gòu)和Posit技術(shù)的處理器核心命名為“CRISP內(nèi)核”。與傳統(tǒng)方案相比,該加速器僅需較低功耗和內(nèi)存提供更準(zhǔn)確的結(jié)果,因此非常適合人工智能和其他HPC應(yīng)用,例如基因組學(xué)、石油和天然氣仿真、金融、半導(dǎo)體設(shè)計(jì)、天氣建模和醫(yī)療衛(wèi)生等。

在傳統(tǒng)的浮點(diǎn)系統(tǒng)中,對(duì)數(shù)字進(jìn)行四舍五入可能會(huì)導(dǎo)致出現(xiàn)計(jì)算誤差,進(jìn)而對(duì)HPC應(yīng)用造成嚴(yán)重影響?;赑osit的計(jì)數(shù)系統(tǒng)能夠帶來(lái)更出色的計(jì)算性能和準(zhǔn)確性。我們正在提供一種替代方案,可以為支持AI等計(jì)算密集型應(yīng)用的下一代設(shè)計(jì)提供助力,有效降低風(fēng)險(xiǎn)。

150萬(wàn)門(mén)級(jí)的完整芯片設(shè)計(jì)流程

CalligoTech率先生產(chǎn)出了基于Posit的商用多核RISC-V加速器芯片?;叵朐O(shè)計(jì)之初,該公司首先需要選擇代工廠和適合的工藝設(shè)計(jì)套件(PDK)庫(kù)。PDK庫(kù)的選擇會(huì)顯著影響芯片的功耗、性能和面積(PPA)以及成本,是一個(gè)非常關(guān)鍵的決策,需要清晰地了解項(xiàng)目的各方面內(nèi)容,包括技術(shù)節(jié)點(diǎn)、設(shè)計(jì)約束、制造工藝以及與電子設(shè)計(jì)自動(dòng)化(EDA)工具的兼容性。

經(jīng)過(guò)綜合評(píng)估,CalligoTech最終決定使用新思科技數(shù)字設(shè)計(jì)系列來(lái)支持其RTL到簽核流程。在此過(guò)程中,新思科技的技術(shù)專(zhuān)家與其團(tuán)隊(duì)緊密協(xié)作,幫助建立PDK庫(kù),并為RTL到簽核流程提供PPA優(yōu)化方案,最終助其實(shí)現(xiàn)了PPA目標(biāo)。不僅如此,新思科技還通過(guò)密切合作,幫助該團(tuán)隊(duì)中原本習(xí)慣使用其他競(jìng)品流程的開(kāi)發(fā)者在短時(shí)間內(nèi)熟練掌握了新思科技的設(shè)計(jì)流程。

新思科技團(tuán)隊(duì)讓我們對(duì)IC Compiler II布局布線解決方案充滿了信心,相信其完全可以處理我們?cè)O(shè)計(jì)的所有150萬(wàn)門(mén)級(jí)。這些數(shù)字設(shè)計(jì)工具的穩(wěn)定性以及高效的設(shè)計(jì)流程,結(jié)合新思科技團(tuán)隊(duì)的專(zhuān)業(yè)支持,我們的四名開(kāi)發(fā)者才得以在緊迫時(shí)間節(jié)點(diǎn)內(nèi)順利完成了項(xiàng)目。

CalligoTech將繼續(xù)構(gòu)建基于Posit的加速器技術(shù),其團(tuán)隊(duì)未來(lái)計(jì)劃將新思科技接口IP和內(nèi)存IP集成到下一代器件中。


審核編輯:劉清
聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20252

    瀏覽量

    252225
  • 人工智能
    +關(guān)注

    關(guān)注

    1817

    文章

    50094

    瀏覽量

    265302
  • 機(jī)器學(xué)習(xí)

    關(guān)注

    66

    文章

    8553

    瀏覽量

    136931
  • 大數(shù)據(jù)
    +關(guān)注

    關(guān)注

    64

    文章

    9063

    瀏覽量

    143743
  • RISC-V
    +關(guān)注

    關(guān)注

    48

    文章

    2886

    瀏覽量

    52989

原文標(biāo)題:150萬(wàn)門(mén)級(jí) + Posit + RISC-V,這款新一代大規(guī)模計(jì)算芯片流片成功

文章出處:【微信號(hào):Synopsys_CN,微信公眾號(hào):新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    新思科技ARC-V處理器驅(qū)動(dòng)RISC-V市場(chǎng)無(wú)限機(jī)遇

    從 2010 年美國(guó)加州大學(xué)伯克利分校的教授與他的研究生團(tuán)隊(duì)耗時(shí)三個(gè)月完成 RISC-V 指令集的開(kāi)發(fā)工作,到 2015 年,RISC-V 在學(xué)術(shù)界聲名鵲起,再到 2025 年成為主流架構(gòu)之一
    的頭像 發(fā)表于 12-24 17:17 ?1231次閱讀
    新思科技ARC-<b class='flag-5'>V</b><b class='flag-5'>處理器</b>驅(qū)動(dòng)<b class='flag-5'>RISC-V</b>市場(chǎng)無(wú)限機(jī)遇

    Andes晶心科技推出全新32位RISC-V處理器D23-SE

    Andes晶心科技為高效能、低功耗32/64位元RISC-V處理器的領(lǐng)先供應(yīng)商,今日宣布推出全新D23-SE核心。這款處理器體積小巧且具備功能安全設(shè)計(jì),專(zhuān)為功能車(chē)用安全應(yīng)用打造。 D2
    的頭像 發(fā)表于 12-17 10:51 ?1816次閱讀

    直播預(yù)約 |開(kāi)源芯片系列講座第30期:“一生一芯”計(jì)劃——從零開(kāi)始設(shè)計(jì)自己的RISC-V處理器芯片

    從零開(kāi)始設(shè)計(jì)自己的RISC-V處理器芯片報(bào)告簡(jiǎn)介處理器芯片是計(jì)算機(jī)系統(tǒng)的重要組成部分。“一生一芯”計(jì)劃將指導(dǎo)學(xué)生從零開(kāi)始設(shè)計(jì)一RISC-V
    的頭像 發(fā)表于 11-10 12:03 ?826次閱讀
    直播預(yù)約 |開(kāi)源芯片系列講座第30期:“一生一芯”計(jì)劃——從零開(kāi)始設(shè)計(jì)自己的<b class='flag-5'>RISC-V</b><b class='flag-5'>處理器</b>芯片

    基于E203 RISC-V的音頻信號(hào)處理系統(tǒng) -協(xié)處理器的乘累加過(guò)程

    協(xié)處理器簡(jiǎn)介 RISC-V具有很高的可擴(kuò)展性,既預(yù)留出了指令編碼空間,也提供了預(yù)定義的Custom指令;RISC-V的標(biāo)準(zhǔn)指令集僅使用了少部分指令編碼空間,更多的指令編碼空間被預(yù)留給用戶進(jìn)行擴(kuò)展
    發(fā)表于 10-28 06:18

    提高RISC-V在Drystone測(cè)試中得分的方法

    Drystone 是一種常用的計(jì)算機(jī)性能基準(zhǔn)測(cè)試,主要用來(lái)測(cè)量整數(shù)(非浮點(diǎn))計(jì)算性能。 影響 RISC-V 在 Drystone 測(cè)試中得分的因素主要有以下幾個(gè): 處理器核心設(shè)計(jì):處理器核心
    發(fā)表于 10-21 13:58

    PIC64GX1000 RISC-V MPU:一面向嵌入式計(jì)算的高性能64位多核處理器

    Microchip Technology PIC64GX1000 64位RISC-V四核微處理器 (MPU) 支持Linux^?^ 操作系統(tǒng),基于RISC-V指令集架構(gòu),提供高效節(jié)能的嵌入式計(jì)算平臺(tái)
    的頭像 發(fā)表于 09-30 14:47 ?935次閱讀
    PIC64GX1000 <b class='flag-5'>RISC-V</b> MPU:一<b class='flag-5'>款</b>面向嵌入式計(jì)算的高性能64位<b class='flag-5'>多核</b><b class='flag-5'>處理器</b>

    Andes晶心科技推出AndesCore 46系列處理器家族

    Andes晶心科技,作為高效能、低功耗32/64位RISC-V處理器核的領(lǐng)導(dǎo)供貨商及RISC-V國(guó)際組織的創(chuàng)始首席會(huì)員,今日宣布推出具有4個(gè)成員的AndesCore 46系列
    的頭像 發(fā)表于 08-13 14:02 ?2644次閱讀

    明晚開(kāi)播 |開(kāi)源芯片系列講座第28期:高性能RISC-V處理器芯片

    鷺島論壇開(kāi)源芯片系列講座第28期「高性能RISC-V處理器芯片」明晚(30日)20:00精彩開(kāi)播期待與您云相聚,共襄學(xué)術(shù)盛宴!|直播信息報(bào)告題目高性能RISC-V處理器芯片報(bào)告簡(jiǎn)介
    的頭像 發(fā)表于 07-29 17:02 ?1318次閱讀
    明晚開(kāi)播 |開(kāi)源芯片系列講座第28期:高性能<b class='flag-5'>RISC-V</b>微<b class='flag-5'>處理器</b>芯片

    睿思芯科攜靈羽處理器亮相2025 RISC-V中國(guó)峰會(huì)

    第五屆RISC-V中國(guó)峰會(huì)于16日在上海張江開(kāi)幕,會(huì)上睿思芯科展示了中國(guó)首全自研高性能RISC-V服務(wù)處理器——靈羽
    的頭像 發(fā)表于 07-21 09:15 ?2218次閱讀

    直播預(yù)約 |開(kāi)源芯片系列講座第28期:高性能RISC-V處理器芯片

    鷺島論壇開(kāi)源芯片系列講座第28期「高性能RISC-V處理器芯片」7月30日(周三)20:00精彩開(kāi)播期待與您云相聚,共襄學(xué)術(shù)盛宴!|直播信息報(bào)告題目高性能RISC-V處理器芯片報(bào)告
    的頭像 發(fā)表于 07-14 17:34 ?1252次閱讀
    直播預(yù)約 |開(kāi)源芯片系列講座第28期:高性能<b class='flag-5'>RISC-V</b>微<b class='flag-5'>處理器</b>芯片

    RISC-V和ARM有何區(qū)別?

    在微處理器架構(gòu)領(lǐng)域,ARM與RISC-V是兩個(gè)備受關(guān)注的體系。ZLG致遠(yuǎn)電子在推出ARM核心版后,又推出了基于RISC-V的MR6450核心
    的頭像 發(fā)表于 06-24 11:38 ?2019次閱讀
    <b class='flag-5'>RISC-V</b>和ARM有何區(qū)別?

    HPM5E31IGN單核 32 位 RISC-V 處理器

    HPM5E31IGN單核 32 位 RISC-V 處理器在當(dāng)今嵌入式系統(tǒng)領(lǐng)域,RISC-V架構(gòu)正以開(kāi)源、靈活和高性價(jià)比的優(yōu)勢(shì)快速崛起。HPM5E31IGN作為先楫半導(dǎo)體的一單核32位
    發(fā)表于 05-29 09:23

    HXS320F28027數(shù)字信號(hào)處理器(32位RISC-V DSP)

    HXS320F28027數(shù)字信號(hào)處理器(32位RISC-V DSP)HXS320F28027是中科昊芯(Haawking)基于自主研發(fā)的H28x內(nèi)核推出的32位定點(diǎn)RISC-V DSP
    發(fā)表于 05-21 10:21

    Condor使用Cadence托管云服務(wù)開(kāi)發(fā)高性能RISC-V處理器

    Condor 是一家美國(guó)初創(chuàng)企業(yè),致力于開(kāi)發(fā)高性能 RISC-V處理器。公司的目標(biāo)是通過(guò)創(chuàng)新技術(shù)徹底革新整個(gè)行業(yè),打破高性能計(jì)算的極限。
    的頭像 發(fā)表于 05-08 09:03 ?1092次閱讀

    FPGA與RISC-V淺談

    RISC-V處理器的SoC數(shù)量在2024年約為20億顆,到2031年有望突破200億顆。 RISC-V的概念與優(yōu)勢(shì) RISC-V是一種全新的開(kāi)源指
    發(fā)表于 04-11 13:53 ?672次閱讀
    FPGA與<b class='flag-5'>RISC-V</b>淺談