91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高算力AI芯片主張“超越摩爾”,Chiplet與先進封裝技術(shù)迎百家爭鳴時代

Felix分析 ? 來源:電子發(fā)燒友 ? 作者:吳子鵬 ? 2024-09-04 01:16 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子發(fā)燒友網(wǎng)報道(文/吳子鵬)英特爾CEO基辛格此前表示,摩爾定律并沒有失效,只是變慢了,節(jié)奏周期正在放緩至三年。當然,摩爾定律不僅是周期從18個月變?yōu)榱?年,且開發(fā)先進制程成本高昂,經(jīng)濟效益也變得越來越差。在這種情況下,超越摩爾逐漸成為打造高算力芯片的主流技術(shù)。


超越摩爾是后摩爾定律時代三大技術(shù)路線之一,強調(diào)利用層堆疊和高速接口技術(shù)將處理、模擬/射頻、光電、能源、傳感等功能單元集成在一個系統(tǒng)內(nèi),實現(xiàn)系統(tǒng)性能的提升,并降低大型SoC的開發(fā)成本。當前,先進封裝技術(shù)路線非常多,且各家公司主攻方向不同,呈現(xiàn)百花齊放、百家爭鳴的狀態(tài)。

近日,在博聞創(chuàng)意會展(深圳)有限公司主辦的elexcon2024深圳國際電子展上,專門設(shè)立了主題為“系統(tǒng)級封裝SiP”的專業(yè)論壇,會議內(nèi)容涵蓋Chiplet芯片設(shè)計與測試、Chiplet互聯(lián)標準與生態(tài)、2.5D/3D IC封裝技術(shù)和SiP封裝量產(chǎn)方案等。

wKgZombW4nuAIFNSAIyW64huw2w264.png
博聞創(chuàng)意會展(深圳)有限公司主辦的
elexcon2024深圳國際電子展“系統(tǒng)級封裝SiP”論壇

Chiplet異構(gòu)集成的機遇和挑戰(zhàn)

如上所述,先進封裝是指封裝更多的集成電路 (IC) 以提高性能的多種創(chuàng)新技術(shù),包括扇出 (FO) 型封裝、晶圓級芯片規(guī)模封裝 (WLCSP)、倒裝芯片球柵陣列 (fcBGA)、倒裝芯片CSP (fcCSP)、系統(tǒng)級封裝 (SiP) 和2.5D/3D堆疊封裝等。因此,在先進封裝發(fā)展過程中,Chiplet(芯粒)異構(gòu)集成是重要的底層技術(shù)之一。

與傳統(tǒng)單片器件相比,Chiplet的設(shè)計和制造流程明顯不同。芯和半導體聯(lián)合創(chuàng)始人&總裁代文亮博士在elexcon2024深圳國際電子展“系統(tǒng)級封裝SiP”論壇上演講時表示,Chiplet異構(gòu)集成正在推動高效能算力升級。傳統(tǒng)單片器件的方式存在“存儲墻”的問題,數(shù)據(jù)讀取不僅延遲高,而且會產(chǎn)生額外的功耗和熱量,通過將3DIC Chiplet、HBM和異構(gòu)集成芯片技術(shù)融合,能夠?qū)崿F(xiàn)更高效能的算力架構(gòu)體系。

wKgaombW4oqAPALWAEmF3h8TOx4573.png
芯和半導體聯(lián)合創(chuàng)始人、總裁 代文亮博士


因此,Chiplet異構(gòu)集成在當前大型SoC的設(shè)計制造過程中被廣泛采用,代文亮博士在演講中列舉了幾個例子,包括英特爾Gaudi 3、AMD Instinct MI300X加速器和英偉達Blackwell 200等。簡單解讀一下英特爾Gaudi 3,這是英特爾子公司Habana Labs推出的下一代Gaudi高性能人工智能加速器。英特爾Gaudi 3使用2.5D CoWoS封裝來鏈接四個HBM2內(nèi)存堆棧,每個堆棧8 GB,總共32 GB內(nèi)存,聚合帶寬為1 TB/s。

代文亮博士稱,高算力終端正在讓Chiplet異構(gòu)集成系統(tǒng)加速下沉,包括數(shù)據(jù)中心領(lǐng)域的數(shù)據(jù)處理存儲、AI訓練和推理、數(shù)據(jù)交換傳輸?shù)刃枨?,AI終端領(lǐng)域的意識識別響應(yīng)、數(shù)據(jù)處理存儲等需求,以及智能汽車領(lǐng)域的自動駕駛ADAS、智能座艙體驗等需求,都廣泛采用了Chiplet異構(gòu)集成系統(tǒng)。不過,他也強調(diào),目前Chiplet異構(gòu)集成系統(tǒng)尚處于產(chǎn)業(yè)早期,生態(tài)還不太成熟,需要頭部芯片廠商、行業(yè)組織機構(gòu)和下游應(yīng)用廠商攜手努力,共同完善產(chǎn)業(yè)生態(tài)建設(shè)。

從產(chǎn)業(yè)發(fā)展現(xiàn)狀來看,目前Chiplet異構(gòu)集成在Die to Die互聯(lián)標準、先進封裝和材料等方面都沒有形成統(tǒng)一的行業(yè)標準。比如在Die to Die互聯(lián)標準方面,目前UCIe、BoW、AIB、XSR、CCITA等標準都有行業(yè)巨頭在推動,企業(yè)在打造Chiplet異構(gòu)集成系統(tǒng)時需要盡可能多地考慮這些標準,以提升功能Die的普適性。

當然,也有機構(gòu)在推動Chiplet異構(gòu)集成在Die to Die互聯(lián)標準上的統(tǒng)一,那就是UCIe產(chǎn)業(yè)聯(lián)盟。UCIe的全稱是Unified Chiplet Interconnect Express,定義了提供高帶寬、低延遲、高效率、低成本的Die間互聯(lián)的協(xié)議,用于CPU/CPU之間,CPU/Accellerator之間以及CPU和IO Die之間的互聯(lián)。

UCIe產(chǎn)業(yè)聯(lián)盟由英特爾牽頭,聯(lián)合了臺積電、三星、日月光(ASE)、AMD、Arm、高通、谷歌、Meta(Facebook)、微軟等行業(yè)巨頭,目前共有超過120多家公司加入。在elexcon2024深圳國際電子展“系統(tǒng)級封裝SiP”論壇上,阿里云智能集團首席云服務(wù)器架構(gòu)師和研發(fā)總監(jiān)、CXL和UCIe董事會成員陳健為大家詳細介紹了UCIe協(xié)議的迭代以及UCIe 2.0里面的重要更新。

wKgaombW4puAB7b6AErl1pU63Pw000.png
阿里云智能集團首席云服務(wù)器架構(gòu)師和研發(fā)總監(jiān)、CXL和UCIe董事會成員 陳健


陳健稱,UCIe主要注重四大關(guān)鍵維度的演進,分別是:
·帶寬密度
減少IO對硅片面積的影響,滿足AI對高算力密度的需求。
·靈活性
高效支持自定義協(xié)議。
·可靠性
確保SiP的使用壽命。
·可測性
滿足單硅片和多硅片的測試要求。

這些特性在UCIe 2.0規(guī)范更新中都得到了體現(xiàn)。今年8月初,UCIe產(chǎn)業(yè)聯(lián)盟正式推出了UCIe 2.0規(guī)范,增加了對可管理性標準化系統(tǒng)架構(gòu)的支持,并從整體上解決了SiP生命周期中從排序到現(xiàn)場管理的多個小芯片的可測試性、可管理性和調(diào)試(DFx)的設(shè)計挑戰(zhàn)。引入可選的可管理性特性和UCIe DFx架構(gòu)(UDA),其中包括每個芯片內(nèi)用于測試、遙測和調(diào)試功能的管理結(jié)構(gòu),實現(xiàn)了與供應(yīng)商無關(guān)的芯片互操作性,為SiP管理和DFx操作提供了靈活統(tǒng)一的方法。

同時,UCIe 2.0規(guī)范不僅顯著提高了帶寬密度和能效,還全面兼容了前代版本UCIe 1.1和UCIe 1.0,為行業(yè)用戶提供了更加靈活和強大的解決方案。

先進封裝和Chiplet異構(gòu)集成相輔相成

在打造高算力芯片的過程中,Chiplet異構(gòu)集成和先進封裝技術(shù)屬于是相互配合、相互促進。Chiplet異構(gòu)集成是以小芯片的方式滿足人工智能、網(wǎng)絡(luò)、自動駕駛、高端PC 和高端游戲等領(lǐng)域的高算力需求,要將這些小芯片融合在一起,就離不開先進封裝技術(shù)。因而,先進封裝正在成為將多個Die集成到單個封裝中的關(guān)鍵解決方案。

同時,Chiplet異構(gòu)集成也在影響先進封裝技術(shù)的發(fā)展,比如基板封裝(Substrate packaging)、硅中介層封裝(Silicon-interposer packaging)是應(yīng)用于Chiplet異構(gòu)集成的重要封裝技術(shù)。目前,產(chǎn)業(yè)界正在積極探索玻璃基板和玻璃中介層。如果是將硅中介層換成玻璃中介層,就可以將芯片集成到大型封裝中,同時提供更好的平整度,這對于HPC和AI應(yīng)用程序至關(guān)重要。

當然,目前晶圓代工廠和封測廠商對于先進封裝的理解會有區(qū)別,因此提供的先進封裝方案也會有差異。市場主流當屬臺積電,目前該公司IC先進封裝主要有TSMC-SoIC、InFO、CoWoS等,其中InFO是一種先進的扇出型晶圓級封裝(FOWLP)技術(shù),直接在芯片的外圍形成更多的I/O連接點,技術(shù)拓展包括InFO-PoP、InFO-oS、InFO-LSI等;CoWoS是一種先進的2.5D封裝技術(shù),將多個不同功能的芯片首先封裝到中介層上,然后將該結(jié)構(gòu)封裝在基板上,技術(shù)拓展包括CoWoS-S、CoWoS-R、CoWoS-L;TSMC-SoIC是3D IC封裝方案,采用了無凸點的直接鍵合技術(shù),主要包括CoW(Chip-on-Wafer)和WoW(Wafer-on-Wafer)兩種形式。

在elexcon2024深圳國際電子展“系統(tǒng)級封裝SiP”論壇上,日月光半導體制造股份有限公司資深副總陳光雄在《異質(zhì)整合的創(chuàng)新與發(fā)展》主題報告中也介紹了日月光公司的先進封裝方案。

wKgaombW4qyAZIzGAEuQIdV1g3E507.png
日月光半導體制造股份有限公司資深副總陳光雄


陳光雄首先談到了日月光的VIPack平臺先進封裝技術(shù)。VIPack由六大核心封裝技術(shù)支柱組成,透過全面性整合的生態(tài)系統(tǒng)協(xié)同合作,包括基于高密度RDL的FOPoP、FOCoS、FOCoS-Bridge、FOSiP,以及基于硅穿孔(TSV)的2.5D/3D IC和Co-Packaged Optics。

其次,陳光雄介紹了日月光的SiPack平臺,屬于SiP 2.0平臺,主要優(yōu)化了尺寸、整合度、成本、開發(fā)周期、電性能和可靠性。具體表現(xiàn)為:
·減小尺寸,減少布局和組件數(shù)量,簡化最終用途設(shè)計;
·減少封裝、測試和包裝成本;
·實現(xiàn)更靈活的模塊化設(shè)計;
·降低系統(tǒng)總成本;
·帶來更好的系統(tǒng)可靠性;
·增強環(huán)境和系統(tǒng)內(nèi)的EMI屏蔽。

陳光雄舉例稱,借助日月光的SiPack平臺,客戶可以將原來55*112mm的PCB方案,縮小成一個18*18mm的先進封裝方案,方案面積顯著縮小,系統(tǒng)功率密度顯著提升。

結(jié)語

根據(jù)Yole的統(tǒng)計數(shù)據(jù),2023年全球先進封裝市場規(guī)模約為439億美元左右,同比增長19.62%。同時,預測數(shù)據(jù)顯示,2024年全球先進封裝市場份額將在整個封裝市場中達到49%,預計將在2025年正式超越傳統(tǒng)封裝。

先進封裝和Chiplet異構(gòu)集成是打造高算力芯片的關(guān)鍵手段。當然,目前還處于產(chǎn)業(yè)初期,主要圍繞晶圓代工巨頭和封裝巨頭展開,未來將輻射到整個IC行業(yè),進一步釋放這個組合的潛力。在博聞創(chuàng)意會展(深圳)有限公司主辦的elexcon2024深圳國際電子展上,我們也清晰地看到,廠商在尋求統(tǒng)一,這樣技術(shù)的前景才會更好。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 摩爾定律
    +關(guān)注

    關(guān)注

    4

    文章

    640

    瀏覽量

    80892
  • AI芯片
    +關(guān)注

    關(guān)注

    17

    文章

    2126

    瀏覽量

    36758
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    495

    瀏覽量

    13601
  • UCIe
    +關(guān)注

    關(guān)注

    0

    文章

    53

    瀏覽量

    2016
  • 先進封裝
    +關(guān)注

    關(guān)注

    2

    文章

    533

    瀏覽量

    1026
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    AI時代瓶頸如何破?先進封裝成半導體行業(yè)競爭新高地

    瓶頸的核心驅(qū)動力。當傳統(tǒng)通過縮小晶體管尺寸來提升性能的方式,因愈發(fā)困難且成本高昂而面臨瓶頸時,先進封裝憑借創(chuàng)新的連接和集成技術(shù)脫穎而出。
    的頭像 發(fā)表于 02-23 06:23 ?8967次閱讀

    大型儲能技術(shù)路線百家爭鳴,PCS控制到底怎么選?

    視頻推薦源網(wǎng)側(cè)儲能電站技術(shù)路線百家爭鳴,分散式、組串式方案為何成為新寵?本文解析PCS控制技術(shù)演進,并介紹一款專為小容量并機控制打造的高性能網(wǎng)關(guān)方案。行業(yè)背景:儲能電站技術(shù)路線分化近年
    的頭像 發(fā)表于 02-26 11:42 ?445次閱讀
    大型儲能<b class='flag-5'>技術(shù)</b>路線<b class='flag-5'>百家爭鳴</b>,PCS控制到底怎么選?

    Chiplet核心挑戰(zhàn)破解之道:瑞沃微先進封裝技術(shù)新思路

    作為“后摩爾時代”的關(guān)鍵突破路徑,通過將多個不同工藝、不同功能的模塊化芯片,借助先進封裝技術(shù)進行系統(tǒng)級整合,成為實現(xiàn)
    的頭像 發(fā)表于 11-18 16:15 ?1069次閱讀
    <b class='flag-5'>Chiplet</b>核心挑戰(zhàn)破解之道:瑞沃微<b class='flag-5'>先進</b><b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>新思路

    Chiplet封裝設(shè)計中的信號與電源完整性挑戰(zhàn)

    隨著半導體工藝逐漸逼近物理極限,單純依靠制程微縮已難以滿足人工智能、高性能計算等領(lǐng)域?qū)?b class='flag-5'>算與能效的持續(xù)增長需求。在此背景下,Chiplet作為一種“后摩爾時代”的異構(gòu)集成方案應(yīng)運而生,
    的頭像 發(fā)表于 11-02 10:02 ?1617次閱讀
    <b class='flag-5'>Chiplet</b><b class='flag-5'>封裝</b>設(shè)計中的信號與電源完整性挑戰(zhàn)

    Chiplet先進封裝全生態(tài)首秀即將登場!匯聚產(chǎn)業(yè)鏈核心力量共探生態(tài)協(xié)同新路徑!

    隨著AI、高性能計算及光電融合技術(shù)的加速演進,Chiplet先進
    的頭像 發(fā)表于 10-14 10:13 ?569次閱讀
    <b class='flag-5'>Chiplet</b>與<b class='flag-5'>先進</b><b class='flag-5'>封裝</b>全生態(tài)首秀即將登場!匯聚產(chǎn)業(yè)鏈核心力量共探生態(tài)協(xié)同新路徑!

    摩爾線程副總裁王華:AI工廠全棧技術(shù)重構(gòu)基建,開啟國產(chǎn) GPU 黃金時代

    摩爾線程在世界人工智能大會(WAIC 2025)前夕舉辦以“進化,精度革命”為主題的技術(shù)分享會,創(chuàng)新性提出“AI工廠” 理念。這一系統(tǒng)性
    的頭像 發(fā)表于 08-02 14:21 ?5342次閱讀
    <b class='flag-5'>摩爾</b>線程副總裁王華:<b class='flag-5'>AI</b>工廠全棧<b class='flag-5'>技術(shù)</b>重構(gòu)<b class='flag-5'>算</b><b class='flag-5'>力</b>基建,開啟國產(chǎn) GPU 黃金<b class='flag-5'>時代</b>

    Chiplet與3D封裝技術(shù):后摩爾時代芯片革命與屹立芯創(chuàng)的良率保障

    摩爾定律逐漸放緩的背景下,Chiplet(小芯片技術(shù)和3D封裝成為半導體行業(yè)突破性能與集成度瓶頸的關(guān)鍵路徑。然而,隨著
    的頭像 發(fā)表于 07-29 14:49 ?1084次閱讀
    <b class='flag-5'>Chiplet</b>與3D<b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>:后<b class='flag-5'>摩爾時代</b>的<b class='flag-5'>芯片</b>革命與屹立芯創(chuàng)的良率保障

    端側(cè)AI百家爭鳴,破局之道在何方?

    激增至 143 億美元,展現(xiàn)出巨大的市場潛力和發(fā)展空間。國內(nèi)端側(cè)AI市場的競爭呈現(xiàn)出國際巨頭與本土企業(yè)并行的態(tài)勢。通、聯(lián)發(fā)科等國際大公司依然占據(jù)了較大的市場份額,像炬芯科技、瑞芯微、恒玄科技等本土企業(yè),通過自主研發(fā)的AI
    的頭像 發(fā)表于 07-29 09:29 ?786次閱讀
    端側(cè)<b class='flag-5'>AI</b><b class='flag-5'>百家爭鳴</b>,破局之道在何方?

    奇異摩爾邀您相約2025中國AI大會

    在2025中國AI大會上,奇異摩爾首席網(wǎng)絡(luò)架構(gòu)專家葉棟將帶來“AI原生時代 —共筑超節(jié)點的網(wǎng)
    的頭像 發(fā)表于 06-17 17:49 ?1521次閱讀

    迅為RK3576核心板AI開發(fā)板開啟智能應(yīng)用新時代

    迅為RK3576核心板AI開發(fā)板開啟智能應(yīng)用新時代
    的頭像 發(fā)表于 06-10 14:13 ?1655次閱讀
    迅為RK3576核心板<b class='flag-5'>高</b><b class='flag-5'>算</b><b class='flag-5'>力</b><b class='flag-5'>AI</b>開發(fā)板開啟智能應(yīng)用新<b class='flag-5'>時代</b>

    摩爾線程與AI平臺AutoDL達成深度合作

    近日,摩爾線程與國內(nèi)領(lǐng)先的AI平臺AutoDL宣布達成深度合作,雙方聯(lián)合推出面向個人開發(fā)者的“摩爾線程專區(qū)”,首次將國產(chǎn)GPU
    的頭像 發(fā)表于 05-23 16:10 ?1719次閱讀

    Chiplet先進封裝設(shè)計中EDA工具面臨的挑戰(zhàn)

    Chiplet先進封裝通常是互為補充的。Chiplet技術(shù)使得復雜芯片可以通過多個相對較小的模
    的頭像 發(fā)表于 04-21 15:13 ?2025次閱讀
    <b class='flag-5'>Chiplet</b>與<b class='flag-5'>先進</b><b class='flag-5'>封裝</b>設(shè)計中EDA工具面臨的挑戰(zhàn)

    淺談Chiplet先進封裝

    隨著半導體行業(yè)的技術(shù)進步,尤其是摩爾定律的放緩,芯片設(shè)計和制造商們逐漸轉(zhuǎn)向了更為靈活的解決方案,其中“Chiplet”和“先進
    的頭像 發(fā)表于 04-14 11:35 ?1577次閱讀
    淺談<b class='flag-5'>Chiplet</b>與<b class='flag-5'>先進</b><b class='flag-5'>封裝</b>

    英特爾先進封裝:助力AI芯片高效集成的技術(shù)力量

    AI發(fā)展的浪潮中,一項技術(shù)正在從“幕后”走向“臺前”,也就是半導體先進封裝(advanced packaging)。這項技術(shù)能夠在單個設(shè)備
    的頭像 發(fā)表于 03-28 15:17 ?870次閱讀
    英特爾<b class='flag-5'>先進</b><b class='flag-5'>封裝</b>:助力<b class='flag-5'>AI</b><b class='flag-5'>芯片</b>高效集成的<b class='flag-5'>技術(shù)</b>力量

    DeepSeek推動AI需求:800G光模塊的關(guān)鍵作用

    隨著人工智能技術(shù)的飛速發(fā)展,AI需求正以前所未有的速度增長。DeepSeek等大模型的訓練與推理任務(wù)對
    發(fā)表于 03-25 12:00