91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence推出基于Arm的系統(tǒng)Chiplet

半導體芯科技SiSC ? 來源:Cadence楷登 ? 2024-11-28 15:35 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

來源:Cadence楷登

近日,Cadence宣布其首款基于 Arm 的系統(tǒng)級小芯片(Chiplet)開發(fā)成功并流片,這是一項突破性成就。這項創(chuàng)新標志著芯片技術(shù)的關(guān)鍵進步,展現(xiàn)了 Cadence 致力于通過其芯片架構(gòu)和框架推動行業(yè)領(lǐng)先解決方案的承諾。

wKgZPGdIHUmAb9dDAAH70PTSLfE95.jpeg

第一個系統(tǒng)級 Chiplet

Cadence 成功制作了業(yè)界首款系統(tǒng)級小芯片的原型、設(shè)計并流片。該芯片將處理器、系統(tǒng) IP 和內(nèi)存 IP 集成在一個封裝中,通過通用芯片互連標準 (UCIe?)接口進行互連。該芯片與 Arm 共同開發(fā),符合 Arm 的芯片系統(tǒng)架構(gòu)(CSA),該標準可確保互操作性并加快芯片的上市時間。

系統(tǒng)小芯片包括管理整個多芯片組 SoC 的資源和功能的功能。該芯片組具有系統(tǒng)處理器、安全管理處理器、Cadence 控制器以及用于 LPDDR5 和 UCIe 的 Cadence PHY IP 等組件,是 Cadence 創(chuàng)新的體現(xiàn)。該芯片組采用 Cadence Janus NoC 技術(shù),可為 UCIe IP 提供高達 64GB/s 的峰值帶寬,為 LPDDR5 IP 提供高達 32GB/s 的峰值內(nèi)存帶寬。

與 Arm 攜手,共同推進 Chiplet 生態(tài)系統(tǒng)

2024 年 3 月,Cadence 和 Arm 正式建立長期合作關(guān)系,以提供基于芯片的參考設(shè)計和尖端軟件開發(fā)平臺。此次合作將 Cadence 強大的 IP 和 EDA 解決方案與 Arm 先進的 IP 技術(shù)相結(jié)合,大大降低了設(shè)計復雜性并加快了客戶的產(chǎn)品上市時間。為進一步的發(fā)展奠定了基礎(chǔ),為客戶提供了一個全面的開發(fā)平臺,以實現(xiàn)極佳的性能和效率。

此次合作的核心戰(zhàn)略是投資 Arm CSA,從而實現(xiàn)供應商之間更大的組件重用。Cadence 是 CSA 的積極貢獻者,正在開發(fā)符合此標準的芯片。這些標準允許小芯片(包括 Arm計算子系統(tǒng)(CSS)和 Cadence 系統(tǒng)芯片)實現(xiàn)規(guī)模化并加快上市時間。

先進的 IP 技術(shù)創(chuàng)新

憑借數(shù)十年的 IP 和子系統(tǒng)設(shè)計專業(yè)知識,硅解決方案事業(yè)部可提供高價值解決方案來解決客戶挑戰(zhàn)。將功能抽象為小芯片 IP 可幫助客戶更快地將創(chuàng)新推向市場。Cadence 掌握的先進封裝和互連技術(shù)可實現(xiàn)可擴展的高性能解決方案,從而提高效率并推動技術(shù)進步。

利用 Chiplet 技術(shù)改變行業(yè)

從單片 SoC 轉(zhuǎn)向基于小芯片的設(shè)計,其驅(qū)動力在于提高設(shè)計效率、縮短平臺更新周期以及優(yōu)化功率、性能和面積(PPA)指標。小芯片支持多代工廠業(yè)務模式,在同一封裝內(nèi)集成跨代工廠工藝技術(shù)。隨著技術(shù)密度擴展放緩,芯片對于克服摩爾定律限制和工藝掩模版限制至關(guān)重要。新的封裝和互連解決方案(包括 2.5D 和 3D 封裝以及 UCIe 等芯片到芯片接口)支持這種變革性方法,為客戶提供了加速創(chuàng)新和市場準備的途徑。

結(jié)語

Cadence 在小芯片技術(shù)方面的開創(chuàng)性工作代表了半導體行業(yè)的重大進步。Cadence 通過創(chuàng)新的架構(gòu)、強大的 IP 和戰(zhàn)略合作伙伴關(guān)系,為效率、可擴展性和性能樹立了新的標桿。這些發(fā)展?jié)M足了高性能計算、汽車和數(shù)據(jù)中心行業(yè)不斷變化的需求,并幫助客戶克服設(shè)計挑戰(zhàn)并加快產(chǎn)品上市時間。Cadence 始終致力于突破技術(shù)界限,塑造小芯片生態(tài)系統(tǒng)的未來。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54006

    瀏覽量

    465862
  • ARM
    ARM
    +關(guān)注

    關(guān)注

    135

    文章

    9552

    瀏覽量

    391814
  • Cadence
    +關(guān)注

    關(guān)注

    68

    文章

    1011

    瀏覽量

    146898
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    495

    瀏覽量

    13601
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Cadence收購Arm基礎(chǔ)IP業(yè)務,誰是贏家?

    電子發(fā)燒友網(wǎng)報道(文/梁浩斌)最近EDA公司密集收購半導體IP公司,就在上周國內(nèi)EDA廠商概倫電子宣布收購銳成芯微100%股權(quán)和納能微45.64%股權(quán)之后,4月16日,國際EDA巨頭Cadence
    的頭像 發(fā)表于 04-26 00:07 ?3836次閱讀

    Cadence推出高可靠性LPDDR5X 9600Mbps內(nèi)存IP系統(tǒng)解決方案

    楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布,推出業(yè)界首款專為企業(yè)與數(shù)據(jù)中心應用設(shè)計的高可靠性 LPDDR5X 9600Mbps 內(nèi)存 IP 系統(tǒng)解決方案。該創(chuàng)新方案融合了
    的頭像 發(fā)表于 01-21 15:00 ?499次閱讀

    Cadence推出全新完整小芯片生態(tài)系統(tǒng)

    楷登電子(美國 Cadence 公司,NASDAQ:CDNS)今日宣布推出從設(shè)計規(guī)范到封裝部件的完整小芯片生態(tài)系統(tǒng),助力客戶開發(fā)面向物理 AI、數(shù)據(jù)中心及高性能計算 (HPC) 應用的小芯片,旨在降低工程設(shè)計復雜度,縮短產(chǎn)品上市
    的頭像 發(fā)表于 01-08 16:53 ?790次閱讀
    <b class='flag-5'>Cadence</b><b class='flag-5'>推出</b>全新完整小芯片生態(tài)<b class='flag-5'>系統(tǒng)</b>

    解構(gòu)Chiplet,區(qū)分炒作與現(xiàn)實

    來源:內(nèi)容來自半導體行業(yè)觀察綜合。目前,半導體行業(yè)對芯片(chiplet)——一種旨在與其他芯片組合成單一封裝器件的裸硅片——的討論非常熱烈。各大公司開始規(guī)劃基于芯片的設(shè)計,也稱為多芯片系統(tǒng)。然而
    的頭像 發(fā)表于 10-23 12:19 ?395次閱讀
    解構(gòu)<b class='flag-5'>Chiplet</b>,區(qū)分炒作與現(xiàn)實

    2025 Cadence 中國技術(shù)巡回研討會即將開啟 ——系統(tǒng)設(shè)計與分析專場研討會(上海站)

    、電熱仿真等關(guān)鍵技術(shù),助力高效應對復雜系統(tǒng)設(shè)計挑戰(zhàn)。 您也將有機會和開發(fā) Cadence 工具的技術(shù)專家們面對面的直接溝通。Cadence 明日將在 上海 開展線下
    的頭像 發(fā)表于 10-20 16:09 ?730次閱讀
    2025 <b class='flag-5'>Cadence</b> 中國技術(shù)巡回研討會即將開啟 ——<b class='flag-5'>系統(tǒng)</b>設(shè)計與分析專場研討會(上海站)

    Cadence攜手NVIDIA革新功耗分析技術(shù)

    Cadence 全新 Palladium Dynamic Power Analysis 應用程序助力 AI/ML 芯片和系統(tǒng)設(shè)計工程師打造高能效設(shè)計,縮短產(chǎn)品上市時間。
    的頭像 發(fā)表于 08-20 17:53 ?1318次閱讀

    Cadence推出LPDDR6/5X 14.4Gbps內(nèi)存IP系統(tǒng)解決方案

    楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布業(yè)內(nèi)首個 LPDDR6/5X 內(nèi)存 IP 系統(tǒng)解決方案完成流片。該解決方案已經(jīng)過優(yōu)化,運行速率高達 14.4Gbps,比上一代 LPDDR DRAM 快 50%。
    的頭像 發(fā)表于 07-17 17:17 ?1252次閱讀
    <b class='flag-5'>Cadence</b><b class='flag-5'>推出</b>LPDDR6/5X 14.4Gbps內(nèi)存IP<b class='flag-5'>系統(tǒng)</b>解決方案

    Cadence推出Cerebrus AI Studio

    為了滿足高復雜度半導體芯片設(shè)計中面臨的時間節(jié)點緊迫、設(shè)計目標極具挑戰(zhàn)性以及設(shè)計專家短缺等諸多挑戰(zhàn),Cadence 推出 Cadence Cerebrus AI Studio。這是業(yè)界首個支持代理式 AI 的多模塊、多用戶設(shè)計平臺
    的頭像 發(fā)表于 07-07 16:12 ?1329次閱讀

    Cadence Conformal AI Studio助力前端驗證設(shè)計

    Cadence 推出最新的前端驗證設(shè)計方案 Conformal AI Studio,專為解決日益復雜的前端設(shè)計挑戰(zhàn)而打造,旨在提升設(shè)計人員的工作效率,進而優(yōu)化全流程功耗、效能和面積(PPA)等設(shè)計目標。
    的頭像 發(fā)表于 06-04 11:16 ?1807次閱讀

    Cadence推出HBM4 12.8Gbps IP內(nèi)存系統(tǒng)解決方案

    近日,Cadence(NASDAQ:CDNS)近日宣布推出業(yè)界速度最快的 HBM4 12.8Gbps 內(nèi)存 IP 解決方案,以滿足新一代 AI 訓練和 HPC 硬件系統(tǒng)對 SoC 日益增長的內(nèi)存帶寬
    的頭像 發(fā)表于 05-26 10:45 ?1508次閱讀

    Cadence推出Tensilica NeuroEdge 130 AI協(xié)處理器

    楷登電子(美國 Cadence 公司,Nasdaq:CDNS)近日宣布推出 Cadence Tensilica NeuroEdge 130 AI 協(xié)處理器(AICP)。這是一款新型處理器,專為補充
    的頭像 發(fā)表于 05-17 09:38 ?1385次閱讀

    Cadence推出DDR5 12.8Gbps MRDIMM Gen2內(nèi)存IP系統(tǒng)解決方案

    楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布率先推出基于臺積公司 N3 工藝的 DDR5 12.8Gbps MRDIMM Gen2 內(nèi)存 IP 解決方案。該新解決方案可滿足
    的頭像 發(fā)表于 05-09 16:37 ?1091次閱讀

    淺談Chiplet與先進封裝

    隨著半導體行業(yè)的技術(shù)進步,尤其是摩爾定律的放緩,芯片設(shè)計和制造商們逐漸轉(zhuǎn)向了更為靈活的解決方案,其中“Chiplet”和“先進封裝”成為了熱門的概念。
    的頭像 發(fā)表于 04-14 11:35 ?1590次閱讀
    淺談<b class='flag-5'>Chiplet</b>與先進封裝

    Cadence推出Conformal AI Studio

    隨著 SoC 設(shè)計日益復雜,形式等效性檢查面臨更大挑戰(zhàn)。為此,Cadence 推出了 Conformal AI Studio —— 一套全新的邏輯等效性檢查(LEC)、自動化 ECO(Conformal ECO)和低功耗靜態(tài)簽核解決方案。
    的頭像 發(fā)表于 03-21 13:50 ?1358次閱讀

    Chiplet:芯片良率與可靠性的新保障!

    Chiplet技術(shù),也被稱為小芯片或芯粒技術(shù),是一種創(chuàng)新的芯片設(shè)計理念。它將傳統(tǒng)的大型系統(tǒng)級芯片(SoC)分解成多個小型、功能化的芯片模塊(Chiplet),然后通過先進的封裝技術(shù)將這些模塊連接在一起,形成一個完整的
    的頭像 發(fā)表于 03-12 12:47 ?2828次閱讀
    <b class='flag-5'>Chiplet</b>:芯片良率與可靠性的新保障!