91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB 地平面奧秘及耦合的探究

KiCad ? 來源:KiCad ? 作者:KiCad ? 2025-01-09 11:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文探討了不同地平面情況下的電容耦合及電感耦合,并給出了 PCB 布線時(shí)的注意事項(xiàng)。

普遍認(rèn)同的觀點(diǎn)是,地平面為電流提供了一個(gè)低電感和低電阻的返回路徑,并且能夠防止不同導(dǎo)線之間的串?dāng)_(crosstalk)或耦合(coupling)。 地平面通過提供一個(gè)與導(dǎo)線物理距離非常接近的電流返回路徑來實(shí)現(xiàn)這一點(diǎn)。電感和感性耦合取決于形成的回路面積,而地平面通過最小化這個(gè)面積來減少電感和感性耦合。在容性耦合的情況下,地平面“短路”了導(dǎo)線之間的電場,從而最小化了相互電容。 在這些基本要點(diǎn)之后,大家開始出現(xiàn)分歧。有些人說地平面應(yīng)在電路板的兩側(cè),有些人則說只應(yīng)在一側(cè)。有些人認(rèn)為地平面應(yīng)該在電路的不同區(qū)域之間分割,而其他人則認(rèn)為這樣做會(huì)使情況變得更糟。有人說應(yīng)該在高速信號(hào)之間放置屏蔽線,也有人說不應(yīng)該。

為了測試其中的一些說法,我設(shè)計(jì)了一塊 1.6 mm 厚的電路板,上面有幾對(duì) 15 mm 長的導(dǎo)線,導(dǎo)線之間有 2 mm 的間隙。無論是電容耦合還是電感耦合,長而平行且靠近的線路都是最糟糕的情況。每根導(dǎo)線的兩端都有一個(gè)引腳,如果存在地平面,就在導(dǎo)線引腳旁邊放置一個(gè)地引腳,以保持返回路徑盡可能接近:

c553d8a2-ce38-11ef-902f-92fbcf53809c.png

其中一對(duì)沒有地平面,另一對(duì)只有底層的一個(gè)簡單的地平面,其余的地平面各有不同:

兩個(gè)走線之間有分割的地平面。

兩個(gè)走線穿過分割的地平面的分割處。

有地平面,走線跳轉(zhuǎn)到底層。(一個(gè)平行,一個(gè)交叉)

兩層都有地平面

兩層都有地平面,導(dǎo)線旁有過孔。

兩層都有地平面,帶有屏蔽線

兩層都有地平面,帶有屏蔽線,且屏蔽線上和走線旁都有過孔。

我用 50 MHz 正弦波(10ns 上升/下降時(shí)間)進(jìn)行了測試,這應(yīng)該能代表典型的業(yè)余項(xiàng)目,但不適用于微波范圍的測試(所使用的波長比走線大得多)。

電容耦合

實(shí)驗(yàn)?zāi)康模?/strong>測量電容耦合

實(shí)驗(yàn)設(shè)備:

函數(shù)發(fā)生器(Function generator):用于產(chǎn)生一個(gè) 5V 的 50MHz 正弦波信號(hào)。

示波器(Scope):用于測量和顯示信號(hào)。

實(shí)驗(yàn)步驟:

將函數(shù)發(fā)生器的輸出連接到一根導(dǎo)線的一端。

將示波器的探頭連接到另一條導(dǎo)線的另一端,用于測量信號(hào)。

在進(jìn)行有地平面的測試時(shí),移除了示波器探頭的標(biāo)準(zhǔn)地線(ground lead),并使用一根短于2厘米的導(dǎo)線,將探頭的地環(huán)(ground ring)連接到地平面上。

在沒有地平面的測試中,直接將示波器的地夾(ground clip)夾到函數(shù)發(fā)生器的地線上。

c5828b7a-ce38-11ef-902f-92fbcf53809c.png

示波器探頭對(duì)地的電容大約是10皮法(pF),大約是74HC邏輯門輸入電容的兩倍。這些測量值的精度大約是5%,毫伏級(jí)別的電壓變化可能是由于測量誤差造成的,不必過于關(guān)注。 以下為測量結(jié)果:

配置 耦合電壓峰峰值
無地平面,15cm示波器地線夾提供地 800 mV
標(biāo)準(zhǔn)地平面 340 mV
走線之間有分割的地平面 352 mV
走線跨過分割的地平面 360 mV
標(biāo)準(zhǔn)地平面,但有導(dǎo)線切割穿過地平面;且待測的信號(hào)線跨過切割的導(dǎo)線 351 mV
標(biāo)準(zhǔn)地平面,但有導(dǎo)線切割穿過地平面;且待測的信號(hào)線平行靠近切割的導(dǎo)線 340 mV
雙面的地平面 294 mV
雙面的地平面+縫合孔(僅一側(cè)) 300 mV
雙面的地平面+屏蔽線 88 mV
雙面的地平面+屏蔽線+縫合孔 48 mV

地平面對(duì)電容耦合的影響:

即使在最糟糕的布局中,接地平面也能將電容耦合降低 2 倍以上。這意味著地平面提供了一個(gè)低電感和低電阻的電流返回路徑,并且能夠減少不同走線之間的串?dāng)_和耦合。

通常建議在電源、數(shù)字和模擬部分之間分割地平面,但這樣做實(shí)際上增加了耦合。

在雙面接地的情況下,走線只有在兩側(cè)都有縫合孔的情況下耦合才會(huì)有所改善;如果在兩個(gè)走線之間放置一個(gè)接地的屏蔽走線,效果會(huì)更好(比沒有地平面好16倍以上)。

地平面下的短走線的影響:

在遠(yuǎn)小于波長的尺度上,地平面下的短走線影響相對(duì)較小。

我測量了從一個(gè)交叉走線耦合到主走線的信號(hào)為153毫伏,這個(gè)值并不小,但并不像平行走線那樣糟糕。

地平面上走線的對(duì)地電容:

地平面上的走線對(duì)地有顯著的電容,對(duì)于1毫米寬的走線大約是每厘米0.7皮法。這可能會(huì)給高阻抗信號(hào)帶來麻煩,即使是相對(duì)較短的走線。

隨著板層數(shù)的增加,這種電容會(huì)變得更糟,尤其是當(dāng)習(xí)慣于將地/電源平面放置在板的中間層時(shí)。

驅(qū)動(dòng)阻抗對(duì)電容耦合的影響:

驅(qū)動(dòng)阻抗對(duì)于電容耦合非常重要。當(dāng)受影響的走線通過 100Ω電阻驅(qū)動(dòng)而不是開路時(shí),耦合信號(hào)降低到原始電壓的約1/4。

電感耦合

對(duì)于電感耦合,我也使用了 50 MHz 正弦波,但將導(dǎo)線的另一端接地。我還添加了一個(gè) 10 歐姆的電流檢測電阻(10mV = 1mA)來測量電流。

同樣,這些測量值的精確度僅為 5%左右,因此無需在意單毫伏的差異。

配置 旁路電壓峰峰值 耦合電壓峰峰值
無地平面,15cm示波器地線夾提供地 8 mV 62 mV
標(biāo)準(zhǔn)地平面 12 mV 26 mV
走線之間有分割的地平面 11 mV 28 mV
走線跨過分割的地平面 10 mV 29 mV
標(biāo)準(zhǔn)地平面,但由導(dǎo)線切割穿過地平面;且待測的信號(hào)線跨過切割的導(dǎo)線 8 mV 44 mV
標(biāo)準(zhǔn)地平面,但由導(dǎo)線切割穿過地平面;且待測的信號(hào)線平行靠近切割的導(dǎo)線 9 mV 28 mV
雙面的地平面 11 mV 28 mV
雙面的地平面+縫合孔 9 mV 22 mV
雙面的地平面+屏蔽線 10 mV 33 mV
雙面的地平面+屏蔽線+縫合孔 10 mV 7 mV

這里的結(jié)果與電容耦合的結(jié)果類似,并不與電容耦合的結(jié)論相悖。雖然與電容耦合相比,電感耦合看起來微不足道,但它會(huì)對(duì)驅(qū)動(dòng)阻抗很低(如測試中使用的 0 歐姆短路)的線路產(chǎn)生影響,而且這里使用的電流僅為毫安,而不是驅(qū)動(dòng) MOSFET 柵極等常用的幾安培電流。

耦合到底重要嗎?

雖然50 MHz的頻率看似很高,但數(shù)字信號(hào)中的耦合現(xiàn)象很容易發(fā)生。即使方波的頻率只有幾千赫茲,根據(jù)上升時(shí)間的不同,諧波也可能高達(dá)數(shù)百兆赫茲。由于低阻抗輸出和邏輯電平之間的較大差距,數(shù)字線路本身具有相當(dāng)強(qiáng)的抗干擾能力。 然而,大多數(shù)項(xiàng)目都會(huì)在某些時(shí)候處理模擬信號(hào),而這些信號(hào)很容易受到快速切換的數(shù)字線路的干擾。最簡單的解決方法是將數(shù)字部分和敏感的模擬部分物理隔離,并避免它們之間的平行走線。使用去耦電容、磁珠和地平面保持電源清潔也非常重要。高阻抗線路很容易出現(xiàn)問題,因此盡可能避免高阻抗線路,并保持他們的長度盡可能的短是理想的選擇。最后的辦法是在地平面上使用帶縫合孔的屏蔽線。 如果耦合不可避免,另一種方法是降低數(shù)字信號(hào)的速度,例如在輸出端放置一個(gè) 5 千歐電阻。這不會(huì)對(duì)低速信號(hào)產(chǎn)生影響,但可以減緩有問題的信號(hào)邊緣。 另一種情況是電流的返回路徑不是地平面,這種情況下地平面的效果會(huì)大打折扣。在這種情況下,在PCB上布線時(shí)要讓信號(hào)走線和返回路徑盡可能靠近,并保持整體長度盡可能短。

參考文獻(xiàn): https://10maurycy10.github.io/projects/testing_groundplanes/ 本文遵循 Creative Commons Attribution-ShareAlike 4.0 International License.

注意:如果想第一時(shí)間收到 KiCad 內(nèi)容推送,請(qǐng)點(diǎn)擊下方的名片,按關(guān)注,再設(shè)為星標(biāo)。

常用合集匯總:

和 Dr Peter 一起學(xué) KiCad

KiCad 8 探秘合集

KiCad 使用經(jīng)驗(yàn)分享

KiCad 設(shè)計(jì)項(xiàng)目(Made with KiCad)

常見問題與解決方法

KiCad 開發(fā)筆記

插件應(yīng)用

發(fā)布記錄

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4405

    文章

    23878

    瀏覽量

    424345
  • 電感耦合
    +關(guān)注

    關(guān)注

    1

    文章

    69

    瀏覽量

    16416
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    射頻PCB的“隱形殺手”:90%的工程師都忽視的鋪銅細(xì)節(jié)!

    23年P(guān)CBA一站式行業(yè)經(jīng)驗(yàn)PCBA加工廠家今天為大家講講針對(duì)高頻(射頻)電路,鋪銅時(shí)需要特別注意哪些特殊規(guī)則和屏蔽措施。針對(duì)高頻/射頻(RF)電路,鋪銅的核心思路是:優(yōu)先保證“參考地平面”的完整性
    的頭像 發(fā)表于 03-02 09:28 ?149次閱讀
    射頻<b class='flag-5'>PCB</b>的“隱形殺手”:90%的工程師都忽視的鋪銅細(xì)節(jié)!

    PCB接地設(shè)計(jì)實(shí)戰(zhàn)避坑指南:從“環(huán)路”到“干凈地”的進(jìn)階之路

    :每個(gè)IC的電源引腳配置 “一大一小” 去耦電容(如10uF+0.1uF),并為高速器件增加電源平面電容。 2. PCB布局階段(黃金法則) 優(yōu)先確保地平面完整:在四層板中,指定一個(gè)完整層作為
    發(fā)表于 02-10 16:29

    探究PCB樣板貼片技術(shù)特點(diǎn)

    PCB樣板貼片技術(shù)是現(xiàn)代電子制造過程中不可或缺的一環(huán),它可以為量產(chǎn)前的電路板測試提供參考,發(fā)現(xiàn)不足之處,從而避免一些不必要的錯(cuò)誤和損失。本文將從技術(shù)特點(diǎn)、優(yōu)缺點(diǎn)和售賣市場等方面深入探究PCB樣板貼片
    的頭像 發(fā)表于 01-08 12:46 ?175次閱讀
    <b class='flag-5'>探究</b><b class='flag-5'>PCB</b>樣板貼片技術(shù)特點(diǎn)

    探究薄膜射頻/微波定向耦合器 CP0603 SMD 類型

    探究薄膜射頻/微波定向耦合器 CP0603 SMD 類型 在射頻和微波領(lǐng)域,定向耦合器是一種關(guān)鍵的無源器件,它在信號(hào)分配、監(jiān)測和測量等方面發(fā)揮著重要作用。今天就來深入了解一下薄膜射頻/微波定向
    的頭像 發(fā)表于 12-31 17:20 ?1409次閱讀

    探索薄膜射頻/微波定向耦合器CP0402:卓越性能背后的設(shè)計(jì)奧秘

    探索薄膜射頻/微波定向耦合器CP0402:卓越性能背后的設(shè)計(jì)奧秘 在射頻微波領(lǐng)域,定向耦合器是一種至關(guān)重要的無源微波器件,廣泛應(yīng)用于信號(hào)監(jiān)測、功率測量等場景。今天,我們就來深入探討KYOCERa
    的頭像 發(fā)表于 12-18 16:50 ?382次閱讀

    EXCUSE ME,表層的AC耦合電容和PCB內(nèi)層的高速線會(huì)有串?dāng)_?

    線在L3層,中間L2層是地平面的這種情況。那就回到了題目和摘要說的問題了,根據(jù)電磁場理論,電容在表層,走線在L3層,如果中間的L2層是個(gè)完整的參考平面的話,表層的電容及走線和L3層的走線之間是不存在串
    發(fā)表于 12-10 10:00

    到底DDR走線能不能參考電源層?。?/a>

    高速先生成員--黃剛 一些通用的PCB設(shè)計(jì)經(jīng)驗(yàn)以及高速信號(hào)理論,都告訴我們PCB上的信號(hào)最好都以地平面為參考,尤其是高速走線,建議上下參考平面都是
    發(fā)表于 11-11 17:46

    降低adc在不同PCB上的噪聲,如何做到接近AD4134驗(yàn)證板噪聲水平?

    在我設(shè)計(jì)的復(fù)雜多片AD4134的大型數(shù)字系統(tǒng)中,噪聲水平Nrms無法控制到預(yù)期水平。希望能夠找到關(guān)鍵的影響因素。還請(qǐng)各位大師指點(diǎn)。 根據(jù)驗(yàn)證版及數(shù)據(jù)手冊中的布局方式,不對(duì)ADC的下方地平面做切割處理
    發(fā)表于 08-11 08:24

    多層PCB板在醫(yī)療領(lǐng)域的應(yīng)用

    的醫(yī)療設(shè)備,用于監(jiān)測患者的心臟狀況。這種設(shè)備中的PCB電路板需要具有高精度和可靠性,以確保能夠準(zhǔn)確地捕捉和傳輸心電圖信號(hào)。多層電路板可以通過其內(nèi)部層次用作地平面和電源平面,提供較好的電磁屏蔽和抗干擾能力,從而提高了電路的穩(wěn)定性
    的頭像 發(fā)表于 08-08 09:38 ?3051次閱讀

    如何減小DAC電路的耦合影響?

    至星形接地點(diǎn)。分割地平面與跨接在多層PCB中,將模擬地和數(shù)字地平面分開,通過磁珠或0Ω電阻在單點(diǎn)跨接,減少高頻噪聲耦合。避免:在高頻信號(hào)(如時(shí)鐘)下方切割
    發(fā)表于 07-29 09:39

    PCB疊層設(shè)計(jì)避坑指南

    第3層作為高速信號(hào)層時(shí),上下需 設(shè)置地平面 。 2、電磁兼容性(EMC) 合理的疊層結(jié)構(gòu)能 減少60%以上的串?dāng)_ 。多個(gè)地平面層能有效減小PCB板阻抗,降低共模EMI。 3、機(jī)械穩(wěn)定性 疊層必須 保持
    發(fā)表于 06-24 20:09

    PCB的EMC設(shè)計(jì)(一):層的設(shè)置與排布原則

    確定PCB層數(shù)時(shí)需要綜合考慮幾個(gè)因素:電源和地平面的需求、信號(hào)密度、工作頻率、特殊信號(hào)布線需求以及成本限制。對(duì)于對(duì)EMC要求嚴(yán)格的產(chǎn)品(如需通過CISPR16CL
    的頭像 發(fā)表于 05-17 16:17 ?1296次閱讀
    <b class='flag-5'>PCB</b>的EMC設(shè)計(jì)(一):層的設(shè)置與排布原則

    多層板設(shè)計(jì)經(jīng)驗(yàn)談:地平面布局易錯(cuò)點(diǎn)解析

    在多層板設(shè)計(jì)里,地平面布局至關(guān)重要,卻常被忽視,一些小失誤可能嚴(yán)重影響電路板性能。捷多邦作為行業(yè)資深企業(yè),憑借多年經(jīng)驗(yàn),為大家梳理這些易忽略的問題。 地平面完整性遭破壞是常見問題。不少設(shè)計(jì)師為布線
    的頭像 發(fā)表于 05-11 10:38 ?691次閱讀

    PCB設(shè)計(jì)仿真,“縫合電容”我怎么可能不知道

    。 案例1: 相信很多人都遇到走線跨分割地平面的情況,例如下面的模型所展示的: 大家都知道跨分割肯定對(duì)信號(hào)有影響了,那你們能想到的優(yōu)化方案是什么呢!什么,告訴我不跨分割平面不就解決了嗎!要是能不跨
    發(fā)表于 04-28 15:44

    技術(shù)資料—PCB設(shè)計(jì)規(guī)范

    印制板上要給它們分配不同的 布局區(qū)域。 9 PCB 布線與布局 對(duì)低電平模擬電路和數(shù)字邏輯電路要盡可能地分離。 10 PCB 布線與布局 多層印制板設(shè)計(jì)時(shí)電源平面應(yīng)靠近接地平面,
    發(fā)表于 04-25 17:24